頻譜管理裝置、方法和系統的製作方法
2023-11-07 08:54:12 2
專利名稱:頻譜管理裝置、方法和系統的製作方法
技術領域:
本發明總地涉及電子電路,並且更具體地,涉及發出(emit)電磁輻射的數字電路。
背景技術:
發送數字數據的數字電路也可以發出電磁輻射。在頻率譜的各個部分中的電磁輻射可能引起對其他電路或系統的幹擾。
圖1示出電子系統的框圖;圖2示出數字數據埠的圖;圖3示出可重配置的局部(partial)響應編碼器的圖;圖4示出數字數據埠的圖;圖5和6示出互連(interconnect)的數字數據埠的圖;圖7示出幅度相對於頻率的圖(plot);圖8示出電子系統的框圖;以及圖9和10根據本發明的各種實施方案示出流程圖。
具體實施例方式
在以下詳細的描述中,將參照通過圖示方式示出可以在其中實施本發明的實施方案的附圖。這些實施方案以足夠詳細的方式被描述,以使本領域的技術人員能夠實施本發明。應當理解,本發明的各種實施方案儘管不同,但並不必互相排斥。例如,連同一個實施方案一起描述的特定的特徵、結構或者特性,在沒有背離本發明的精神和範圍的情況下,可以在其他實施方案中實現。另外,應當可以理解,在每個所公開的實施方案中,在沒有背離本發明的精神和範圍的情況下,可以修改單個元件的位置和排列。因此,以下的詳細描述不應作為限制性的,並且僅僅以所附的權利要求書來定義本發明的範圍,與賦予權利要求書的整個等同物範圍一起來恰當地解釋本發明的範圍。在附圖中,同樣的數字在所有幾個視圖中表示同樣或相似的功能性。
圖1示出電子系統的框圖。系統100包括集成電路102和104,以及天線114。集成電路102包括無線接口110、功能塊106和數字數據埠134;而集成電路104被示出包括數字數據埠144。天線114可以是定向天線或全向天線。使用在這裡,術語全向天線表示在至少一個平面中具有基本統一模式(pattern)的任何天線。例如,在一些實施方案中,天線114可以是諸如雙極天線或1/4波長(quarter-wave)天線的全向天線。再例如,在一些實施方案中,天線114可以是諸如拋物柱面反射器天線(parabolic dish antenna)或八木天線(Yagi antenna)的定向天線。
在工作中,系統100可以具有使用數位訊號和射頻(RF)信號進行通信的能力。例如,無線接口110被耦合到天線114,以在各種頻率上發送和接收RF信號。再例如,數字數據埠134和144通過導線(conductor)135耦合,以使用數位訊號進行通信。
在一些實施方案中,通過天線114發送或接收的RF信號可以對應於語音信號、數據信號或它們的組合。例如,無線接口110可以是無線區域網(WLAN)接口、蜂窩電話接口、全球定位系統(GPS)接口等等。
在一些實施方案中,數字數據埠134和144使用在各種頻率和各種距離上發送的數位訊號進行通信。例如數字數據埠134和144可以以幾兆赫茲(MHz)、幾百兆赫茲、幾千兆赫茲(GHz)的符號速率(symbol rate)或數據速率,任何在兆赫茲、百兆赫茲、千兆赫茲間的速率或更高的速率來通信。此外,集成電路102和104可以間隔近,並且導線135可以短,或集成電路102和104可以間隔遠,並且導線135可以長。
集成電路102還包括功能塊106。功能塊106代表集成電路102與無線接口110和數字數據埠134通信的任何部分。例如,在一些實施方案中,集成電路102包括無線接口、數字數據埠和處理器。在這些實施方案中,功能塊106可以代表處理器的一部分,或完整的處理器。再例如,在一些實施方案中,集成電路102可以包括無線接口、數字數據埠和專用於特殊任務的硬體。在這些實施方案中,功能塊106可以包括數據路徑組件(component),例如放大器、模數轉換器、寄存器、加法器和乘法器,或者可以包括控制組件,例如狀態機等。集成電路102可以包括很多無線接口110、很多數字數據埠134和很多功能塊106。此外,在一些實施方案中,集成電路102可以包括很多不同於在圖1中示出的電路類型。
集成電路104被示出包括數字數據埠144。在一些實施方案中,集成電路104包括多於一個的數字數據埠。例如,在一些實施方案中,集成電路102和104各自包括多個通過導線135耦合的數字數據埠。此外,集成電路104可以包括功能塊、無線接口或其他適當的電路。
由數字數據埠134和144發送的數位訊號可以發出電磁輻射,所述電磁輻射呈現出可以對無線信號潛在地造成幹擾的發射功率譜(transmitted power spectrum)。例如,具有2.5千兆採樣(gigasample)/秒(GS/s)符號速率的數位訊號可以產生寬廣的頻率範圍內(包括在800-900MHz和2.4GHz)的射頻(RF)能量,所述頻率範圍可能是系統100中的無線接口110或其他無線接口使用的無線頻帶。上述工作速率和無線頻帶僅僅作為實施例列出。這裡的討論不是想要將系統100中的數字數據埠或無線接口的工作限制於作為實施例列出的工作速率或頻帶。系統100所使用的其他可能的頻帶可以包括用於GPS信號的1.5GHz、用於無線區域網信號的5-6GHz或其他有用的RF頻帶。此外,系統100可以包括工作在各種無線頻帶中的多個無線接口。
在一些實施方案中,數字數據埠134和144包括通過管理導線135上的數位訊號的發射頻譜(transmitted spectrum)來減少潛在幹擾的電路。例如,數字數據埠134可以包括脈衝成形(pulse shaping)、波形編碼、濾波、可變時鐘速率、可變數據速率等等,以抑制感興趣的頻帶中的RF能量。在附圖中示出數字數據埠的各種實施方案,並參考附圖對數字數據埠的各種實施方案進行描述。
圖2示出數字數據埠的框圖。數字數據埠200包括可重配置的局部響應編碼器210、低通濾波器220和線路驅動器(line driver)230。為了簡化,圖2僅示出數字數據埠的發送部分。在一些實施方案中,數字數據埠包括接收部分和發送部分。數字數據埠200可以用作電子系統中的數字數據埠,例如系統100中的數字數據埠134(圖1)。
可重配置的局部響應編碼器210對在節點205上接收的數據的頻譜進行整形(reshape)。在節點205上接收的數據可以對應於接收自系統中功能塊的數據,所述功能塊例如系統100中的功能塊106(圖1)。來自可重配置的局部響應編碼器210、經過頻譜整形的數據通過低通濾波器220,並且由線路驅動器230驅動到導線235上。導線235可以對應於系統中的導線,例如系統100中的導線135(圖1)。
可重配置的局部響應編碼器210可以在驅動到導線235上的數位訊號的發射頻譜中產生一個或更多個「凹陷(notch)」。例如,在一些實施方案中,可以在由一個或更多個無線接口使用的無線頻帶中產生頻譜凹陷。在其他實施方案中,可以在由一個或更多個無線接口使用的無線頻帶區域(region)內產生頻譜凹陷,或者可以在不同於由一個或更多個無線接口使用的無線頻帶的頻帶中產生頻譜凹陷。在一些實施方案中,可重配置的局部響應編碼器210被用來重組輻射頻譜(emitted spectrum),以減少對無線接口或其他無線設備的幹擾。
在一些實施方案中,可重配置的局部響應編碼器210可以是可配置為在各頻帶中創建頻譜凹陷。例如,在一些實施方案中,可重配置的局部響應編碼器210可以在操作前被預設為在指定的頻率範圍內創建頻譜凹陷。同樣在一些實施方案中,可重配置的局部響應編碼器210可以在操作期間被重新配置為來移動頻譜凹陷的頻譜位置。下面參考圖3描述可重配置的局部響應編碼器的各種實施方案。
圖3示出可重配置的局部響應編碼器。可重配置的局部響應編碼器300在節點305上接收數據,並在節點355上發送數據。可重配置的局部響應編碼器300包括延遲元件(element)310、320和330;縮放(scaling)元件312、322和332;和求和器350。
在操作中,求和器350將在節點305上接收到的數據與接收自縮放元件312、322和332的延遲、縮放數據求和。在一些實施方案中,延遲元件310、320和330是可配置的,以允許引入各種延遲來修改在節點355上發送的數據信號的頻譜特性。此外,在一些實施方案中,縮放元件312、322和332的正負標記(sign)和係數(coefficient)是可配置的,以允許引入各種縮放來修改在節點355上發送的數據信號的頻譜特性。此外,可以改變可重配置的局部響應編碼器300的工作時鐘速率,以修改在節點355上發送的數據信號的頻譜特性。
通常,在可重配置的局部響應編碼器300中可以出現任意數目的延遲元件和縮放元件。為了簡化,餘下的討論集中在包含單個延遲元件和單個+1或-1縮放元件的實施方案。在這些實施方案中,求和器350將來自兩個來源(節點305和單個延遲/縮放元件組)的數據求和。在節點355上輸出的數據用下面的表示法(notation)OUT=1+Dn其中,「OUT」是發送的符號(symbol),「1」表示在節點305上接收到的數據,「+D」表示縮放係數的正負標記(sign),「n」表示延遲值。使用此表示法,1+D表示這樣的局部響應編碼器,其中,接收的數據與延遲了單個符號周期的接收的數據求和。還是使用此表示法,1-D2表示這樣的局部響應編碼器,其中,接收到的數據與延遲了兩個符號周期的接收的數據的負值(negative)求和;1-D4表示這樣的局部響應編碼器,其中,接收到的數據與延遲了四個符號周期的接收的數據的負值求和。
形如1+Dn的可重配置的局部響應編碼器是相關濾波器的實施例,所述相關濾波器產生具有頻率響應A(f)=sin(2πfD)和重複頻譜凹陷的頻譜。例如,1-D2局部響應編碼器以1/2符號速率的整數倍速率產生具有頻譜凹陷的頻譜,1-D4局部響應編碼器以1/4符號速率的整數倍速率產生具有頻譜凹陷的頻譜。
從形如1+Dn的局部響應編碼器輸出的符號呈現三個信號級別(level),部分是因為它們是通過將輸入符號與延遲和縮放的輸入符號求和生成。三級信號的數據檢測可以將濾波器和存儲器合併,例如無限衝激響應(IIR)濾波器。參考圖4進一步描述了具有存儲器的各種實施方案。還可以通過在局部響應編碼前對數據預編碼,來在不含存儲器的情況下執行對三級信號的數據檢測。在下文中,參考圖5和6描述了包括預編碼的各種實施方案。
圖4示出數字數據埠的圖。數字數據埠400包括接收器450、低通濾波器410、數據限幅器(data slicer)420、IIR濾波器430和時鐘恢復電路440。為了簡化,圖4僅示出數字數據埠的接收部分。在一些實施方案中,數字數據埠400包括發送部分和接收部分。數字數據埠400可以用作電子系統中的數字數據埠,例如,系統100中的數字數據埠144(圖1)。
在操作中,接收器450在節點452接收信號,並將所述信號提供給低通濾波器410。接收器450可以是適合接收所述信號的任意類型的接收器。例如,接收器450可以是低功率線性放大器。低通濾波器410可以是適合處理所述接收到的信號的任意類型的低通濾波器。在一些實施方案中,低通濾波器410呈現適當設置的截止頻率,以通過信號中包括了信息的頻率分量,並濾除包括了幹擾信號的頻率分量。在一些實施方案中,低通濾波器410被省略。
時鐘恢復電路440接收來自低通濾波器410的輸出,並恢復時鐘信號。在一些實施方案中,時鐘恢復電路440可以包括控制循環,以從接收到的信號中恢復時鐘。本發明不受時鐘恢復電路440的特定細節的限制。
數據限幅器420接收來自低通濾波器410的信號和來自時鐘恢復電路440的時鐘信號。數據限幅器420對信號「限幅(slice)」,以通過對信號取樣來恢復發送的符號。在一些實施方案中,接收到的信號包括三個信號級別,並且數據限幅器420在這三個級別間進行區分。數據限幅器420可以包括多個數字比較器、模數轉換器或其他適合的電路。
由數據限幅器420恢復的發送符號被IIR濾波器430處理,以對編碼器(例如可重配置的局部響應編碼器210(圖2))提供的局部響應編碼進行解碼。例如,當符號使用1-D2編碼器編碼時,IIR濾波器430執行1-D2的逆(inverse),並且當符號使用1-D4編碼器編碼時,IIR濾波器430執行1-D4的逆。
圖5示出互連的數字數據埠的圖。數字數據埠502在導線535上發送數位訊號,並且數字數據埠504在導線535上接收所述數位訊號。數字數據埠502包括預編碼器510、可重配置的局部響應編碼器210、低通濾波器220和線路驅動器230。數字數據埠504包括接收器450、時鐘恢復電路440、數據限幅器420和符號到位(symbol-to-bit)電路520。
除預編碼器510以外,數字數據埠502和數字數據埠200(圖2)類似。預編碼器510對輸入位數據流編碼,以允許數字數據埠504在不使用存儲器的情況下恢復數據。例如,在圖5中,用符號到位電路520代替圖4的IIR。符號到位電路520可以基於由預編碼器510提供的預編碼將三個接收到的信號級別映射到兩個級別。
在圖5代表的實施方案中,接收器450直接驅動數據限幅器420,而不首先通過低通濾波器。在一些實施方案中,如在圖4中示出的一樣包括低通濾波器。
圖6示出互連的數字數據埠的圖。數字數據埠602在導線635上發送數位訊號,數字數據埠604在導線635上接收所述數位訊號。數字數據埠602包括8B10B編碼器610、預編碼器510、可重配置的局部響應編碼器210、低通濾波器220和線路驅動器230。數字數據埠604包括接收器450、數據限幅器420、符號到位電路520和8B10B解碼器及時鐘恢復電路620。
除8B10B編碼器610以外,數字數據埠602和數字數據埠502(圖5)類似。8B10B編碼器610是抑制DC頻譜分量和頻譜毛刺(spike)的「頻譜白化(spectral whitening)」編碼器的實施例。一些實施方案包括頻譜白化編碼器而不包括8B10B編碼器,一些實施方案則省略了頻譜白化編碼器。
除8B10B解碼器和時鐘恢復電路620以外,數字數據埠604和數字數據埠504(圖5)類似。在符號到位電路520從符號中產生位值後,8B10B解碼器和時鐘恢復電路620對由8B10B編碼器610提供的編碼進行解碼,並恢復時鐘信號,以提供給數據限幅器420和符號到位電路520。
圖7示出幅度相對於頻率的圖。圖700示出發送的數位訊號的頻譜。例如,圖700可以對應於導線135(圖1)、導線535(圖5)或導線635(圖6)上的信號的頻譜。
圖700呈現各種頻率上的多個頻譜凹陷。例如,頻譜凹陷710、720、730和740分別存在於約850MHz、1.7GHz、2.54GHz和3.4GHz的頻率上。在一些實施方案中,可以使用具有工作在3.4GHz的1-D4局部響應編碼器和低通濾波器的數字數據埠生成此頻譜,所述低通濾波器用來基本抑制高於約1.7GHz的信號的能量。例如,參照圖6,可重配置的局部響應編碼器210可以被配置為1-D4編碼器,並且低通濾波器220可以基本抑制高於約1.7GHz的信號的能量。
可以通過重新配置局部響應編碼器來移動圖700中示出的頻譜凹陷。例如,可以通過改變編碼器中的延遲值來修改頻譜凹陷的數目。此外,可以通過修改可重配置的局部響應編碼器工作所在的時鐘速率來在頻率上移動已有的頻譜凹陷。
示例性重新配置包括但不限於,降低時鐘頻率以將頻譜凹陷720降低到1.5GHz,從而減少GPS無線頻帶中的幹擾;改變時鐘頻率,以修改2.4GHz無線頻帶附近的頻譜凹陷730的頻譜位置;或者修改1+Dn局部響應編碼器中的延遲,以修改頻譜凹陷的數目。
圖700示出特定數目的各種頻率上的頻譜凹陷,並且以上對圖700的討論提及特定的無線頻帶。這不是本發明的限制。例如,可以創建任意數目的頻譜凹陷,並且可以修改它們的頻譜位置,以減少任意感興趣的頻帶中的幹擾。在一些實施方案中,創建頻譜凹陷,以減少對不同於無線接口電路的電路的幹擾。
圖8示出電子系統的框圖。系統800包括集成電路802和804,以及天線814和816。集成電路802包括無線接口810和812、檢錯電路830、控制電路832、存儲器840和數字數據埠834;集成電路804被示出包括數字數據埠844。天線814和816可以是定向天線或全向天線。例如,在一些實施方案中,天線814可以是全向天線,例如雙極天線或1/4波長天線。再例如,在一些實施方案中,天線816可以是定向天線,例如拋物柱面反射器天線或八木天線。
在操作中,系統800可以包括使用數位訊號和RF信號進行通信的能力。例如,無線接口810和812被耦合到天線814和816,以在各種頻率上發送和接收RF信號。再例如,數字數據埠834和844被導線835耦合,以使用數位訊號進行通信。
在一些實施方案中,通過天線814發送或接收的模擬信號可以對應於語音信號、數據信號或它們的組合。例如,無線接口810和812之一或兩者都可以是無線區域網接口、蜂窩電話接口、全球定位系統(GPS)接口等等。
在一些實施方案中,數字數據埠834和844使用在各種頻率和各種距離上發送的數據信號進行通信。例如數字數據埠834和844可以以幾兆赫茲(MHz)、幾百兆赫茲、幾千兆赫茲(GHz)的數據速率,任何在兆赫茲、百兆赫茲、千兆赫茲間的速率或更高的速率來通信。此外,集成電路802和804可以間隔近,並且導線835可以短,或集成電路802和804可以間隔遠,並且導線835可以長。
集成電路802還包括檢錯電路830、控制塊832和存儲器840。檢錯電路830和控制塊832的組合形成了自適應電路,以測量由無線接口電路接收的數據中的錯誤,並修改局部響應編碼器的特性來減小測量到的錯誤。
檢錯電路830可以檢測接收自各種無線接口的數據中的錯誤。例如,檢錯電路830可以是誤比特率(BER)檢測器或運算器,或者檢錯電路830可以跟蹤分組(packet)錯誤、分組重發等等。通常,檢錯電路830可以是任何適合於提供對各種無線接口所使用的無線鏈路的魯棒性(robustness)進行指示的控制塊832的電路。
控制塊832可以接收來自檢錯電路830的錯誤信息,並配置數字數據埠834的部分。例如,在一些實施方案中,控制塊832可以配置或重新配置數字數據埠834內的可配置的局部響應編碼器。在一些實施方案中,控制塊832可以修改可配置的局部響應編碼器的時鐘速率或延遲值或縮放係數,以修改發送信號的頻譜特性。
控制塊832可以是任何類型的適合配置或重新配置可重配置的局部響應編碼器的電路。例如,控制塊832可以是處理器,例如微處理器、數位訊號處理器、微控制器等等。再例如,控制塊832可以是專用數字硬體,例如狀態機。
如圖8中所示,控制塊832被包括在集成電路802中。在一些實施方案中,控制塊832在集成電路802的外部。例如,控制塊832可以是在集成電路802外部並耦合到集成電路802的處理器。
存儲器840代表包括了機器可讀介質的製品。例如,存儲器840代表了以下製品中的任意一個或更多個硬碟、軟盤、隨機訪問存儲器(RAM)、動態隨機訪問存儲器(DRAM)、靜態隨機訪問存儲器(SRAM)、只讀存儲器(ROM)、快閃記憶體、CDROM或任意其他類型的包括了機器(例如控制塊832)可讀介質的製品。在一些實施方案中,存儲器840可以存儲命令,用來進行本發明的各種方法實施方案的執行。
在一些實施方案的操作中,控制塊832從存儲器840讀取命令和數據,並響應於它們而執行動作(action)。例如,當控制塊832從存儲器840讀取命令時,可以由控制塊832執行本發明的各種方法實施方案。
在一些實施方案中,如圖8所示,存儲器840在集成電路802內部,在其他實施方案中,840在集成電路802外部。在一些實施方案中,存儲器840被省略。
集成電路804被示出包括數字數據埠844。在一些實施方案中,集成電路804包括多於一個的數字數據埠。例如,在一些實施方案中,集成電路802和804各包括多個由導線835耦合的數字數據埠。此外,集成電路804可以包括功能塊、無線接口或其他合適的電路。
集成電路802和804也由導線854耦合。在圖8中,導線854被示出為單根導線,但是這不是本發明的限制。例如,導線854可以是包括了任意數目導線的通信接口;實施例包括但不限於,串行接口、並行接口、處理器總線、系統總線等等。在一些實施方案中,導線854可以被用來協調集成電路802和804中數字數據埠的配置。例如,如果在集成電路802中修改了可重配置的局部響應編碼器的工作時鐘速率、延遲或縮放,導線854可以被用來協調在集成電路804中對相同可配置參數的修改。
本發明的系統、數字數據埠、控制塊、可重配置的局部響應編碼器和其他實施方案可以用很多方式實現。在一些實施方案中,它們在集成電路中實現。在一些實施方案中,本發明的各種實施方案的設計描述被包括在庫(library)中,使設計者能將它們包括在定製的或半定製的設計中。例如,任何公開的實施方案都可以在可合成的硬體設計語言(例如VHDL或Verilog)中實現,並且可以被分發(distribute)給設計者,以包括在標準單元(cell)設計、門陣列等等之中。同樣地,本發明的任何實施方案也可以被表示為目標為具體製造工藝的硬宏(hard macro)。例如,此處描述的任何數字數據埠實施方案可以被表示為分配給集成電路的多個層的多邊形(polygon)。
圖9根據本發明的各種實施方案示出流程圖。在一些實施方案中,方法900或其部分由電子系統、集成電路或數字數據埠來執行,其實施方案在各個圖中示出。在其他實施方案中,方法900的整個或部分由控制電路或處理器來執行。方法900不受執行此方法的特定類型的裝置或軟體部件限制。可以按呈現的順序或按不同的順序執行方法900中的各種動作。此外,在一些實施方案中,從方法900中省略掉了圖9中列出的一些動作。
方法900被示為以框910開始,在910中數據通過頻譜白化編碼器。頻譜白化編碼器的實施例包括參考前面的圖描述的8B10B編碼器。在920,數據被預編碼。在一些實施方案中,這對應於將數據通過諸如預編碼器510(圖5,6)的預編碼器。
在930,將數據通過可重配置的局部響應編碼器,以創建頻譜凹陷。在一些實施方案中,這對應於將數據通過形如1+Dn的可重配置的局部響應編碼器。可以在一個或更多個無線頻帶中或其附近創建頻譜凹陷,以減少潛在的RF幹擾。
在940,修改可重配置的局部響應編碼器的時鐘速率,以改變頻譜凹陷的頻率特性。例如,可以提高時鐘速率來提高頻譜凹陷的頻率,或者可以降低時鐘速率來降低頻譜凹陷的頻率。
圖10根據本發明的各種實施方案示出流圖。在一些實施方案中,方法1000或方法1000的部分由處理器來執行,其實施方案在各個圖中示出。在其他實施方案中,方法1000由控制電路、集成電路或電子系統來執行。方法1000不受執行此方法的特定類型的裝置或軟體部件限制。可以按呈現的順序或按不同的順序執行方法1000中的各種動作。此外,在一些實施方案中,從方法1000中省略掉了圖10中列出的一些動作。
方法1000被示為以框1010開始,在1010中,檢測在無線鏈路上接收到的數據流中的錯誤。在一些實施方案中,框1010的動作對應於檢錯電路830(圖8)的操作。在一些實施方案中,框1010的動作由處理器在軟體中執行。
在1020,修改數字數據埠中局部響應編碼器的特性,以減少在框1010中檢測到的錯誤。可修改的特性可以包括局部響應編碼器的時鐘速率、延遲值、縮放係數值或其他可配置部分。框1020的動作可以對應於處理器或控制塊(例如控制塊832(圖8))對數字數據埠(例如數字數據埠834(圖8))的部分進行配置。
儘管是結合某些實施方案描述本發明的,但是,應該理解(如本領域的技術人員已經理解的)在不背離本發明的精神和範圍的情況下,可以採取修改和變化。這些修改和變化被認為落入本發明和所附權利要求書的範圍內。
權利要求
1.一種方法,包括將數據通過可重配置的局部響應編碼器,以創建頻譜凹陷;以及修改所述可重配置的局部響應編碼器的特性,以改變所述頻譜凹陷的頻率特性。
2.如權利要求1所述的方法,還包括在所述數據通過所述可重配置的局部響應編碼器前,對所述數據預編碼。
3.如權利要求2所述的方法,還包括將所述數據通過頻譜白化編碼器。
4.如權利要求1所述的方法,其中,修改所述可重配置的局部響應編碼器的特性的操作包括修改所述可重配置的局部響應編碼器的時鐘頻率。
5.一種方法,包括檢測在無線鏈路上接收到的數據流中的錯誤;以及修改數字數據埠中局部響應編碼器的特性,以減少所述錯誤。
6.如權利要求5所述的方法,其中,修改特性的操作包括修改時鐘頻率。
7.如權利要求5所述的方法,其中所述無線鏈路工作在一頻帶中;以及修改局部響應編碼器的特性的操作包括相對於所述頻帶在頻率上移動頻譜凹陷。
8.如權利要求7所述的方法,其中,修改特性的操作包括修改所述局部響應編碼器工作所在的時鐘頻率。
9.一種裝置,包括可重配置的局部響應編碼器,所述可重配置的局部響應編碼器用來對數據編碼並在無線頻帶的區域內創建頻譜凹陷。
10.如權利要求9所述的裝置,其中,所述頻譜凹陷在約800MHz和約900MHz之間。
11.如權利要求9所述的裝置,還包括低通濾波器,所述低通濾波器用來減少在所述頻譜凹陷之上的無線頻帶中的頻譜能量。
12.如權利要求9所述的裝置,其中,所述可重配置的局部響應編碼器實現1-D4。
13.如權利要求12所述的裝置,其中,所述可重配置的局部響應編碼器以約3.4GHz的時鐘頻率工作。
14.如權利要求9所述的裝置,其中,所述可重配置的局部響應編碼器實現1-D2。
15.如權利要求9所述的裝置,其中,所述可重配置的局部響應編碼器實現1+D。
16.如權利要求9所述的裝置,其中,所述無線頻帶對應於全球定位系統(GPS)信號。
17.如權利要求9所述的裝置,其中,所述無線頻帶對應於蜂窩電話信號。
18.如權利要求9所述的裝置,其中,所述無線頻帶對應於無線區域網(WLAN)信號。
19.一種裝置,包括無線接口電路;以及包括用來創建頻譜凹陷的局部響應編碼器的數字接口電路。
20.如權利要求19所述的裝置,其中,所述頻譜凹陷在頻率上鄰近所述無線接口電路的工作頻率。
21.如權利要求19所述的裝置,其中,所述局部響應編碼器實現1-D4。
22.如權利要求19所述的裝置,其中,所述數字接口電路還包括預編碼器,所述預編碼器用來消除接收器中對存儲器的需要。
23.如權利要求19所述的裝置,其中,所述無線接口電路包括全球定位系統(GPS)接收器。
24.如權利要求19所述的裝置,其中,所述無線接口電路包括蜂窩電話接口。
25.如權利要求19所述的裝置,其中,所述無線接口電路包括無線區域網接口。
26.一種電子系統,包括第一集成電路,所述第一集成電路包括無線接口電路和具有局部響應編碼器的數字數據埠,所述局部響應編碼器用來減輕對所述無線接口電路的幹擾;第二集成電路,所述第二集成電路可與所述第一集成電路的所述數字數據埠進行數字通信;以及全向天線,所述全向天線被耦合到所述第一集成電路的所述無線接口。
27.如權利要求26所述的電子系統,其中,所述無線接口電路包括在約800MHz和約900MHz間工作的裝置。
28.如權利要求26所述的電子系統,其中,所述無線接口電路包括在約2.4GHz和約2.5GHz間工作的裝置。
29.如權利要求26所述的電子系統,其中,所述局部響應編碼器包括濾波器,以實現1-D4。
30.如權利要求26所述的電子系統,還包括自適應電路,所述自適應電路用來測量所述無線接口電路接收到的數據中的錯誤,並且修改所述局部響應編碼器的特性。
全文摘要
可重配置的局部響應編碼器管理數位訊號的輻射頻譜。
文檔編號H04L25/497GK1883172SQ200480034082
公開日2006年12月20日 申請日期2004年11月10日 優先權日2003年11月19日
發明者傑弗裡·哈普, 歐內斯特·徐 申請人:英特爾公司