新四季網

移位寄存器單元及其驅動方法、柵極驅動電路、顯示裝置與流程

2023-05-18 14:37:41


本發明涉及顯示技術,尤其涉及移位寄存器單元及其驅動方法、柵極驅動電路、顯示裝置。



背景技術:

顯示器中的顯示面板,例如液晶顯示面板通常包括像素矩陣,以逐行掃描的方式驅動像素矩陣來進行顯示。常見的薄膜電晶體液晶顯示面板(TFT-LCD)的驅動電路包括柵極驅動器和數據驅動器。柵極驅動器包括移位寄存器,移位寄存器包括多個級聯的移位寄存器單元。移位寄存器單元的輸出信號端與像素矩陣的柵線對應連接,每條柵線與像素矩陣的一行像素連接。移位寄存器在時鐘信號的驅動下,依次對於每條柵線輸出脈衝形式的柵掃描信號,實現像素矩陣的逐行掃描。

隨著顯示技術的發展,顯示器變得更大並且更薄。顯示器中的移位寄存器單元集成化程度變高,結構也更複雜,降低功耗、增加系統穩定性方面的需求也隨之增加。如何降低移位寄存器單元的功耗,提高移位寄存器單元的穩定性是研究中的重點。

現有的移位寄存器單元存在改進空間。



技術實現要素:

本發明的實施例提供一種移位寄存器單元及其驅動方法、柵極驅動電路、顯示裝置。

根據第一個方面,本發明的實施例提供一種移位寄存器單元,包括輸入模塊、以及與輸入模塊耦接的多個輸出模塊。輸入模塊與輸入信號端耦接,並且被配置為在輸入信號端處的電壓的控制下,使得多個輸出模塊工作。每個輸出模塊與相應的時鐘信號端、輸出信號端耦接,並且被配置為工作以將時鐘信號端耦接到輸出信號端,以在輸出信號端輸出驅動信號。

在本發明的實施例中,所述多個輸出模塊至少包括:第一輸出模塊、第二輸出模塊;所述移位寄存器單元至少還包括:復位模塊、下拉控制模塊、第一下拉模塊、第二下拉模塊;輸入模塊與輸入信號端、第一電壓端、第一上拉點以及第二上拉點耦接,並且被配置為在輸入信號端處的電壓的控制下,將第一電壓端耦接到第一上拉點、第二上拉點。第一輸出模塊與第一時鐘信號端、第一輸出信號端耦接,並且被配置為在第一上拉點處的電壓的控制下,將第一時鐘信號端耦接到第一輸出信號端。第二輸出模塊與第二時鐘信號端、第二輸出信號端耦接,並且被配置為在第二上拉點處的電壓的控制下,將第二時鐘信號端耦接到第二輸出信號端。復位模塊與復位信號端、第二電壓端、以及輸入模塊耦接,並且被配置為在復位信號端處的電壓的控制下,將輸入模塊耦接到第二電壓端。下拉控制模塊與第三電壓端、第三時鐘信號端、第一上拉點、第二上拉點、以及下拉點耦接,並且被配置為在第三時鐘信號端、第一上拉點、以及第二上拉點處的電壓的控制下,選擇性地將下拉點耦接到第三電壓端和第三時鐘信號端中的一個。第一下拉模塊與下拉點、第三電壓端、第一上拉點、以及第一輸出信號端耦接,並且被配置為在下拉點處的電壓的控制下,將第一上拉點、第一輸出信號端耦接到第三電壓端。第二下拉模塊與下拉點、第三電壓端、第二上拉點、以及第二輸出信號耦接,並且被配置為在下拉點處的電壓的控制下,將第二上拉點、第二輸出信號端耦接到第三電壓端。

在本發明的實施例中,移位寄存器單元還包括:上拉點隔離模塊。上拉點隔離模塊與輸入模塊、第一上拉點、以及第二上拉點耦接,並且被配置為使得輸入模塊至第一上拉點、以及輸入模塊至第二上拉點為單向導通。

在本發明的實施例中,上拉點隔離模塊包括:第一電晶體、以及第二電晶體。第一電晶體的控制極以及第一極與輸入模塊耦接,第二極與第一上拉點耦接。第二電晶體的控制極以及第一極與輸入模塊耦接,第二極與第二上拉點耦接。

在本發明的實施例中,下拉控制模塊還與第一輸出信號端、以及第二輸出信號端耦接,並且被配置為在第三時鐘信號端、第一上拉點、第二上拉點、第一輸出信號端、以及第二輸出信號端處的電壓的控制下,選擇性地將下拉點耦接到第三電壓端和第三時鐘信號端中的一個。

在本發明的實施例中,下拉控制模塊包括:第三電晶體、第四電晶體、第五電晶體、第六電晶體以及第七電晶體。第三電晶體的控制極以及第一極與第三時鐘信號端耦接,第二極與下拉點耦接。第四電晶體的控制極與第一上拉點耦接,第一極與下拉點耦接,第二極與第三電壓端耦接。第五電晶體的控制極與第一輸出信號端耦接,第一極與下拉點耦接,第二極與第三電壓端耦接。第六電晶體的控制極與第二上拉點耦接,第一極與下拉點耦接,第二極與第三電壓端耦接。第七電晶體的控制極與第二輸出信號端耦接,第一極與下拉點耦接,第二極與第三電壓端耦接。

在本發明的實施例中,輸入模塊包括第八電晶體。第八電晶體的控制極與輸入信號端耦接,第一極與第一電壓端耦接,第二極與第一上拉點以及第二上拉點耦接。

在本發明的實施例中,復位模塊包括第九電晶體。第九電晶體的控制極與復位信號端耦接,第一極與輸入模塊耦接,第二極與第二電壓端耦接。

在本發明的實施例中,第一輸出模塊包括:第十電晶體、以及第一電容。第十電晶體的控制極與第一上拉點耦接,第一極與第一時鐘信號端耦接,第二極與第一輸出信號端耦接。第一電容耦接在第十電晶體的控制極以及第二極之間。

在本發明的實施例中,第二輸出模塊包括:第十一電晶體、以及第二電容。第十一電晶體的控制極與第二上拉點耦接,第一極與第二時鐘信號端耦接,第二極與第二輸出信號端耦接。第二電容耦接在第十一電晶體的控制極以及第二極之間。

在本發明的實施例中,第一下拉模塊包括:第十二電晶體、第十三電晶體、以及第三電容。第十二電晶體的控制極與下拉點連接,第一極與第一上拉點連接,第二極與第三電壓端連接。第十三電晶體的控制極與下拉點連接,第一極與第一輸出信號端連接,第二極與第三電壓端連接。第三電容耦接在下拉點與第三電壓端之間。

在本發明的實施例中,第二下拉模塊包括:第十四電晶體、以及第十五電晶體。第十四電晶體的控制極與下拉點連接,第一極與第二上拉點連接,第二極與第三電壓端連接。第十五電晶體的控制極與下拉點連接,第一極與第二輸出信號端連接,第二極與第三電壓端連接。

根據第二個方面,本發明的實施例提供一種移位寄存器單元的驅動方法,包括:向輸入信號端施加有效電壓,使得多個輸出模塊處於工作的狀態;向時鐘信號端施加有效電壓,使得輸出模塊輸出驅動信號。

在本發明的實施例中,該驅動方法所驅動的移位寄存器單元至少還包括:復位模塊、下拉控制模塊、第一下拉模塊、第二下拉模塊。多個輸出模塊至少包括:第一輸出模塊、第二輸出模塊。輸入模塊與輸入信號端、第一電壓端、第一上拉點以及第二上拉點耦接。第一輸出模塊與第一時鐘信號端、第一輸出信號端耦接。第二輸出模塊與第二時鐘信號端、第二輸出信號端耦接。復位模塊與復位信號端、第二電壓端、以及輸入模塊耦接。下拉控制模塊與第三電壓端、第三時鐘信號端、第一上拉點、第二上拉點、以及下拉點耦接。第一下拉模塊與下拉點、第三電壓端、第一上拉點、以及第一輸出信號端耦接。第二下拉模塊與下拉點、第三電壓端、第二上拉點、以及第二輸出信號耦接。移位寄存器單元的驅動方法包括:向輸入信號端施加有效電壓,向第一時鐘信號端、第二時鐘信號端、第三時鐘信號端、復位信號端施加無效電壓;輸入模塊將第一電壓端耦接至第一上拉點、以及第二上拉點,使得第一上拉點、第二上拉點處的電壓有效;第一輸出模塊將第一時鐘信號端耦接到第一輸出信號端,第一輸出信號端輸出無效電壓;第二輸出模塊將第二時鐘信號端耦接到第二輸出信號端,第二輸出信號端輸出無效電壓。向第一時鐘信號端施加有效電壓,向輸入信號端、第二時鐘信號端、第三時鐘信號端、復位信號端施加無效電壓;第一上拉點處、第二上拉點處的電壓有效;第一輸出模塊將第一時鐘信號端耦接到第一輸出信號端,第一輸出信號端輸出有效電壓;第二輸出模塊將第二時鐘信號端耦接到第二輸出信號端,第二輸出信號端輸出無效電壓。向第二時鐘信號端施加有效電壓,向輸入信號端、第一時鐘信號端、第三時鐘信號端、復位信號端施加無效電壓;第一上拉點處、第二上拉點處的電壓有效;第一輸出模塊將第一時鐘信號端耦接到第一輸出信號端,第一輸出信號端輸出無效電壓;第二輸出模塊將第二時鐘信號端耦接到第二輸出信號端,第二輸出信號端輸出有效電壓。向第三時鐘信號端、復位信號端施加有效電壓,向輸入信號端、第一時鐘信號端、第二時鐘信號端施加無效電壓;下拉點處的電壓有效;下拉模塊將第三電壓端耦接到第一上拉點、第二上拉點、第一輸出信號端、以及第二輸出信號端;第一輸出信號端輸出無效電壓,第二輸出信號端輸出無效電壓。

根據第三個方面,本發明的實施例提供一種柵極驅動電路,包括多個級聯的上述任一項的移位寄存器單元;其中,一級的移位寄存器單元的一個輸出信號端與下一級的移位寄存器單元的輸入信號端耦接。

在本發明的實施例中,移位寄存器單元還包括:復位模塊、下拉控制模塊、第一下拉模塊、第二下拉模塊;多個輸出模塊包括:第一輸出模塊、第二輸出模塊;輸入模塊與輸入信號端、第一電壓端、第一上拉點以及第二上拉點耦接;第一輸出模塊與第一時鐘信號端、第一輸出信號端耦接;第二輸出模塊與第二時鐘信號端、第二輸出信號端耦接;復位模塊與復位信號端、第二電壓端、以及輸入模塊耦接;下拉控制模塊與第三電壓端、第三時鐘信號端、第一上拉點、第二上拉點、以及下拉點耦接;第一下拉模塊與下拉點、第三電壓端、第一上拉點、以及第一輸出信號端耦接;第二下拉模塊與下拉點、第三電壓端、第二上拉點、以及第二輸出信號耦接。其中,一級的移位寄存器單元的第二輸出信號端與下一級的移位寄存器單元的輸入信號端耦接,一級的移位寄存器單元的第一輸出信號端與上一級的移位寄存器單元的復位信號端耦接。

根據第四個方面,本發明的實施例提供一種顯示裝置,包括上述的柵極驅動電路。

根據本發明的實施例提供的移位寄存器單元及其驅動方法、柵極驅動電路、顯示裝置,增加了驅動電路的驅動能力。

附圖說明

為了更清楚地說明本發明的實施例的技術方案,下面將對實施例的附圖進行簡要說明,應當知道,以下描述的附圖僅僅涉及本發明的一些實施例,而非對本發明的限制,其中:

圖1是本發明的實施例提供的移位寄存器單元的第一個示例性的框圖;

圖2是本發明的實施例提供的移位寄存器單元的第二個示例性的框圖;

圖3是本發明的實施例提供的移位寄存器單元的第三個示例性的框圖;

圖4是圖3所示的移位寄存器單元的示例性的電路圖;

圖5是本發明的實施例提供的移位寄存器單元的驅動方法的示例性的流程圖;

圖6是圖5所示的驅動方法對應的示例性的操作時序圖;

圖7是本發明的實施例提供的柵極驅動電路的示例性的框圖;

圖8是圖7所示的柵極驅動電路的示例性的操作時序圖。

具體實施方式

為了使本發明的實施例的技術方案和優點更加清楚,下面將結合附圖,對本發明的實施例的技術方案進行清楚、完整的描述。顯然,所描述的實施例是本發明的一部分實施例,而不是全部的實施例。基於所描述的本發明的實施例,本領域技術人員在無需創造性勞動的前提下所獲得的所有其他實施例,也都屬於本發明保護的範圍。

圖1是本發明的實施例提供的移位寄存器單元的第一個示例性的框圖。如圖1所示,移位寄存器單元,包括輸入模塊1、以及與輸入模塊1耦接的多個輸出模塊201、202……。輸入模塊1與輸入信號端IP耦接,並且被配置為在輸入信號端IP處的電壓的控制下,使得多個輸出模塊201、202……工作。輸出模塊201、202……的每一個與時鐘信號端CLK1、CLK2……中的相應的一個、輸出信號端OP1、OP2……中的相應的一個耦接,並且被配置為工作以將時鐘信號端CLK1、CLK2……中的相應的一個耦接到輸出信號端OP1、OP2……中的相應的一個,以在輸出信號端OP1、OP2……中的相應的一個輸出驅動信號。

本領域技術人員容易理解,參照附圖1所示結構,容易將該移位寄存器單元的輸出模塊擴展為所需要的數量,並相應配置所需的時鐘信號端以及對應的上拉和下拉。

在本發明的實施例中,上述移位寄存器單元的驅動方法可以包括:向輸入信號端施加有效電壓,使得多個輸出模塊處於工作的狀態;向時鐘信號端施加有效電壓,使得輸出模塊輸出驅動信號。

在本發明的實施例中,一個移位寄存器單元可以輸出多個驅動信號。並且,多個驅動信號可以是順序輸出,這樣,能夠用於相鄰的多行的像素的驅動。

圖2是本發明的實施例提供的移位寄存器單元的第二個示例性的框圖。如圖2所示,該實施例提供的移位寄存器單元包括:輸入模塊1、第一輸出模塊201、第二輸出模塊202、復位模塊3、第一下拉模塊401、第二下拉模塊402、下拉控制模塊5。輸入模塊1與輸入信號端IP、第一電壓端V1、第一上拉點PU1以及第二上拉點PU2耦接,並且被配置為在輸入信號端IP處的電壓的控制下,將第一電壓端V1耦接到第一上拉點PU1、第二上拉點PU2。第一輸出模塊201與第一時鐘信號端CLK1、第一輸出信號端OP1耦接,並且被配置為在第一上拉點PU1處的電壓的控制下,將第一時鐘信號端CLK1耦接到第一輸出信號端OP1。第二輸出模塊202與第二時鐘信號端CLK2、第二輸出信號端OP2耦接,並且被配置為在第二上拉點PU2處的電壓的控制下,將第二時鐘信號端CLK2耦接到第二輸出信號端OP2。復位模塊3與復位信號端RST、第二電壓端V2、以及輸入模塊1耦接,並且被配置為在復位信號端RST處的電壓的控制下,將輸入模塊1耦接到第二電壓端V2。下拉控制模塊5與第三電壓端V3、第三時鐘信號端CLK3、第一上拉點PU1、第二上拉點PU2、以及下拉點PD耦接,並且被配置為在第三時鐘信號端CLK3、第一上拉點PU1、以及第二上拉點PU2處的電壓的控制下,選擇性地將下拉點PD耦接到第三電壓端V3和第三時鐘信號端CLK3中的一個。第一下拉模塊401與下拉點PD、第三電壓端V3、第一上拉點PU1、以及第一輸出信號端OP1耦接,並且被配置為在下拉點PD處的電壓的控制下,將第一上拉點PU1、第一輸出信號端OP1耦接到第三電壓端V3。第二下拉模塊402與下拉點PD、第三電壓端V3、第二上拉點PU2、以及第二輸出信號耦接,並且被配置為在下拉點PD處的電壓的控制下,將第二上拉點PU2、第二輸出信號端OP2耦接到第三電壓端V3。

根據本發明的實施例的移位寄存器單元,能夠輸出兩路驅動信號,增加了驅動電路的驅動能力。此外,按照本領域技術人員的通常理解,耦接是指直接或者間接的電連接。

基於該實施例和附圖,本領域技術人員容易設計相應的移位寄存器單元,使其能夠輸出多路的驅動信號。

圖3是本發明的實施例提供的移位寄存器單元的第三個示例性的框圖。如圖3所示,移位寄存器單元還包括:上拉點隔離模塊6。上拉點隔離模塊6與輸入模塊1、第一上拉點PU1、以及第二上拉點PU2耦接,並且被配置為使得輸入模塊1至第一上拉點PU1、以及輸入模塊1至第二上拉點PU2為單向導通。

根據本發明的實施例的移位寄存器單元,能夠將第一上拉點PU1和第二上拉點PU2隔離,防止兩路輸出信號之間的相互影響,增強了防噪聲的能力。

此外,下拉控制模塊5還與第一輸出信號端OP1、以及第二輸出信號端OP2耦接,並且被配置為在第三時鐘信號端CLK3、第一上拉點PU1、第二上拉點PU2、第一輸出信號端OP1、以及第二輸出信號端OP2處的電壓的控制下,選擇性地將下拉點PD耦接到第三電壓端V3和第三時鐘信號端CLK3中的一個。

根據本發明的實施例的移位寄存器單元,能夠反饋第一輸出信號端OP1、第二輸出信號端OP2、第一上拉點PU1、第二上拉點PU2處的電壓來控制下拉點PD,並且,也可以通過改變下拉點PD處的電壓來控制第一輸出信號端OP1、第二輸出信號端OP2、第一上拉點PU1、第二上拉點PU2處的電壓,增強了防噪聲的能力,使得輸出更加平穩。

圖4是圖3所示的移位寄存器單元的示例性的電路圖。如圖4所示,上拉點隔離模塊6包括:第一電晶體T1、以及第二電晶體T2。第一電晶體T1的控制極以及第一極與輸入模塊1耦接,第二極與第一上拉點PU1耦接。第二電晶體T2的控制極以及第一極與輸入模塊1耦接,第二極與第二上拉點PU2耦接。

在本發明的實施例中,第一電晶體T1、第二電晶體T2的連接方式形成了類似於二極體的單向導通結構,起到了隔離的功能。電晶體的實現方式有利於製作集成電路,但是應當理解,這並不是對於本發明的限制,也可以採用其它的具有單向導通功能的元件或者電路來實現。

下拉控制模塊5包括:第三電晶體T3、第四電晶體T4、第五電晶體T5、第六電晶體T6以及第七電晶體T7。第三電晶體T3的控制極以及第一極與第三時鐘信號端CLK3耦接,第二極與下拉點PD耦接。第四電晶體T4的控制極與第一上拉點PU1耦接,第一極與下拉點PD耦接,第二極與第三電壓端V3耦接。第五電晶體T5的控制極與第一輸出信號端OP1耦接,第一極與下拉點PD耦接,第二極與第三電壓端V3耦接。第六電晶體T6的控制極與第二上拉點PU2耦接,第一極與下拉點PD耦接,第二極與第三電壓端V3耦接。第七電晶體T7的控制極與第二輸出信號端OP2耦接,第一極與下拉點PD耦接,第二極與第三電壓端V3耦接。

在本發明的實施例中,使用第四電晶體T4、第五電晶體T5、第六電晶體T6以及第七電晶體T7以反饋第一上拉點PU1、第二上拉點PU2、第一輸出信號端OP1、以及第二輸出信號端OP2處的電壓來控制下拉點PD處的電壓,增強了防噪聲的能力,使得輸出更加平穩。

以下,作為一個示例,也對於其他的模塊的實現方式進行說明。

輸入模塊1包括第八電晶體T8。第八電晶體T8的控制極與輸入信號端IP耦接,第一極與第一電壓端V1耦接,第二極與第一上拉點PU1以及第二上拉點PU2耦接。

復位模塊3包括第九電晶體T9。第九電晶體T9的控制極與復位信號端RST耦接,第一極與輸入模塊1耦接,第二極與第二電壓端V2耦接。

第一輸出模塊201包括:第十電晶體T10、以及第一電容C1。第十電晶體T10的控制極與第一上拉點PU1耦接,第一極與第一時鐘信號端CLK1耦接,第二極與第一輸出信號端OP1耦接。第一電容C1耦接在第十電晶體T10的控制極以及第二極之間。

第二輸出模塊202包括:第十一電晶體T11、以及第二電容C2。第十一電晶體T11的控制極與第二上拉點PU2耦接,第一極與第二時鐘信號端CLK2耦接,第二極與第二輸出信號端OP2耦接。第二電容C2耦接在第十一電晶體T11的控制極以及第二極之間。

第一下拉模塊401包括:第十二電晶體T12、第十三電晶體T13、以及第三電容C3。第十二電晶體T12的控制極與下拉點PD連接,第一極與第一上拉點PU1連接,第二極與第三電壓端V3連接。第十三電晶體T13的控制極與下拉點PD連接,第一極與第一輸出信號端OP1連接,第二極與第三電壓端V3連接。第三電容C3耦接在下拉點PD與第三電壓端V3之間。

第二下拉模塊402包括:第十四電晶體T14、以及第十五電晶體T15。第十四電晶體T14的控制極與下拉點PD連接,第一極與第二上拉點PU2連接,第二極與第三電壓端V3連接。第十五電晶體T15的控制極與下拉點PD連接,第一極與第二輸出信號端OP2連接,第二極與第三電壓端V3連接。

圖5是本發明的實施例提供的移位寄存器單元的驅動方法的示例性的流程圖。圖6是圖5所示的驅動方法對應的第一個示例性的操作時序圖。以下,結合圖4、圖5和圖6對於移位寄存器單元驅動方法和操作時序進行說明,並且,以圖4中的電晶體均為N型電晶體,有效電壓為高電壓為例進行說明。其中,按照本領域技術人員的通常理解,有效電壓是指能夠使相關模塊工作的電壓,此處高電壓可以使得N型電晶體導通。應當理解,此處的「高電壓」僅用來表示電壓的功能,並不限制其幅值,例如,「高電壓」可以是3.3V、5V等。此外,如果是P型電晶體,則有效電壓是低電壓,「低電壓」可以是0V、-3.3V、-5V等。

如圖5所示,驅動方法開始於步驟S501,該步驟可以稱為信號輸入步驟。在步驟S501中,向輸入信號端IP施加有效電壓,向第一時鐘信號端CLK1、第二時鐘信號端CLK2、第三時鐘信號端CLK3、復位信號端RST施加無效電壓;輸入模塊1將第一電壓端V1耦接至第一上拉點PU1、以及第二上拉點PU2,使得第一上拉點PU1、第二上拉點PU2處的電壓有效。第一輸出模塊201將第一時鐘信號端CLK1耦接到第一輸出信號端OP1,第一輸出信號端OP1輸出無效電壓;第二輸出模塊202將第二時鐘信號端CLK2耦接到第二輸出信號端OP2,第二輸出信號端OP2輸出無效電壓。

如圖6所示,具體而言,輸入信號端IP處是高電壓,第一時鐘信號端CLK1、第二時鐘信號端CLK2、第三時鐘信號端CLK3、復位信號端RST處是低電壓。第八電晶體T8、第一電晶體T1、第二電晶體T2導通,使得第一電壓端V1與第一上拉點PU1、第二上拉點PU2耦接。第一電壓端V1處是高電壓,使得第一上拉點PU1、第二上拉點PU2處是高電壓。第十電晶體T10、第十一電晶體T11導通,使得第一輸出信號端OP1與第一時鐘信號端CLK1耦接,第二輸出信號端OP2與第二時鐘信號端CLK2耦接。第一時鐘信號端CLK1、第二時鐘信號端CLK2是低電壓,使得第一輸出信號端OP1與第二輸出信號端OP2處是低電壓。

應當理解,輸入模塊1、復位模塊3是對稱結構。如果第一電壓端V1處保持為低電壓,在第二電壓端V2處保持高電壓,並且在步驟S401中,向復位信號端RST施加高電壓,使得第二電壓端V2與第一上拉點PU1、第二上拉點PU2耦接,也可以使得第一上拉點PU1、第二上拉點PU2處是高電壓。這樣的方式可以稱為反向掃描。即,本發明的移位寄存器單元的結構可以實現正向、反向掃描。

然後,進入步驟S502,該步驟可以稱為第一輸出信號輸出步驟。在步驟S502中,向第一時鐘信號端CLK1施加有效電壓,向輸入信號端IP、第二時鐘信號端CLK2、第三時鐘信號端CLK3、復位信號端RST施加無效電壓;第一上拉點PU1處、第二上拉點PU2處的電壓有效;第一輸出模塊201將第一時鐘信號端CLK1耦接到第一輸出信號端OP1,第一輸出信號端OP1輸出有效電壓;第二輸出模塊202將第二時鐘信號端CLK2耦接到第二輸出信號端OP2,第二輸出信號端OP2輸出無效電壓。

如圖6所示,具體而言,第一時鐘信號端CLK1處是高電壓,輸入信號端IP、第二時鐘信號端CLK2、第三時鐘信號端CLK3、復位信號端RST處是低電壓。第八電晶體T8、第一電晶體T1、第二電晶體T2截止,使得第一電壓端V1與第一上拉點PU1、第二上拉點PU2斷開耦接。第一上拉點PU1、第二上拉點PU2處維持高電壓。第十電晶體T10、第十一電晶體T11維持導通,使得第一輸出信號端OP1與第一時鐘信號端CLK1耦接,第二輸出信號端OP2與第二時鐘信號端CLK2耦接。第一時鐘信號端CLK1處是高電壓,使得第一輸出信號端OP1處是高電壓。並且,第一輸出信號端OP1處的電壓升高後,由於第一電容C1的自舉作用,使得第一上拉點PU1處的電壓進一步升高,這可以使得第十電晶體T10穩定導通,保證輸出的平穩性。第二時鐘信號端CLK2處是低電壓,使得第二輸出信號端OP2處是低電壓。

然後,進入步驟S503,該步驟可以稱為第二輸出信號輸出步驟。在步驟S503中,向第二時鐘信號端CLK2施加有效電壓,向輸入信號端IP、第一時鐘信號端CLK1、第三時鐘信號端CLK3、復位信號端RST施加無效電壓;第一上拉點PU1處、第二上拉點PU2處的電壓有效;第一輸出模塊201將第一時鐘信號端CLK1耦接到第一輸出信號端OP1,第一輸出信號端OP1輸出無效電壓。第二輸出模塊202將第二時鐘信號端CLK2耦接到第二輸出信號端OP2,第二輸出信號端OP2輸出有效電壓。

如圖6所示,具體而言,第二時鐘信號端CLK2處是高電壓,輸入信號端IP、第一時鐘信號端CLK1、第三時鐘信號端CLK3、復位信號端RST處是低電壓。第八電晶體T8、第一電晶體T1、第二電晶體T2截止,使得第一電壓端V1與第一上拉點PU1、第二上拉點PU2斷開耦接。第一上拉點PU1、第二上拉點PU2處維持高電壓。第十電晶體T10、第十一電晶體T11維持導通,使得第一輸出信號端OP1與第一時鐘信號端CLK1耦接,第二輸出信號端OP2與第二時鐘信號端CLK2耦接。第一時鐘信號端CLK1處是低電壓,使得第一輸出信號端OP1處是低電壓。第二時鐘信號端CLK2處是高電壓,使得第二輸出信號端OP2處是高電壓。並且,第二輸出信號端OP2處的電壓升高後,由於第二電容C2的自舉作用,使得第二上拉點PU2處的電壓進一步升高,這可以使得第十一電晶體T11穩定導通,保證輸出的平穩性。

最後,進入步驟S504,該步驟可以稱為復位步驟。在步驟S504中,向第三時鐘信號端CLK3、復位信號端RST施加有效電壓,向輸入信號端IP、第一時鐘信號端CLK1、第二時鐘信號端CLK2施加無效電壓;下拉點PD處的電壓有效;下拉模塊將第三電壓端V3耦接到第一上拉點PU1、第二上拉點PU2、第一輸出信號端OP1、以及第二輸出信號端OP2;第一輸出信號端OP1輸出無效電壓,第二輸出信號端OP2輸出無效電壓。

如圖6所示,具體而言,第三時鐘信號端CLK3處是高電壓,輸入信號端IP、第一時鐘信號端CLK1、第二時鐘信號端CLK2、復位信號端RST處是低電壓。第八電晶體T8、第一電晶體T1、第二電晶體T2截止,使得第一電壓端V1與第一上拉點PU1、第二上拉點PU2斷開耦接。第三電晶體T3導通,使得第三時鐘端與下拉點PD耦接,下拉點PD處是高電壓。下拉點PD處的高電壓使得第十二電晶體T12、第十三電晶體T13、第十四電晶體T14、第十五電晶體T15導通,第三電壓端V3與第一上拉點PU1、第二上拉點PU2、第一輸出信號端OP1、第二輸出信號端OP2耦接。第一上拉點PU1、第二上拉點PU2、第一輸出信號端OP1、第二輸出信號端OP2處是低電壓,第十電晶體T10、第十一電晶體T11截止。第三電容C3對於下拉點PD的電壓進行保持。

根據本發明的實施例,能夠輸出兩路驅動信號,增加了驅動電路的驅動能力。能夠將第一上拉點PU1和第二上拉點PU2隔離,防止兩路輸出信號之間的相互影響,增強了防噪聲的能力。能夠反饋第一輸出信號端OP1、第二輸出信號端OP2、第一上拉點PU1、第二上拉點PU2處的電壓來控制下拉點PD,並且,也可以通過改變下拉點PD處的電壓來控制第一輸出信號端OP1、第二輸出信號端OP2、第一上拉點PU1、第二上拉點PU2處的電壓,增強了防噪聲的能力,使得輸出更加平穩。

圖7是本發明的實施例提供的柵極驅動電路的示例性的框圖。如圖7所示,柵極驅動電路包括多個級聯的上述的移位寄存器單元。圖7示出了前三級的移位寄存器單元,對之後的重複結構進行了省略。對於一級(例如,第二級)移位寄存器單元,其第二輸出信號端OP2與下一級(第三級)的移位寄存器單元的輸入信號端IP耦接。並且,該級的移位寄存器單元的第一輸出信號端OP1與上一級(第一級)的移位寄存器單元的復位信號端RST耦接。

圖8是圖7所示的柵極驅動電路的示例性的操作時序圖。第一級移位寄存器單元GOA1的輸入信號端IP被施加掃描開始信號STV以開始掃描,第一級移位寄存器單元GOA1依次輸出第一行像素的掃描信號G(1)、第二行像素的掃描信號G(2)。第二級移位寄存器單元GOA2依次輸出第三行像素的掃描信號G(3)、第四行像素的掃描信號G(4)。

為了使得各行像素的掃描信號能夠依次輸出,在圖7和圖8中,舉例示出了使用四個波形相同、相位依次相差90度、佔空比是1:4的時鐘信號CLK1、CLK2、CLK3、CLK4的情況,應當理解,這並不是對於本發明的限制。

根據本發明的實施例提供的柵極驅動電路,可以由一個移位寄存器單元輸出兩行像素的掃描信號,這可以節省電路資源,降低成本。

本發明的實施例,提供了顯示基板,包括上述的柵極驅動電路。

本發明的實施例,提供了顯示裝置,包括上述的顯示基板。顯示裝置可以是手機、平板電腦、電視機、顯示器、筆記本電腦、數碼相框、導航儀等任何具有顯示功能的產品或部件。

根據本發明實施例的顯示基板、顯示裝置,可以節省電路資源,降低成本,降低噪聲,提高輸出的平穩性。

可以理解的是,以上實施方式僅僅是為了說明本發明的原理而採用的示例性實施方式,然而本發明並不局限於此。對於本領域內的普通技術人員而言,在不脫離本發明的精神和實質的情況下,可以做出各種變型和改進,這些變型和改進也視為落入本發明的保護範圍。

同类文章

一種新型多功能組合攝影箱的製作方法

一種新型多功能組合攝影箱的製作方法【專利摘要】本實用新型公開了一種新型多功能組合攝影箱,包括敞開式箱體和前攝影蓋,在箱體頂部設有移動式光源盒,在箱體底部設有LED脫影板,LED脫影板放置在底板上;移動式光源盒包括上蓋,上蓋內設有光源,上蓋部設有磨沙透光片,磨沙透光片將光源封閉在上蓋內;所述LED脫影

壓縮模式圖樣重疊檢測方法與裝置與流程

本發明涉及通信領域,特別涉及一種壓縮模式圖樣重疊檢測方法與裝置。背景技術:在寬帶碼分多址(WCDMA,WidebandCodeDivisionMultipleAccess)系統頻分復用(FDD,FrequencyDivisionDuplex)模式下,為了進行異頻硬切換、FDD到時分復用(TDD,Ti

個性化檯曆的製作方法

專利名稱::個性化檯曆的製作方法技術領域::本實用新型涉及一種檯曆,尤其涉及一種既顯示月曆、又能插入照片的個性化檯曆,屬於生活文化藝術用品領域。背景技術::公知的立式檯曆每頁皆由月曆和畫面兩部分構成,這兩部分都是事先印刷好,固定而不能更換的。畫面或為風景,或為模特、明星。功能單一局限性較大。特別是畫

一種實現縮放的視頻解碼方法

專利名稱:一種實現縮放的視頻解碼方法技術領域:本發明涉及視頻信號處理領域,特別是一種實現縮放的視頻解碼方法。背景技術: Mpeg標準是由運動圖像專家組(Moving Picture Expert Group,MPEG)開發的用於視頻和音頻壓縮的一系列演進的標準。按照Mpeg標準,視頻圖像壓縮編碼後包

基於加熱模壓的纖維增強PBT複合材料成型工藝的製作方法

本發明涉及一種基於加熱模壓的纖維增強pbt複合材料成型工藝。背景技術:熱塑性複合材料與傳統熱固性複合材料相比其具有較好的韌性和抗衝擊性能,此外其還具有可回收利用等優點。熱塑性塑料在液態時流動能力差,使得其與纖維結合浸潤困難。環狀對苯二甲酸丁二醇酯(cbt)是一種環狀預聚物,該材料力學性能差不適合做纖

一種pe滾塑儲槽的製作方法

專利名稱:一種pe滾塑儲槽的製作方法技術領域:一種PE滾塑儲槽一、 技術領域 本實用新型涉及一種PE滾塑儲槽,主要用於化工、染料、醫藥、農藥、冶金、稀土、機械、電子、電力、環保、紡織、釀造、釀造、食品、給水、排水等行業儲存液體使用。二、 背景技術 目前,化工液體耐腐蝕貯運設備,普遍使用傳統的玻璃鋼容

釘的製作方法

專利名稱:釘的製作方法技術領域:本實用新型涉及一種釘,尤其涉及一種可提供方便拔除的鐵(鋼)釘。背景技術:考慮到廢木材回收後再加工利用作業的方便性與安全性,根據環保規定,廢木材的回收是必須將釘於廢木材上的鐵(鋼)釘拔除。如圖1、圖2所示,目前用以釘入木材的鐵(鋼)釘10主要是在一釘體11的一端形成一尖

直流氧噴裝置的製作方法

專利名稱:直流氧噴裝置的製作方法技術領域:本實用新型涉及ー種醫療器械,具體地說是ー種直流氧噴裝置。背景技術:臨床上的放療過程極易造成患者的局部皮膚損傷和炎症,被稱為「放射性皮炎」。目前對於放射性皮炎的主要治療措施是塗抹藥膏,而放射性皮炎患者多伴有局部疼痛,對於止痛,多是通過ロ服或靜脈注射進行止痛治療

新型熱網閥門操作手輪的製作方法

專利名稱:新型熱網閥門操作手輪的製作方法技術領域:新型熱網閥門操作手輪技術領域:本實用新型涉及一種新型熱網閥門操作手輪,屬於機械領域。背景技術::閥門作為流體控制裝置應用廣泛,手輪傳動的閥門使用比例佔90%以上。國家標準中提及手輪所起作用為傳動功能,不作為閥門的運輸、起吊裝置,不承受軸向力。現有閥門

用來自動讀取管狀容器所載識別碼的裝置的製作方法

專利名稱:用來自動讀取管狀容器所載識別碼的裝置的製作方法背景技術:1-本發明所屬領域本發明涉及一種用來自動讀取管狀容器所載識別碼的裝置,其中的管狀容器被放在循環於配送鏈上的文檔匣或託架裝置中。本發明特別適用於,然而並非僅僅專用於,對引入自動分析系統的血液樣本試管之類的自動識別。本發明還涉及專為實現讀