新四季網

一種時鐘產生模塊的製作方法

2023-10-23 00:45:22


本實用新型涉及模擬時鐘電路領域,尤其涉及一種時鐘產生模塊。



背景技術:

隨著集成電路的快速發展,數模混合晶片的應用也越來越廣泛,時鐘是這類晶片必不可少的部分。同時,由於所處理信號的多樣化、處理需求的不同,對運算速度也會有不同的要求。這需要時鐘電路能夠具備輸出多種時鐘信號的功能,但是目前時鐘產生電路在電路設計上實現多種時鐘信號輸出時,電路設計複雜,且未曾考慮其電路功耗。



技術實現要素:

本實用新型針對現有技術中存在的,時鐘產生電路在電路設計上實現多種時鐘信號輸出時,電路設計複雜、電路功耗大的技術問題,提供了一種時鐘產生模塊,能夠在不影響正常工作、實現多種時鐘信號輸出的同時,降低電路的能量消耗。

本實用新型提供了一種時鐘產生模塊,包括:依次連接的偏置電路、環形振蕩器和使能控制電路;所述偏置電路包括:節能控制子電路和偏置電流產生子電路;所述使能控制電路包括:節能控制信號產生子電路、佔空比調節子電路和時鐘信號整形子電路;

所述偏置電流產生子電路用於在使能信號的控制下基於偏置電壓產生偏置電流;

所述環形振蕩器用於基於所述偏置電流產生頻率可調的第一正弦信號;

所述佔空比調節子電路用於在使能信號的控制下調節所述第一正弦信號的佔空比,以獲得第二正弦信號;

所述時鐘信號整形子電路用於對所述第二正弦信號進行整形,以獲得時鐘信號;

所述節能控制信號產生子電路用於基於所述使能信號產生節能控制信號;

所述節能控制子電路用於基於所述節能控制信號對所述偏置電路進行節能控制管理。

可選的,所述節能控制子電路包括:第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管和第五PMOS管;

所述第一PMOS管的柵極與所述節能控制信號產生子電路的節能控制信號輸出端連接,用於輸入節能控制信號;所述第一PMOS管的源極與電源電壓端相連,用於輸入電源電壓;所述第一PMOS管的漏極與所述第四PMOS管的柵極、漏極相連;

所述第二PMOS管的柵極與所述第三PMOS管的柵極相連並接地;所述第二PMOS管的源極和所述第三PMOS管的源極均與電源電壓端相連,用於輸入電源電壓;所述第二PMOS管的漏極和所述第三PMOS管的漏極分別與所述第四PMOS管的源極和所述第五PMOS管的源極相連;

所述第四PMOS管的柵極與所述第五PMOS管的柵極相連;所述第四PMOS管的漏極與所述第五PMOS管的漏極均與所述偏置電流產生子電路相連。

可選的,所述偏置電流產生子電路包括:第一NMOS管、第二NMOS管、第三NMOS管和第四NMOS管;

所述第一NMOS管的柵極、漏極均與所述第二NMOS管的柵極相連,並與偏置電壓端相連,用於輸入偏置電壓;所述第二NMOS管的漏極與所述節能控制子電路相連;所述第一NMOS管的源極與所述第二NMOS管的源極相連並接地;

所述第三NMOS管的柵極與所述第四NMOS管的柵極相連,並與使能信號端相連,用於輸入使能信號;所述第三NMOS管的漏極與偏置電壓端相連,用於輸入偏置電壓;所述第四NMOS管的漏極與所述節能控制子電路相連;所述第三NMOS管的源極與所述第四NMOS管的源極相連並接地。

可選的,所述環形振蕩器包括:與所述偏置電路相連的多個CMOS反相器,以及用於連接所述多個CMOS反相器的多個節點。

可選的,所述環形振蕩器包括:

第一CMOS反相器、第二CMOS反相器、第三CMOS反相器、第四CMOS反相器、第五CMOS反相器、第六CMOS反相器、第七CMOS反相器、第八CMOS反相器;以及用於連接所述第一至第八CMOS反相器的第一節點、第二節點、第三節點和第四節點;

其中,所述第一CMOS反相器和所述第二CMOS反相器反向並聯,且所述第一CMOS反相器的輸入端和輸出端分別與所述第一節點和所述第二節點連接;所述第六CMOS反相器和所述第七CMOS反相器反向並聯,且所述第六CMOS反相器的輸入端和輸出端分別與所述第四節點和所述第三節點連接;

所述第三CMOS反相器的輸入端和輸出端分別與所述第一節點和所述第三節點連接;所述第四CMOS反相器的輸入端和輸出端分別與所述第三節點和所述第二節點連接;所述第五CMOS反相器的輸入端和輸出端分別與所述第二節點和所述第四節點連接;所述第八CMOS反相器的輸入端和輸出端分別與所述第四節點和所述第一節點連接。

可選的,所述第一節點通過第一電容接地,所述第二節點通過第二電容接地,所述第三節點通過第三電容接地,所述第四節點通過第四電容接地。

可選的,第一CMOS反相器由第六PMOS管和第五NMOS管構成;第二CMOS反相器由第七PMOS管和第六NMOS管構成;第三CMOS反相器由第八PMOS管和第七NMOS管構成;第四CMOS反相器由第九PMOS管和第八NMOS管構成;第五CMOS反相器由第十PMOS管和第九NMOS管構成;第六CMOS反相器由第十一PMOS管和第十NMOS管構成;第七CMOS反相器由第十二PMOS管和第十一NMOS管構成;第八CMOS反相器由第十三PMOS管和第十二NMOS管構成。

可選的,所述節能控制信號產生子電路包括:第十四PMOS管和第十三NMOS管;

所述第十四PMOS管的柵極和所述第十三NMOS管的柵極相連,並與使能信號端相連,用於輸入使能信號;所述第十四PMOS管的源極與電源電壓端相連,用於輸入電源電壓;所述第十三NMOS管的源極接地;所述第十四PMOS管的漏極和所述第十三NMOS管的漏極相連,並連接至節能控制信號輸出端,用於輸出節能控制信號。

可選的,所述佔空比調節子電路包括:第十五PMOS管、第十六PMOS管、第十四NMOS管和第十五NMOS管;

所述第十五PMOS管的柵極和所述第十五NMOS管的柵極相連,並連接至節能控制信號輸出端,用於輸入節能控制信號;所述第十五PMOS管的源極與電源電壓端相連,用於輸入電源電壓;所述第十五PMOS管的漏極分別與所述第十六PMOS管的漏極和所述第十四NMOS管的漏極相連;所述第十五NMOS管的漏極與所述十四NMOS管的源極相連;所述第十五NMOS管的源極接地;

所述第十四NMOS管的柵極與所述第十六PMOS管的柵極相連,並連接至所述環形振蕩器的輸出端。

可選的,所述時鐘信號整形子電路包括:第九CMOS反相器和第十CMOS反相器;

所述第九CMOS反相器由第十七PMOS管和第十六NMOS管構成,所述第十CMOS反相器由第十八PMOS管和第十七NMOS管構成;

所述第十七PMOS管的柵極和所述第十六NMOS管的柵極相連,並連接至所述佔空比調節子電路的輸出端;所述第十七PMOS管的源極與電源電壓端相連,用於輸入電源電壓;所述第十七PMOS管的漏極與所述第十六NMOS管的漏極相連,並連接至所述第十CMOS反相器;所述第十六NMOS管的源極接地;

所述第十八PMOS管的柵極和所述第十七NMOS管的柵極相連,並連接至所述第九CMOS反相器;所述第十八PMOS管的源極與電源電壓端相連,用於輸入電源電壓;所述第十七NMOS管的源極接地;所述第十八PMOS管的漏極和所述第十七NMOS管的漏極相連,並連接至時鐘信號輸出端,用於輸出時鐘信號。

本實用新型中提供的一個或多個技術方案,至少具有如下技術效果或優點:

由於在本實用新型中,時鐘產生模塊,包括:依次連接的偏置電路、環形振蕩器和使能控制電路;其中,所述偏置電路包括:節能控制子電路和偏置電流產生子電路;所述使能控制電路包括:節能控制信號產生子電路、佔空比調節子電路和時鐘信號整形子電路。進一步,所述偏置電流產生子電路用於在使能信號的控制下基於偏置電壓產生偏置電流;所述環形振蕩器用於基於所述偏置電流產生頻率可調的第一正弦信號;所述佔空比調節子電路用於在使能信號的控制下調節所述第一正弦信號的佔空比,以獲得第二正弦信號;所述時鐘信號整形子電路用於對所述第二正弦信號進行整形,以獲得時鐘信號。需要指出的是,所述節能控制信號產生子電路用於基於所述使能信號產生節能控制信號;所述節能控制子電路用於基於所述節能控制信號對所述偏置電路進行節能控制管理。有效地解決了現有技術中時鐘產生電路在電路設計上實現多種時鐘信號輸出時,電路設計複雜、電路功耗大的技術問題。能夠在不影響正常工作、實現多種時鐘信號輸出的同時,降低電路的能量消耗。

附圖說明

為了更清楚地說明本實用新型實施例或現有技術中的技術方案,下面將對實施例或現有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實用新型的實施例,對於本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據提供的附圖獲得其它的附圖。

圖1為本實用新型實施例提供的一種時鐘產生模塊的結構示意圖;

圖2為本實用新型實施例提供的時鐘產生模塊中偏置電路的電路原理圖;

圖3A為本實用新型實施例提供的時鐘產生模塊中一種環形振蕩電路的電路原理圖;

圖3B為本實用新型實施例提供的時鐘產生模塊中另一種環形振蕩電路的電路原理圖;

圖4為本實用新型實施例提供的時鐘產生模塊中使能控制電路的電路原理圖。

具體實施方式

本實用新型實施例通過提供一種時鐘產生模塊,解決了現有技術中存在的,時鐘產生電路在電路設計上實現多種時鐘信號輸出時,電路設計複雜、電路功耗大的技術問題,能夠在不影響正常工作、實現多種時鐘信號輸出的同時,降低電路的能量消耗。

本實用新型實施例的技術方案為解決上述技術問題,總體思路如下:

本實用新型實施例提供了一種時鐘產生模塊,包括:依次連接的偏置電路、環形振蕩器和使能控制電路;所述偏置電路包括:節能控制子電路和偏置電流產生子電路;所述使能控制電路包括:節能控制信號產生子電路、佔空比調節子電路和時鐘信號整形子電路;所述偏置電流產生子電路用於在使能信號的控制下基於偏置電壓產生偏置電流;所述環形振蕩器用於基於所述偏置電流產生頻率可調的第一正弦信號;所述佔空比調節子電路用於在使能信號的控制下調節所述第一正弦信號的佔空比,以獲得第二正弦信號;所述時鐘信號整形子電路用於對所述第二正弦信號進行整形,以獲得時鐘信號;所述節能控制信號產生子電路用於基於所述使能信號產生節能控制信號;所述節能控制子電路用於基於所述節能控制信號對所述偏置電路進行節能控制管理。

可見,在本實用新型實施例中,通過在使能控制電路中設置節能控制信號產生子電路,以及在偏置電路中設置節能控制子電路;進一步,在外部使能信號的控制下,通過節能控制信號產生子電路產生節能控制信號,使得節能控制子電路基於該節能控制信號對所述偏置電路進行節能控制管理。同時,在使能信號的控制下,所述偏置電路中的偏置電流產生子電路產生偏置電流,環形振蕩器基於所述偏置電流產生頻率可調的第一正弦信號,所述使能控制電路中的佔空比調節子電路和時鐘信號整形子電路,依次對第一正弦信號進行佔空比調節和整形處理,以獲得最終的時鐘信號。能夠在不影響正常工作、實現多種時鐘信號輸出的同時,降低電路的能量消耗。

為了更好的理解上述技術方案,下面將結合說明書附圖以及具體的實施方式對上述技術方案進行詳細的說明,應當理解本實用新型實施例以及實施例中的具體特徵是對本申請技術方案的詳細的說明,而不是對本申請技術方案的限定,在不衝突的情況下,本實用新型實施例以及實施例中的技術特徵可以相互組合。

請參考圖1,本實用新型實施例提供了一種時鐘產生模塊,包括:依次連接的偏置電路10、環形振蕩器20和使能控制電路30;偏置電路10包括:節能控制子電路101和偏置電流產生子電路102;使能控制電路30包括:節能控制信號產生子電路301、佔空比調節子電路302和時鐘信號整形子電路303;

偏置電流產生子電路102用於在使能信號EN_CLK的控制下基於偏置電壓Vbiasn產生偏置電流Ibiasn;

環形振蕩器20用於基於所述偏置電流Ibiasn產生頻率可調的第一正弦信號S1;

佔空比調節子電路302用於在使能信號EN_CLK的控制下調節第一正弦信號S1的佔空比,以獲得第二正弦信號S2;

時鐘信號整形子電路303用於對第二正弦信號S2進行整形,以獲得時鐘信號CLK_OUT;

節能控制信號產生子電路301用於基於使能信號EN_CLK產生節能控制信號UN_CLK;

節能控制子電路101用於基於節能控制信號UN_CLK對所述偏置電路10進行節能控制管理。

在具體實施過程中,請參考圖2,節能控制子電路101包括:第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4和第五PMOS管MP5;

第一PMOS管MP1的柵極與節能控制信號產生子電路301的節能控制信號輸出端PUN_CLK連接,用於輸入節能控制信號UN_CLK;第一PMOS管MP1的源極與電源電壓端PVDD相連,用於輸入電源電壓VDD;第一PMOS管MP1的漏極與第四PMOS管MP4的柵極、漏極相連;

第二PMOS管MP2的柵極與第三PMOS管MP3的柵極相連並接地;第二PMOS管MP2的源極與第三PMOS管MP3的源極均與電源電壓端PVDD相連,用於輸入電源電壓VDD;第二PMOS管MP2的漏極和第三PMOS管MP3的漏極分別與第四PMOS管MP4的源極和第五PMOS管MP5的源極相連。

第四PMOS管MP4的柵極與第五PMOS管MP5的柵極相連;第四PMOS管MP4的漏極與第五PMOS管MP5的漏極均與偏置電流產生子電路102相連。

仍請參考圖2,偏置電流產生子電路102包括:第一NMOS管MN1、第二NMOS管MN2、第三NMOS管MN3和第四NMOS管MN4;

第一NMOS管MN1的柵極、漏極均與第二NMOS管MN2的柵極相連,並與偏置電壓端PV相連,用於輸入偏置電壓Vbiasn;第二NMOS管MN2的漏極與節能控制子電路101相連;第一NMOS管MN1的源極與第二NMOS管MN2的源極相連並接地;其中,第二NMOS管MN2的漏極具體與第四PMOS管MP4的漏極相連。

第三NMOS管MN3的柵極與第四NMOS管MN4的柵極相連,並與使能信號端PEN_CLK相連,用於輸入使能信號EN_CLK;第三NMOS管MN3的漏極與偏置電壓端PV相連,用於輸入偏置電壓Vbiasn;第四NMOS管MN4的漏極與節能控制子電路101相連;第三NMOS管MN3的源極與第四NMOS管MN4的源極相連並接地;其中,第四NMOS管MN4的漏極具體與第五PMOS管MP5的漏極相連。

在具體實施過程中,環形振蕩器20包括:與偏置電路10相連的多個CMOS反相器,以及用於連接多個CMOS反相器的多個節點。請參考圖3,環形振蕩器20包括:

第一CMOS反相器201、第二CMOS反相器202、第三CMOS反相器203、第四CMOS反相器204、第五CMOS反相器205、第六CMOS反相器206、第七CMOS反相器207、第八CMOS反相器208;以及用於連接第一至第八CMOS反相器(201~208)的第一節點K1、第二節點K2、第三節點K3和第四節點K4;

其中,第一CMOS反相器201和第二CMOS反相器202反向並聯,且第一CMOS反相器201的輸入端和輸出端分別與第一節點K1和第二節點K2連接;第六CMOS反相器206和第七CMOS反相器207反向並聯,且第六CMOS反相器206的輸入端和輸出端分別與第四節點K4和第三節點K3連接;

第三CMOS反相器203的輸入端和輸出端分別與第一節點K1和第三節點K3連接;第四CMOS反相器204的輸入端和輸出端分別與第三節點K3和第二節點K2連接;第五CMOS反相器205的輸入端和輸出端分別與第二節點K2和第四節點K4連接;第八CMOS反相器208的輸入端和輸出端分別與第四節點K4和第一節點K1連接。

進一步,請結合圖3A和圖3B,第一CMOS反相器201由第六PMOS管MP6和第五NMOS管MN5構成。具體的,第六PMOS管MP6的源極與偏置電路10的偏置電流輸出端PI連接,用於接入偏置電流Ibiasn;第六PMOS管MP6的柵極和第五NMOS管MN5的柵極均與第一節點K1連接,並通過第一電容C1接地;第五NMOS管MN5的源極接地;第六PMOS管MP6的漏極與第五NMOS管MN5的漏極相連,並輸出至第二CMOS反相器202。

第二CMOS反相器202由第七PMOS管MP7和第六NMOS管MN6構成;第三CMOS反相器203由第八PMOS管MP8和第七NMOS管MN7構成;第四CMOS反相器204由第九PMOS管MP9和第八NMOS管MN8構成;第五CMOS反相器205由第十PMOS管MP10和第九NMOS管MN9構成;第六CMOS反相器206由第十一PMOS管MP11和第十NMOS管MN10構成;第七CMOS反相器207由第十二PMOS管MP12和第十一NMOS管MN11構成;第八CMOS反相器208由第十三PMOS管MP13和第十二NMOS管MN12構成。第二節點K2通過第二電容C2接地,第三節點K3通過第三電容C3接地,第四節點K4通過第四電容C4接地。

第二CMOS反相器202至第八CMOS反相器208的結構與第一CMOS反相器201的結構類似,這裡不再一一贅述。另外,第六至第十三PMOS管(MP6~MP13)的結構型號可同第一PMOS管MP1。

請參考圖4,節能控制信號產生子電路301包括:第十四PMOS管MP14和第十三NMOS管MN13;

第十四PMOS管MP14的柵極和第十三NMOS管MN13的柵極相連,並與使能信號端PEN_CLK相連,用於輸入使能信號EN_CLK;第十四PMOS管MP14的源極與電源電壓端PVDD相連,用於輸入電源電壓VDD;第十三NMOS管MN13的源極接地;第十四PMOS管MP14的漏極和第十三NMOS管MN13的漏極相連,並連接至節能控制信號輸出端PUN_CLK,用於輸出節能控制信號UN_CLK。

仍請參考圖4,佔空比調節子電路302包括:第十五PMOS管MP15、第十六PMOS管MP16、第十四NMOS管MN14和第十五NMOS管MN15;

第十五PMOS管MP15的柵極和第十五NMOS管MN15的柵極相連,並連接至節能控制信號輸出端PUN_CLK,用於輸入節能控制信號UN_CLK;第十五PMOS管MP15的源極與電源電壓端PVDD相連,用於輸入電源電壓VDD;第十五PMOS管MP15的漏極分別與第十六PMOS管MP16的漏極和第十四NMOS管MN14的漏極相連;第十五NMOS管MN15的漏極與十四NMOS管MN14的源極相連;第十五NMOS管MN15的源極接地;

第十四NMOS管MN14的柵極與第十六PMOS管MP16的柵極相連,並連接至環形振蕩器20的輸出端PS1_OUT。

請參考圖4,所述時鐘信號整形子電路303包括:第九CMOS反相器3031和第十CMOS反相器3032;

第九CMOS反相器3031由第十七PMOS管MP17和第十六NMOS管MN16構成,第十CMOS反相器3032由第十八PMOS管MP18和第十七NMOS管MN17構成;第九CMOS反相器3031和第十CMOS反相器3032的結構與第一CMOS反相器201相似,這裡不再一一贅述。

第十七PMOS管MP17的柵極和第十六NMOS管MN16的柵極相連,並連接至所述佔空比調節子電路302的輸出端,用於輸入第二正弦信號S2;第十七PMOS管MP17的源極與電源電壓端PVDD相連,用於輸入電源電壓VDD;第十七PMOS管MP17的漏極與第十六NMOS管MN16的漏極相連,並連接至第十CMOS反相器3032;第十六NMOS管MN16的源極接地;

第十八PMOS管MP18的柵極和第十七NMOS管MN17的柵極相連,並連接至第九CMOS反相器3031;第十八PMOS管MP18的源極與電源電壓端PVDD相連,用於輸入電源電壓VDD;第十七NMOS管MN17的源極接地;第十八PMOS管MP18的漏極和第十七NMOS管MN17的漏極相連,並連接至時鐘信號輸出端PCLK_OUT,用於輸出時鐘信號CLK_OUT。

下面介紹一下本申請時鐘產生模塊的工作原理:

1)對於偏置電路10:

請參考圖2,第二PMOS管MP2和第三PMOS管MP3構成電流鏡結構,他們尺寸相同,流過兩個MOS管的電流相等。對於PMOS管而言,當柵源電壓VGS<0時,PMOS管導通,當柵源電壓VGS>0時,PMOS管關斷。第二PMOS管MP2和第三PMOS管MP3源極均接入電源電壓VDD、柵極均接地,因此,當電源電壓VDD接通時,第二PMOS管MP2和第三PMOS管MP3均處於導通狀態。第四PMOS管MP4和第五PMOS管MP5的結構同第二PMOS管MP2和第三PMOS管MP3的結構,這裡不再一一贅述。當第二PMOS管MP2和第三PMOS管MP3導通時,第四PMOS管MP4和第五PMOS管MP5的源極均為高。通過控制第一PMOS管MP1的導通和關斷,可控制第四PMOS管MP4和第五PMOS管MP5構成電流鏡結構工作或不工作。

在時鐘產生模塊工作時,其獲取外部使能信號EN_CLK,節能控制信號產生子電路301輸入使能信號EN_CLK,並對使能信號EN_CLK進行反向處理,以獲得與其具有相反狀態的節能控制信號UN_CLK。對於NPMOS管而言,當柵源電壓VGS>0時,NMOS管導通,當柵源電壓VGS<0時,NMOS管關斷。當EN_CLK為低時,第三NMOS管MN3和第四NMOS管MN4構成的電流鏡結構不工作,UN_CLK為高,第一PMOS管MP1關斷,第四PMOS管MP4和第五PMOS管MP5構成電流鏡結構工作,並向環形振蕩器20輸出電流,環形振蕩器20正常工作。當EN_CLK為高時,UN_CLK為低,第一PMOS管MP1導通,第四PMOS管MP4和第五PMOS管MP5構成電流鏡結構不工作,VDD直接通過第一PMOS管MP1向第一NMOS管MN1和第二NMOS管MN2構成的電流鏡結構提供鏡像電流,從而通過第三NMOS管MN3和第四NMOS管MN4再次鏡像到環形振蕩器20。可見,通過使能信號EN_CLK和節能控制信號UN_CLK對節能控制子電路101和偏置電流產生子電路102進行控制,能夠在控制偏置電路10正常工作同時,降低其不工作時的能量消耗。

2)對於環形振蕩器20

如圖3A所示,以四邊形為主迴路的環形振蕩器的拓撲結構中,包含4個節點(K1~K4),節點與節點通過反相器(201~208)連接。振蕩器主體結構為3個穩定迴路和4個振蕩迴路。穩定迴路當中有1個主迴路和2個交叉耦合反相器電路,主迴路為K4→K1→K3→K2→K4,交叉耦合反相器電路為K4→K3→K4和K1→K2→K1。振蕩迴路為3個反相器級聯構成迴路,4個振蕩迴路分別為K4→K1→K3→K4、K1→K3→K2→K1、K3→K2→K4→K3、K2→K4→K1→K2。

通過控制環形振蕩器中反相器的級數,實現輸出正弦信號的頻率可調。例如,對於簡單的三級環形振蕩器,工作在亞閾值區的MOS管在一個周期內對寄生電容進行充放電,使得每個反相器都產生一個時延TD。在噪聲的幹擾下,假設第一個反相器輸入為高時,經過寄生的電容和電阻的延時,在時間TD後,第二個反相器的輸入為低,同樣經過延時TD之後第三個反相器的輸入為高,以此類推,當第三個反相器延時TD之後返回到第一個反相器的輸入為低,再經過3TD,第一個反相器的輸入為高。因此可以得到時鐘的周期為T=6TD。其他情況以此類推,這裡不再一一贅述。

3)對於使能控制電路30

節能控制信號產生子電路301輸入使能信號EN_CLK,並對使能信號EN_CLK進行反向處理,以獲得與其具有相反狀態的節能控制信號UN_CLK。

佔空比調節子電路302中第十五PMOS管MP15、第十六PMOS管MP16、第十四NMOS管MN14和第十五NMOS管MN15,共同組成了一個與非門,當UN_CLK為高時,輸入輸出相同,就相當於是一個反相器。可以由反相器的直流特性得到電壓轉移曲線。為了得到想要的佔空比,可根據轉換點電壓公式調節管子的尺寸來實現。

時鐘信號整形子電路303中兩個反相器用於對佔空比調節子電路302輸出的佔空比調節處理後獲得的第二正弦信號S2進行整形處理,以獲得方波時鐘信號CLK_OUT。

在具體實施過程中,電源電壓和電容值決定了輸出時鐘頻率和佔空比,同時,工藝和溫度、以及MOS管的尺寸和漏級電壓也會影響輸出時鐘頻率和佔空比。

總而言之,在本實用新型實施例中,通過在使能控制電路中設置節能控制信號產生子電路,以及在偏置電路中設置節能控制子電路;進一步,在外部使能信號的控制下,通過節能控制信號產生子電路產生節能控制信號,使得節能控制子電路基於該節能控制信號對所述偏置電路進行節能控制管理。同時,在使能信號的控制下,所述偏置電路中的偏置電流產生子電路產生偏置電流,環形振蕩器基於所述偏置電流產生頻率可調的第一正弦信號,所述使能控制電路中的佔空比調節子電路和時鐘信號整形子電路,依次對第一正弦信號進行佔空比調節和整形處理,以獲得最終的時鐘信號。能夠在不影響正常工作、實現多種時鐘信號輸出的同時,降低電路的能量消耗。

儘管已描述了本實用新型的優選實施例,但本領域內的技術人員一旦得知了基本創造性概念,則可對這些實施例做出另外的變更和修改。所以,所附權利要求意欲解釋為包括優選實施例以及落入本實用新型範圍的所有變更和修改。

顯然,本領域的技術人員可以對本實用新型進行各種改動和變型而不脫離本實用新型的精神和範圍。這樣,倘若本實用新型的這些修改和變型屬於本實用新型權利要求及其等同技術的範圍之內,則本實用新型也意圖包含這些改動和變型在內。

同类文章

一種新型多功能組合攝影箱的製作方法

一種新型多功能組合攝影箱的製作方法【專利摘要】本實用新型公開了一種新型多功能組合攝影箱,包括敞開式箱體和前攝影蓋,在箱體頂部設有移動式光源盒,在箱體底部設有LED脫影板,LED脫影板放置在底板上;移動式光源盒包括上蓋,上蓋內設有光源,上蓋部設有磨沙透光片,磨沙透光片將光源封閉在上蓋內;所述LED脫影

壓縮模式圖樣重疊檢測方法與裝置與流程

本發明涉及通信領域,特別涉及一種壓縮模式圖樣重疊檢測方法與裝置。背景技術:在寬帶碼分多址(WCDMA,WidebandCodeDivisionMultipleAccess)系統頻分復用(FDD,FrequencyDivisionDuplex)模式下,為了進行異頻硬切換、FDD到時分復用(TDD,Ti

個性化檯曆的製作方法

專利名稱::個性化檯曆的製作方法技術領域::本實用新型涉及一種檯曆,尤其涉及一種既顯示月曆、又能插入照片的個性化檯曆,屬於生活文化藝術用品領域。背景技術::公知的立式檯曆每頁皆由月曆和畫面兩部分構成,這兩部分都是事先印刷好,固定而不能更換的。畫面或為風景,或為模特、明星。功能單一局限性較大。特別是畫

一種實現縮放的視頻解碼方法

專利名稱:一種實現縮放的視頻解碼方法技術領域:本發明涉及視頻信號處理領域,特別是一種實現縮放的視頻解碼方法。背景技術: Mpeg標準是由運動圖像專家組(Moving Picture Expert Group,MPEG)開發的用於視頻和音頻壓縮的一系列演進的標準。按照Mpeg標準,視頻圖像壓縮編碼後包

基於加熱模壓的纖維增強PBT複合材料成型工藝的製作方法

本發明涉及一種基於加熱模壓的纖維增強pbt複合材料成型工藝。背景技術:熱塑性複合材料與傳統熱固性複合材料相比其具有較好的韌性和抗衝擊性能,此外其還具有可回收利用等優點。熱塑性塑料在液態時流動能力差,使得其與纖維結合浸潤困難。環狀對苯二甲酸丁二醇酯(cbt)是一種環狀預聚物,該材料力學性能差不適合做纖

一種pe滾塑儲槽的製作方法

專利名稱:一種pe滾塑儲槽的製作方法技術領域:一種PE滾塑儲槽一、 技術領域 本實用新型涉及一種PE滾塑儲槽,主要用於化工、染料、醫藥、農藥、冶金、稀土、機械、電子、電力、環保、紡織、釀造、釀造、食品、給水、排水等行業儲存液體使用。二、 背景技術 目前,化工液體耐腐蝕貯運設備,普遍使用傳統的玻璃鋼容

釘的製作方法

專利名稱:釘的製作方法技術領域:本實用新型涉及一種釘,尤其涉及一種可提供方便拔除的鐵(鋼)釘。背景技術:考慮到廢木材回收後再加工利用作業的方便性與安全性,根據環保規定,廢木材的回收是必須將釘於廢木材上的鐵(鋼)釘拔除。如圖1、圖2所示,目前用以釘入木材的鐵(鋼)釘10主要是在一釘體11的一端形成一尖

直流氧噴裝置的製作方法

專利名稱:直流氧噴裝置的製作方法技術領域:本實用新型涉及ー種醫療器械,具體地說是ー種直流氧噴裝置。背景技術:臨床上的放療過程極易造成患者的局部皮膚損傷和炎症,被稱為「放射性皮炎」。目前對於放射性皮炎的主要治療措施是塗抹藥膏,而放射性皮炎患者多伴有局部疼痛,對於止痛,多是通過ロ服或靜脈注射進行止痛治療

新型熱網閥門操作手輪的製作方法

專利名稱:新型熱網閥門操作手輪的製作方法技術領域:新型熱網閥門操作手輪技術領域:本實用新型涉及一種新型熱網閥門操作手輪,屬於機械領域。背景技術::閥門作為流體控制裝置應用廣泛,手輪傳動的閥門使用比例佔90%以上。國家標準中提及手輪所起作用為傳動功能,不作為閥門的運輸、起吊裝置,不承受軸向力。現有閥門

用來自動讀取管狀容器所載識別碼的裝置的製作方法

專利名稱:用來自動讀取管狀容器所載識別碼的裝置的製作方法背景技術:1-本發明所屬領域本發明涉及一種用來自動讀取管狀容器所載識別碼的裝置,其中的管狀容器被放在循環於配送鏈上的文檔匣或託架裝置中。本發明特別適用於,然而並非僅僅專用於,對引入自動分析系統的血液樣本試管之類的自動識別。本發明還涉及專為實現讀