一種bfsk調製電路、方法以及超再生接收的製造方法
2023-10-26 13:18:37 5
一種bfsk調製電路、方法以及超再生接收的製造方法
【專利摘要】本發明提供了一種BFSK調製電路,包括:第一振蕩電路、第二振蕩電路以及比較電路。其中,第一振蕩電路以及第二振蕩電路均接輸入信號,兩路電路同時建立間歇振蕩,轉化為不同的電壓值,最後通過比較器,確定輸入信號頻率的高低,即輸入信號是「1」或者「0」。採用本發明提供的BFSK調製電路,其摻雜在輸入信號中的噪聲信號就是共模信號,利用差分的形式,就可以抑制共模信號,對比結果更加的準確。
【專利說明】—種BFSK調製電路、方法以及超再生接收機
【技術領域】
[0001]本發明涉及電子電路【技術領域】,更具體的說,是涉及一種BFSK調製電路、方法以及超再生接收機。
【背景技術】
[0002]目前,超再生接收機多採用OOK的調製方式,根據輸入信號幅度的不同,超再生振蕩器間歇振蕩建立的時間就相應不同,從而確定輸入信號為「I」或者「O」。而BFSK的調製方式可以提高數據傳輸速率和抗噪聲性能。
[0003]現有的BFSK超再生接收機利用LC諧振電路和振蕩器,每次輸入信號來臨時,LC諧振電路在fH和4之間相互轉換,振蕩器會分別建立兩次振蕩,兩次振蕩建立時間是不同的,所用時間短的對應頻率就是輸入信號的頻率。在實際電路中,建立時間的值是通過整流電路轉換為電壓進行比較,所以最終輸入信號的頻率就是產生了最大的整流電壓所對應的諧振頻率。
[0004]但發明人發現,現有技術中,LC諧振電路要不斷的改變諧振頻率,每次輸入信號來臨時,振蕩器要間歇振蕩兩次,如果輸入信號中摻雜了無規律的噪聲信號,那麼噪聲信號對兩次振蕩的影響是不同的,這樣就導致建立時間的比較結果不準確,電路穩定性差。
【發明內容】
[0005]有鑑於此,本發明提供了一種BFSK調製電路、方法以及超再生接收機,以克服現有技術中由於輸入信號中摻雜了無規律的噪聲信號,導致建立時間的比較結果不準確,電路穩定性差的問題。
[0006]為實現上述目的,本發明提供如下技術方案:
[0007]一種BFSK調製電路,包括:第一振蕩電路、第二振蕩電路以及比較電路,
[0008]所述第一振蕩電路接預設輸入信號,並根據第一諧振頻率產生第一電壓信號;
[0009]所述第二振蕩電路接所述預設輸入信號,並根據第二諧振頻率產生第二電壓信號;
[0010]所述比較電路用於比較所述第一電壓信號是否大於所述第二電壓信號,如果是,則確定所述第一諧振頻率為所述輸入信號的頻率,如果否,則確定所述第二諧振頻率為所述輸入信號的頻率。
[0011]優選的,所述第一振蕩電路包括:第一 LC諧振電路、第一振蕩器以及第一整流器;
[0012]所述第一 LC諧振電路用於產生所述第一諧振頻率;
[0013]所述第一振蕩器與所述第一 LC諧振電路相連,用於根據所述第一諧振頻率產生第一振蕩時間信號;
[0014]所述第一整流器與所述第一振蕩器相連,用於將接收到的所述第一振蕩時間信號轉化為所述第一電壓信號。
[0015]優選的,所述第一振蕩器包括:第一電容、第二電容、第一電感、第三電容、第一開關管、第二開關管、第三開關管、第四開關管、第五開關管以及第六開關管;
[0016]所述第一電容的第一端接輸入信號的輸出正端,所述第一電容的第二端分別與所述第一電感的第一端、第二電容的第一端以及所述第二開關管的控制端相連;
[0017]所述第三電容的第一端接輸入信號的輸出負端,所述第三電容的第二端分別與所述第一電感的第二端、第二電容的第二端以及所述第四開關管的控制端相連;
[0018]所述第一開關管的源極、所述第二開關管的源極均接電壓Vcc,所述第一開關管的控制端分別與所述第二開關管的漏極、所述第六開關管的漏極、所述第三開關管的控制端以及所述第四開關管的漏極相連,所述第一開關管的漏極分別與所述第三開關管的漏極以及所述第六開關管的源極相連,所述第三開關管的源極分別與所述第四開關管的源極以及所述第五開關管的漏極相連,所述第五開關管的源極接地。
[0019]優選的,所述第一整流器包括:第七開關管、第八開關管、第一二極體、第二二極體、第四電容以及第九開關管;
[0020]所述第七開關管的控制端與所述第八開關管的控制端相連,所述第七開關管的漏極通過所述第一二極體分別與所述第四電容的第一端以及所述第九開關管的漏極相連,所述第八開關管的漏極通過所述第二二極體與所述第四電容的第一端相連,所述第四電容的第二端與所述第九開關管的源極相連且接地。
[0021]優選的,所述比較電路包括:第十開關管、第十一開關管、第十二開關管、第十三開關管、第十四開關管以及第十五開關管;
[0022]所述第十開關管的控制端接所述第一整流器的輸出端,所述第十一開關管的控制端接所述第二整流器的輸出端;
[0023]所述第十開關管的源極與所述所述第十一開關管的源極相連,其公共端通過所述第十四開關管與電壓Vcc相連;
[0024]所述第十開關管的漏極分別與所述第十三開關管的控制端、所述第十五開關管的漏極以及所述第十二開關管的漏極相連,所述第十二開關管的控制端分別與所述第十三開關管的漏極、所述第十五開關管的源極以及所述第十一開關管的漏極相連,所述第十二開關管的源極以及所述第十三開關管的源極相連且接地。
[0025]優選的,所述第二振蕩電路與所述第一振蕩電路結構相同。
[0026]優選的,所述開關管為MOS管。
[0027]一種BFSK調製方法,包括:
[0028]根據第一諧振頻率產生第一電壓信號;
[0029]根據第二諧振頻率產生第二電壓信號;
[0030]比較所述第一電壓信號是否大於所述第二電壓信號,如果是,則確定所述第一諧振頻率為所述輸入信號的頻率,如果否,則確定所述第二諧振頻率為所述輸入信號的頻率。
[0031]優選的,所述根據第一諧振頻率產生第一電壓信號包括:
[0032]根據所述第一諧振頻率產生第一振蕩時間信號;
[0033]將接所述第一振蕩時間信號轉化為所述第一電壓信號。
[0034]一種超再生接收機,包括任意一項所述的BFSK調製電路。
[0035]經由上述的技術方案可知,與現有技術相比,本發明提供了一種BFSK調製電路,包括:第一振蕩電路、第二振蕩電路以及比較電路。其中,第一振蕩電路以及第二振蕩電路均接輸入信號,兩路電路同時建立間歇振蕩,轉化為不同的電壓值,最後通過比較器,確定輸入信號頻率的高低,即輸入信號是「I」或者「O」。採用本發明提供的BFSK調製電路,其摻雜在輸入信號中的噪聲信號就是共模信號,利用差分的形式,就可以抑制共模信號,對比結果更加的準確。
【專利附圖】
【附圖說明】
[0036]為了更清楚地說明本發明實施例或現有技術中的技術方案,下面將對實施例或現有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發明的實施例,對於本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據提供的附圖獲得其他的附圖。
[0037]圖1為本發明實施例提供的一種BFSK調製電路的結構示意圖;
[0038]圖2為本發明實施例提供的一種BFSK調製電路的另一結構示意圖;
[0039]圖3為本發明實施例提供的一種振蕩器的電路圖;
[0040]圖4為本發明實施例提供的一種整流器的電路圖;
[0041]圖5為本發明實施例提供的一種比較電路的電路圖;
[0042]圖6為本發明實施例提供的一種BFSK調製方法的流程圖。
【具體實施方式】
[0043]為了引用和清楚起見,下文中使用的技術名詞的說明、簡寫或縮寫總結如下:
[0044]OOK:On-Off Keying, 二進位啟閉鍵控。
[0045]BFSK:binary frequency shift keying, 二進位頻移鍵控。
[0046]下面將結合本發明實施例中的附圖,對本發明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發明一部分實施例,而不是全部的實施例。基於本發明中的實施例,本領域普通技術人員在沒有做出創造性勞動前提下所獲得的所有其他實施例,都屬於本發明保護的範圍。
[0047]本發明提供了一種BFSK調製電路,包括:第一振蕩電路、第二振蕩電路以及比較電路。其中,第一振蕩電路以及第二振蕩電路均接輸入信號,兩路電路同時建立間歇振蕩,轉化為不同的電壓值,最後通過比較器,確定輸入信號頻率的高低,即輸入信號是「I」或者「O」。採用本發明提供的BFSK調製電路,其摻雜在輸入信號中的噪聲信號就是共模信號,利用差分的形式,就可以抑制共模信號,對比結果更加的準確。
[0048]請參閱附圖1,為本發明實施例提供的一種BFSK調製電路的結構示意圖,該BFSK調製電路包括:第一振蕩電路10、第二振蕩電路20以及比較電路30。
[0049]其中,所述第一振蕩電路接預設輸入信號,並根據第一諧振頻率產生第一電壓信號。所述第二振蕩電路接所述預設輸入信號,並根據第二諧振頻率產生第二電壓信號。所述比較電路用於比較所述第一電壓信號是否大於所述第二電壓信號,如果是,則確定所述第一諧振頻率為所述輸入信號的頻率,如果否,則確定所述第二諧振頻率為所述輸入信號的頻率。
[0050]優選的,如圖2所示,所述第一振蕩電路包括:第一 LC諧振電路101、第一振蕩器102以及第一整流器103。[0051]其中,所述第一 LC諧振電路用於產生所述第一諧振頻率。所述第一振蕩器與所述第一 LC諧振電路相連,用於根據所述第一諧振頻率產生第一振蕩時間信號。所述第一整流器與所述第一振蕩器相連,用於將接收到的所述第一振蕩時間信號轉化為所述第一電壓信號。
[0052]需要說明的是,第二諧振電路和第一諧振電路的結構相同,其功能也相同,如圖2中,第二振蕩電路包括:第二 LC諧振電路201、第二振蕩器202以及第二整流器203。不同的是:第一諧振電路的諧振頻率為第一諧振頻率fH,第二諧振電路的諧振頻率為第二諧振頻率4。
[0053]可見,本實施例採用雙諧振電路形式,利用兩路LC諧振電路和振蕩器,其中兩路LC諧振電路的諧振頻率分別固定為第一諧振頻率fH和第二諧振頻率4,並且同時接收到輸入信號,兩路電路同時建立間歇振蕩,產生不同的建立時間,再通過整流電路,將不同的建立時間轉化為不同的電壓值,最後通過比較器,就可以確定輸入信號頻率的高低,即輸入信號是「I」或者「O」。這樣摻雜在輸入信號中的噪聲信號就是共模信號,利用這種差分的形式,就可以抑制共模信號,對比結果更加的準確。
[0054]在上述本發明提供的實施例的基礎上,本實施例還提供了振蕩電路、整流器以及比較電路的具體電路結構,如下:
[0055]優選的,如圖3所不,第一振蕩器包括:第一電容、第二電容、第一電感、第三電容、第一開關管、第二開關管、第三開關管、第四開關管、第五開關管以及第六開關管。
[0056]各個器件的連接關係為:
[0057]所述第一電容的第一端接輸入信號的輸出正端,所述第一電容的第二端分別與所述第一電感的第一端、第二電容的第一端以及所述第二開關管的控制端相連;
[0058]所述第三電容的第一端接輸入信號的輸出負端,所述第三電容的第二端分別與所述第一電感的第二端、第二電容的第二端以及所述第四開關管的控制端相連;
[0059]所述第一開關管的源極、所述第二開關管的源極均接電壓Vcc,所述第一開關管的控制端分別與所述第二開關管的漏極、所述第六開關管的漏極、所述第三開關管的控制端以及所述第四開關管的漏極相連,所述第一開關管的漏極分別與所述第三開關管的漏極以及所述第六開關管的源極相連,所述第三開關管的源極分別與所述第四開關管的源極以及所述第五開關管的漏極相連,所述第五開關管的源極接地。
[0060]優選的,如圖4所示,第一整流器包括:第七開關管、第八開關管、第一二極體、第二二極體、第四電容以及第九開關管。
[0061]各個器件的連接關係為:
[0062]所述第七開關管的控制端與所述第八開關管的控制端相連,所述第七開關管的漏極通過所述第一二極體分別與所述第四電容的第一端以及所述第九開關管的漏極相連,所述第八開關管的漏極通過所述第二二極體與所述第四電容的第一端相連,所述第四電容的第二端與所述第九開關管的源極相連且接地。
[0063]優選的,如圖5所示,所述比較電路包括:第十開關管、第十一開關管、第十二開關管、第十三開關管、第十四開關管以及第十五開關管。
[0064]各個器件的連接關係為:
[0065]所述第十開關管的控制端接所述第一整流器的輸出端,所述第十一開關管的控制端接所述第二整流器的輸出端;
[0066]所述第十開關管的源極與所述所述第十一開關管的源極相連,其公共端通過所述第十四開關管與電壓Vcc相連;
[0067]所述第十開關管的漏極分別與所述第十三開關管的控制端、所述第十五開關管的漏極以及所述第十二開關管的漏極相連,所述第十二開關管的控制端分別與所述第十三開關管的漏極、所述第十五開關管的源極以及所述第十一開關管的漏極相連,所述第十二開關管的源極以及所述第十三開關管的源極相連且接地。
[0068]具體的,開關管可以為MOS管。
[0069]上述本發明提供的實施例中詳細描述了電路,對於本發明的電路可採用多種形式的方法實現,因此本發明還提供了一種方法,下面給出具體的實施例進行詳細說明。
[0070]請參閱圖6,為本發明實施例提供的一種BFSK調製方法的流程圖,包括步驟:
[0071]SlOl:根據第一諧振頻率產生第一電壓信號。
[0072]S102:根據第二諧振頻率產生第二電壓信號。
[0073]S103:比較所述第一電壓信號是否大於所述第二電壓信號,如果是,則確定所述第一諧振頻率為所述輸入信號的頻率,如果否,則確定所述第二諧振頻率為所述輸入信號的頻率。
[0074]上述步驟SlOl可以為:根據所述第一諧振頻率產生第一振蕩時間信號,將接所述第一振蕩時間信號轉化為所述第一電壓信號。
[0075]結合上述實施例提供的電路,可知,本實施例採用雙諧振電路形式,利用兩路LC諧振電路和振蕩器,其中兩路LC諧振電路的諧振頻率分別固定為第一諧振頻率fH和第二諧振頻率4,並且同時接收到輸入信號,兩路電路同時建立間歇振蕩,產生不同的建立時間,再通過整流電路,將不同的建立時間轉化為不同的電壓值,最後通過比較器,就可以確定輸入信號頻率的高低,即輸入信號是「I」或者「O」。這樣摻雜在輸入信號中的噪聲信號就是共模信號,利用這種差分的形式,就可以抑制共模信號,對比結果更加的準確。
[0076]除此,本實施例還提供了一種超再生接收機,包括任意一項所述的BFSK調製電路。其調製電路的工作原理請參見上述實施例。
[0077]綜上所述:本發明提供了一種BFSK調製電路,包括:第一振蕩電路、第二振蕩電路以及比較電路。其中,第一振蕩電路以及第二振蕩電路同時接收到輸入信號,兩路電路同時建立間歇振蕩,產生不同的建立時間,再通過整流電路,將不同的建立時間轉化為不同的電壓值,最後通過比較器,就可以確定輸入信號頻率的高低,即輸入信號是「I」或者「O」。這樣摻雜在輸入信號中的噪聲信號就是共模信號,利用這種差分的形式,就可以抑制共模信號,對比結果更加的準確。
[0078]本說明書中各個實施例採用遞進的方式描述,每個實施例重點說明的都是與其他實施例的不同之處,各個實施例之間相同相似部分互相參見即可。對於實施例提供的裝置而言,由於其與實施例提供的方法相對應,所以描述的比較簡單,相關之處參見方法部分說明即可。
[0079]對所提供的實施例的上述說明,使本領域專業技術人員能夠實現或使用本發明。對這些實施例的多種修改對本領域的專業技術人員來說將是顯而易見的,本文中所定義的一般原理可以在不脫離本發明的精神或範圍的情況下,在其它實施例中實現。因此,本發明將不會被限制於本文所示的這些實施例,而是要符合與本文所提供的原理和新穎特點相一致的最寬的範圍。
【權利要求】
1.一種BFSK調製電路,其特徵在於,包括:第一振蕩電路、第二振蕩電路以及比較電路, 所述第一振蕩電路接預設輸入信號,並根據第一諧振頻率產生第一電壓信號; 所述第二振蕩電路接所述預設輸入信號,並根據第二諧振頻率產生第二電壓信號; 所述比較電路用於比較所述第一電壓信號是否大於所述第二電壓信號,如果是,則確定所述第一諧振頻率為所述輸入信號的頻率,如果否,則確定所述第二諧振頻率為所述輸入信號的頻率。
2.根據權利要求1所述的BFSK調製電路,其特徵在於,所述第一振蕩電路包括:第一LC諧振電路、第一振蕩器以及第一整流器; 所述第一 LC諧振電路用於產生所述第一諧振頻率; 所述第一振蕩器與所述第一 LC諧振電路相連,用於根據所述第一諧振頻率產生第一振蕩時間信號; 所述第一整流器與所述第一振蕩器相連,用於將接收到的所述第一振蕩時間信號轉化為所述第一電壓信號。
3.根據權利要求2所述的BFSK調製電路,其特徵在於,所述第一振蕩器包括:第一電容、第二電容、第一電感、第三電容、第一開關管、第二開關管、第三開關管、第四開關管、第五開關管以及第六開關管;· 所述第一電容的第一端接輸入信號的輸出正端,所述第一電容的第二端分別與所述第一電感的第一端、第二電容的第一端以及所述第二開關管的控制端相連; 所述第三電容的第一端接輸入信號的輸出負端,所述第三電容的第二端分別與所述第一電感的第二端、第二電容的第二端以及所述第四開關管的控制端相連; 所述第一開關管的源極、所述第二開關管的源極均接電壓Vcc,所述第一開關管的控制端分別與所述第二開關管的漏極、所述第六開關管的漏極、所述第三開關管的控制端以及所述第四開關管的漏極相連,所述第一開關管的漏極分別與所述第三開關管的漏極以及所述第六開關管的源極相連,所述第三開關管的源極分別與所述第四開關管的源極以及所述第五開關管的漏極相連,所述第五開關管的源極接地。
4.根據權利要求2所述的BFSK調製電路,其特徵在於,所述第一整流器包括:第七開關管、第八開關管、第一二極體、第二二極體、第四電容以及第九開關管; 所述第七開關管的控制端與所述第八開關管的控制端相連,所述第七開關管的漏極通過所述第一二極體分別與所述第四電容的第一端以及所述第九開關管的漏極相連,所述第八開關管的漏極通過所述第二二極體與所述第四電容的第一端相連,所述第四電容的第二端與所述第九開關管的源極相連且接地。
5.根據權利要求2所述的BFSK調製電路,其特徵在於,所述比較電路包括:第十開關管、第十一開關管、第十二開關管、第十三開關管、第十四開關管以及第十五開關管; 所述第十開關管的控制端接所述第一整流器的輸出端,所述第十一開關管的控制端接所述第二整流器的輸出端; 所述第十開關管的源極與所述所述第十一開關管的源極相連,其公共端通過所述第十四開關管與電壓Vcc相連; 所述第十開關管的漏極分別與所述第十三開關管的控制端、所述第十五開關管的漏極以及所述第十二開關管的漏極相連,所述第十二開關管的控制端分別與所述第十三開關管的漏極、所述第十五開關管的源極以及所述第十一開關管的漏極相連,所述第十二開關管的源極以及所述第十三開關管的源極相連且接地。
6.根據權利要求1所述的BFSK調製電路,其特徵在於,所述第二振蕩電路與所述第一振蕩電路結構相同。
7.根據權利要求5所述的BFSK調製電路,其特徵在於,所述開關管為MOS管。
8.—種BFSK調製方法,其特徵在於,包括: 根據第一諧振頻率產生第一電壓信號; 根據第二諧振頻率產生第二電壓信號; 比較所述第一電壓信號是否大於所述第二電壓信號,如果是,則確定所述第一諧振頻率為所述輸入信號的頻率,如果否,則確定所述第二諧振頻率為所述輸入信號的頻率。
9.根據權利要求8所述的BFSK調製方法,其特徵在於,所述根據第一諧振頻率產生第一電壓信號包括: 根據所述第一諧振頻率產生第一振蕩時間信號; 將接所述第一振蕩時間信號轉化為所述第一電壓信號。
10.一種超再生接收機,其特徵在於,包括如權利要求1-7中任意一項所述的BFSK調製電路。`
【文檔編號】H04L27/10GK103716272SQ201310754209
【公開日】2014年4月9日 申請日期:2013年12月31日 優先權日:2013年12月31日
【發明者】虞小鵬, 劉哲, 譚年熊 申請人:嘉興創德電子有限公司