帶有高階曲率補償的無電阻帶隙基準電壓源的製作方法
2023-05-25 18:18:11 1
專利名稱:帶有高階曲率補償的無電阻帶隙基準電壓源的製作方法
技術領域:
本發明涉及一種基準電壓源,屬於模擬集成電路技術領域。
背景技術:
在模擬集成電路或混合信號設計領域,基準電壓源是非常重要且常用的模塊,應用在模擬與數字轉換器、功率轉換器、功率放大器等電路中,它的作用是為系統提供一個不隨溫度及供電電壓變化的電壓基準。傳統的基準電壓源通常依靠帶隙基準電路產生,如
圖1所示,其包括誤差放大器Al,PMOS管Ml、M2和M3構成的鏡像電流源,電阻RU R2以及PNP管Tl、T2、T3。則根據雙極型電晶體的電壓電流特性得到基準輸出電壓Vkef
權利要求
1.帶有高階曲率補償的無電阻帶隙基準電壓源,包括第一電流源模塊、第二電流源模塊、高階電流產生模塊和基準電壓產生模塊;其中,第一電流源模塊產生的第一偏置電壓連接到高階電流產生模塊的一個輸入端和基準電壓產生模塊的一個輸入端;第二電流源模塊產生的第二偏置電壓連接到高階電流產生模塊的另一個輸入端,高階電流產生模塊產生第三偏置電壓連接到基到準電壓產生模塊的另一個輸入端;基準電壓產生模塊的輸出端輸出基準電壓。
2.根據權利要求1所述的帶有高階曲率補償的無電阻帶隙基準電壓源,其特徵在於,所述高階電流產生模塊包括,PMOS 管:MP1、MP2、MP3、MP4、MP5、MP6、MPNl、MPN2、MPN3、MPN4,NMOS管:麗1、麗2、麗3、MN4,以及運算放大器;其中:MP1的柵極與MP2、MP3的柵極相連連接輸入第一偏置電壓,源極連接電源電壓,漏極連接麗I的柵極和漏極以及麗2的柵極,麗I的源極連接地電位;麗2的源極連接地電位,漏極連接MP2的漏極以及MPNl的柵極、漏極、源極和MPN2的襯底電位,MPNl的襯底連接地電位;MPN2的柵極、漏極、源極相連連接到MP3的漏極以及運算放大器的反向輸入端;MP2、MP3的源極均連接電源電壓;運算放大器的同相輸入端連接MP4的漏極以及MPN3的柵極、漏極、源極,輸出連接到MP4、MP6的柵極作為該模塊的輸出第三偏置電壓,MP4的源極連接電源電壓;MPN3的襯底電位連接到MPN4的柵極、漏極、源極以及MP5、MN3的漏極,MPN4的襯底連接到地電位;MP5的柵極連接輸入第二偏置電壓,源極連接電源電壓;麗3的柵極連接MN4的柵極和漏極以及MP6的漏極,麗3以及MN4的源極連接地電位;MP6的源極連接電源電壓。
3.根據權利要求1所述的帶有高階曲率補償的無電阻帶隙基準電壓源,其特徵在於,所述基準電壓產生模塊包括,PMOS 管:MP7、MP8、MP9、MP10、MP11、MP12,NMOS 管:MN5、MN6、MN7、MN8,以及PNP管:Q1 ;其中,MP7的柵極與MP8、MPlO的柵極相連連接輸入第一偏置電壓,源極連電源電壓,漏極連接麗5的柵極和漏極以及MN6、麗7的柵極,麗5的源極連接地電位;MN6的源極連接地電位,漏極連接MPll的漏極以及MN8的柵極;MP11的柵極連接MP8、MP9的漏極以及Ql的發射極,源極連接MP12的源極以及MP10、MN8的漏極,MN8的源極連接地電位;MP12的柵極與漏極相連連接MN7的漏極作為基準電壓產生模塊的輸出端,MN7的源極連接地電位;MP8、MP9、MP10的源極均連接電源電壓,MP9的柵極連接輸入第三偏置電壓;Ql的基極與集電極相連並·連接到地電位。
全文摘要
本發明涉及一種基準電壓源。本發明公開了一種帶有高階曲率補償的無電阻帶隙基準電壓源。本發明的技術方案是,帶有高階曲率補償的無電阻帶隙基準電壓源,包括第一電流源模塊、第二電流源模塊、高階電流產生模塊和基準電壓產生模塊;其中,第一電流源模塊產生的第一偏置電壓連接到高階電流產生模塊的一個輸入端和基準電壓產生模塊的一個輸入端;第二電流源模塊產生的第二偏置電壓連接到高階電流產生模塊的另一個輸入端,高階電流產生模塊產生第三偏置電壓連接到基到準電壓產生模塊的另一個輸入端;基準電壓產生模塊的輸出端輸出基準電壓。本發明的帶隙基準電壓源,採用高階曲率補償方法,獲得了更低溫度係數的帶隙基準電壓源。
文檔編號G05F1/567GK103246311SQ20131019545
公開日2013年8月14日 申請日期2013年5月23日 優先權日2013年5月23日
發明者明鑫, 李涅, 張慶嶺, 苟超, 張曉敏, 周澤坤, 王卓 申請人:電子科技大學