萬用燒錄器的製作方法
2023-09-23 21:57:30
專利名稱:萬用燒錄器的製作方法
技術領域:
本實用新型涉及一種數字存貯器信息的寫入裝置,特別是一種萬用燒錄器。
現有技術中的萬用燒錄器採用模擬開關以實現對燒錄槽的每一根引腳的隨機定義和相應的切換。為實現這種切換需要模擬開關使能電路來使能開關,這樣,以最常見的40PIN燒錄槽而言,就需要40套上述電話,整個系統結構複雜,所用元、器件繁多,故成本高昂,可靠性低,維修也很困難,並且,模擬開關在導通時會有一個等效電阻(約幾百歐姆),當燒錄晶片需要較大電流時,會在此等效電阻上產生一個瞬間電壓降,從而使燒錄不良,影響燒錄質量。
本實用新型的目的在於克服現有技術中的不足之處,而提供一種結構簡單,成本較低,可靠性好的萬用燒錄器。
本實用新型的目的是通過以下途徑來實現的。
萬用燒錄器,包含切換電路、電源電路以及燒錄糟等,電源電路產生切換電路工作電壓以及燒錄槽工作電壓,計算機通過切換電路定義燒錄槽引腳,切換電路將信號傳遞給定義後的燒錄槽相應引腳,其結構要點為切換電路包含可編程門陣列FPGA。
可編程門陣列FPGA是一種可以根據需要對其內部邏輯進行編程的晶片,其引腳可以被隨機定義為各種意義的輸入或輸出端。當燒錄不同種類晶片,要求有不同的燒錄槽引腳定義時,可以對FPGA進行重新編程,以適應不同的需要。
切換電路中包含有一種至少可將燒錄電壓跳線切換到相應定義的燒錄槽引腳上的跳線板,以及一種插接在可編程門陣列FPGA和跳線板之間的變壓電路,變壓電路接受可編程門陣列FPGA輸出的電壓控制信號並將其增壓為燒錄電壓再傳遞給跳線板,跳線板通過跳線板連接器實現與可編程門陣列FPGA以及燒錄槽的連接。
雖然可編程門陣列FPGA的所有引腳均可被定義以輸出燒錄電壓,但由於燒錄電壓一般較高,而現有市售FPGA的耐壓值只在5V左右,需要特別訂製的FPGA,方能使通過其上部的燒錄電壓不會造成破壞,因此,利用跳線板以至少跳線切換燒錄電壓至燒錄槽的相應引腳上,以使現有市售的普通FPGA即可方便應用。不同種晶片,其引腳及其定義各不相同,就需要不同種與其相適配的跳線板。
由上述可見,用一個FPGA電路或者其與跳線板結合即可替代現有技術中繁雜的使能電路、控制電路等,從而大大減化了結構並降低了成本,由於取消了模擬開關,改為FPGA電路和燒錄電壓經跳線板直接驅動,避免了現有技術中等效電阻的存在,這樣,大電流情況下的瞬間壓降對燒錄質量影響的現象也因此而不復存在,使得燒錄可靠性提高。
附
圖1是本實用新型最佳實施例的原理框圖。
附圖2是一種跳線板線路圖。
附圖3是本實用新型最佳實施例的電路圖。
下面我們結合附圖對本實用新型進行更詳盡的描述。最佳實施例參照附圖1,萬用燒錄器,由計算機1,整形電路2,電源電路3、可編程門陣列FPGA4,變壓電路5,跳線板6,燒錄槽7以及報警電路8和指示電路9等組成,計算機1採用PC機,PC機通過可編程門陣列FPGA4定義燒錄槽7引腳,FPGA4輸出電壓控制信號經變壓電路整流、倍壓成直流信號的燒錄電壓,再傳給跳線板6,跳線板6再將此燒錄電壓跳線切換到燒錄槽7所相應定義的引腳上。同時,FPGA4還將燒錄信號以及工作電壓通過跳線板6傳遞給燒錄槽7。跳線板6中具有地址碼發生器,可編程門陣列FPGA4中具有讀取該地址碼髮型器發出的地址碼並進行解碼後傳給計算機1的解碼器A,計算機1具有比較該地址碼並加以識別的比較器A,比較器A的比較結果予以顯示以明確告訴用戶跳線板6的正確與否。計算機1中還具有將可編程門陣列FPGA4所反向讀取的晶片燒錄信號進行比較、識別的比較器B,可編程門陣列FPGA4中則具有接受此比較信號,並通過解碼、鎖存產生相應控制信號傳遞給報警電路8或指示電話9的解碼鎖存器。
參照附圖3,計算機1通過型號為DP25的並行口連接器11與整形電路2連接,這裡整形電路2採用兩片74HC14;電源電路3和變壓電路5中的主要另件則分別採用7805和LM324;可編程門陣列FPGA4採用XC3020;跳線板6通過跳線板連接器61實現外連,其中跳線板連接器61採用PCI連接器;燒錄槽連接器71則採用兩個20PIN排針座。報警電路8採用插接在FPGA4引腳40和引腳43之間的峰鳴器,指示電路9則採用插接在FPGA4引腳18和引腳27之間的LED發光二極體。並行口連接器11中的五個引腳(I0~13、DONE)與FPGA4中的相應引腳直接連接,其中I0~I3引腳作為計算機1的信號輸入端;整形電路3中的11個輸出端(C0~C3,D0~D3、A0、CLK、DIN)與FPGA4中的相應引腳直接連接;電源電路2中的VDD輸出端與FPGA4以及跳線板連接器61中的相應引腳直接連接;變壓電路5中的PWN輸入端與FPGA4中的相應引腳連接,而其VPP輸出端則與跳線板連接器61中的相應引腳連接。跳線板連接器61中的P1~P40引腳和K1~K40引腳分別與FPGA4中的相應引腳以及燒錄槽連接器71中的相應引腳連接。
參照附圖2,跳線板採用PCB板,其上部的地址碼發生器由6個分別選擇連接高電平或低電平的實現置「1」或置「0」狀態的引腳(S1~S6)擔任。當跳線板6與跳線板連接器61插接時,其上部的引腳(P1~P40)和(K1~K40)則分別與跳線板連接器61上的相應引腳一一對應連接。
本實施例未述部分與現有技術相同。
權利要求1.萬用燒錄器,包含切換電路、電源電路(3)以及燒錄糟(7)等,電源電路(3)產生切換電路工作電壓以及燒錄槽(7)工作電壓,計算機(1)通過切換電路定義燒錄槽(7)引腳,切換電路將信號傳遞給定義後的燒錄槽(7)相應引腳,其特徵在於,切換電路包含可編程門陣列FPGA(4)。
2.根據權利要求1所述的萬用燒錄器,其特徵在於,切換電路中包含有一種至少可將燒錄電壓跳線切換到相應定義的燒錄槽(7)引腳上的跳線板(6),以及一種插接在可編程門陣列FPGA(4)和跳線板(6)之間的變壓電路(5),變壓電路(5)接受可編程門陣列FPGA(4)輸出的電壓控制信號並將其增壓為燒錄電壓再傳遞給跳線板(6),跳線板(6)通過跳線板連接器(61)實現與可編程門陣列FPGA(4)以及燒錄槽(7)的連接。
3.根據權利要求2所述的萬用燒錄器,其特徵在於,變壓電路(5)由濾波電路和倍壓電路組成。
4.根據權利要求1所述的萬用燒錄器,其特徵在於,計算機(1)和可編程門陣列FPGA(4)之間插接有整形電路(2)。
5.根據權利要求1所述的萬用燒錄器,其特徵在於,跳線板(6)上具有地址碼發生器,可編程門陣列FPGA(4)中具有讀取該地址碼發生器發出的地址信號並解碼後傳給計算機(1)的解碼器,計算機(1)中具有比較該地址信號並加以識別的比較器A。
6.根據權利要求1所述的萬用燒錄器,其特徵在於,計算機(1)中具有將可編程門陣列FPGA(4)所反向讀取的晶片燒錄信號進行比較、識別的比較器B,可編程門陣列FPGA(4)中具有接受此比較信號、並通過解碼、鎖存產生相應控制信號傳遞給報警電路(8)或指示電路(9)的解碼鎖存器。
7.根據權利要求1或5或6所述的萬用燒錄器,其特徵在於,可編程門陣列FPGA(4)採用XC3020。
8.根據權利要求5所述的萬用燒錄器,其特徵在於,跳線板(6)採用PCB板,地址碼發生器由至少四個分別選擇高電平或低電平以實現置「1」或置「0」的外接引腳組成。
9.根據權利要求6所述的萬用燒錄器,其特徵在於,報警電路(8)採用插接在可編程門陣列FPGA(4)兩引腳之間的蜂鳴器,指示電路(9)採用插接在可編程門陣列FPGA(4)兩引腳之間的LED發光二極體。
專利摘要本實用新型涉及一種數字存貯器信息的寫入裝置,特別是一種萬用燒錄器。包含有切換電路、電源電路3以及燒錄槽7等,電源電路3產生切換電路工作電壓以及燒錄槽7工作電壓,計算機1通過切換電路定義燒錄槽7引腳,切換電路將信號傳遞給定義後的燒錄槽7相應引腳,切換電路中包含可編程門陣列FPGA4。由FPGA4替代現有技術中的模擬開關。不但大大減化電路且由於等效電阻的不再存在,從而提高燒錄質量。
文檔編號G11C7/00GK2256578SQ9621014
公開日1997年6月18日 申請日期1996年4月30日 優先權日1996年4月30日
發明者林桂榮 申請人:林桂榮