垂直集成電路開關及其製造方法
2023-09-24 11:42:50
專利名稱:垂直集成電路開關及其製造方法
技術領域:
本發明涉及垂直集成電路開關及其製造方法,更具體地,涉及垂直集成MEMS開 關、設計結構以及製造這種垂直開關的方法。
背景技術:
在3D和其他集成電路中使用的集成電路開關可以由固態結構(例如,電晶體)或 無源布線(MEMS)形成。典型地採用MEMS開關,這是因為其基本理想的隔離(這是對用於 功率放大器的模式切換的無線射頻應用的關鍵要求)以及其在10GHz和更高的頻率下的低 插入損耗(即,電阻)。MEMS開關可用於各種應用,主要為模擬和混合信號應用。一個這樣 的實例為包含功率放大器(PA)和為每個廣播模式調整的電路的行動電話晶片。該晶片上 的集成開關將PA連接到適宜的電路,從而不需要每個模式配備一個PA。可以使用多種不同工具以多種方式製造MEMS。然而,總體來說,這些方法和工具用 於形成具有微米尺度的尺寸的小結構,其中開關尺寸為約5微米厚、100微米寬、以及200微 米長。並且,已經從集成電路(IC)技術採用用於製造MEMS的許多方法,S卩,技術。例如,幾 乎所有的MEMS被構造在晶片上,且以在晶片頂部上通過光刻工藝構圖的材料的薄膜實現。 更具體地,MEMS的製造使用三種基本構造塊(i)在襯底上沉積材料的薄膜,(ii)通過光刻 成像在膜的頂部上施加構圖的掩模,以及(iii)對掩模選擇性地蝕刻膜。在這些方法中的 任何一種中,在晶片/晶片上方以水平取向製造開關。依賴於特定的應用和設計標準,MEMS結構可以多種不同的形式形成。例如,MEMS 可以以單懸臂結構的形式實現,例如,如美國專利No. 5,578,976所示。在該懸臂應用中,通 過施加電壓而朝向固定電極吸引單懸臂(懸吊電極)。然而,為了製造這樣的懸臂結構,除 了構造CMOS結構本身之外,還需要若干個額外的昂貴處理步驟。例如,一旦完成了所有的 CMOS布線,需要附加的處理步驟來形成MEMS開關,這向結構增加了相當大的處理成本。並且,在這種應用中清楚地表明,MEMS是製造在晶片/晶片上方的水平懸臂型開 關。公知這些水平懸臂型開關增加了器件的製造成本,並且增加了封裝相互作用問題。另 外,在許多當前應用中,公知水平懸臂型開關被粘住,例如,由於在處理期間的凍結性閉合 以及1微米量級的開關中所使用的相對小的接觸或致動間隙而導致呈現為不能打開開關。 該問題稱為粘連(sticktion)。另外,在已知的應用中,通過靜電力將懸吊的電極向下吸引到固定電極所需的電 壓很高。這已知會引起在持續使用之後絕緣體上的不希望的充電以及開關的最終失效。在 特定應用中,例如100伏特的高電壓同樣難以獲得,這是因為這必須使用電荷泵浦或類似 方式從約1. 5-5伏特步進到30-100伏特。進行切換所需的最小電壓稱為吸合電壓,其依賴 於包括懸吊電極的長度、懸吊與固定電極之間的間距或間隙以及懸吊電極的彈簧係數的多 個參數,其中懸吊電極的彈簧係數是材料及其厚度的函數。希望減小吸合電壓而不減小間隙且不軟化彈簧,因為彈簧提供恢復力並確定切換 速度。在美國專利No. 7,265,429中,實施一對側面平行板靜電致動器,以降低或消除偏
6置電壓。這些附加的靜電致動器用於降低或消除施加到固定信號電極上的偏置電壓。在 實施時,側面平行板靜電致動器的固定電極可以被升到固定信號電極上方。由此,由於較 小的間隙,可以降低將懸吊電極向下吸引到固定電極所需的吸合電壓。然而,在美國專利 No. 7,265,429中所示的MEMS沒有被密封,並且附加的靜電致動器會增加製造成本。同樣 地,該MEMS為製造在晶片/晶片上方的水平懸臂型開關。因此,在現有技術中存在克服上述缺陷和限制的需求
發明內容
在本發明的一方面中,一種製造開關的方法包括以下步驟在晶片中形成至少兩 個垂直延伸的過孔;用金屬填充所述至少兩個垂直延伸的過孔,以形成至少兩個垂直延伸 的布線;以及從底側在所述晶片中開孔,以便所述垂直延伸的布線中的至少一個在所述孔 內可移動。在本發明的一方面中,一種製造MEMS開關的方法包括以下步驟從晶片的頂側形 成至少三個過孔;用金屬填充所述過孔以形成垂直設置的頂側布線;在所述晶片的底側沉 積電介質材料;蝕刻所述電介質材料,以在其中形成開口,其中所述電介質材料的剩餘部分 保護所述晶片的邊緣;以及穿過所述電介質材料中的所述開口蝕刻所述晶片的底側,以形 成暴露所述垂直設置的頂側布線中的至少一個的孔。 在本發明的一方面中,一種MEMS開關包括形成在晶片中的至少三個垂直延伸的 金屬布線;以及形成在所述晶片中的孔,其容納所述至少三個垂直延伸的金屬布線中的至 少一個。在施加電壓時,所述至少三個垂直延伸的金屬布線中的所述至少一個在所述孔內 可移動。在本發明的另一方面中,提供一種用於設計、製造、或測試集成電路的在機器可讀 介質中具體化的設計結構。該設計結構包括本發明的結構和/或方法。
通過本發明的示例性實施例的非限制性實例並參考多個附圖,在以下詳細描述中 描述本發明。圖Ia-Ig示出根據本發明的第一方面的MEMS結構和各處理步驟;圖2a_2h示出根據本發明的第二方面的MEMS結構和各處理步驟;圖3示出根據本發明的第三方面的最終MEMS結構和各處理步驟;圖4示出根據本發明的第四方面的最終MEMS結構和各處理步驟;圖5a和5b示出根據本發明的第五方面的最終MEMS結構和各處理步驟;圖6a和6b示出根據本發明的第六方面的最終MEMS結構和各處理步驟;圖7示出根據本發明的第七方面的最終MEMS結構和各處理步驟;圖8示出根據本發明的第八方面的最終MEMS結構和各處理步驟;圖9示出根據本發明的第九方面的最終MEMS結構和各處理步驟;圖10示出根據本發明的第十方面的最終MEMS結構和各處理步驟;圖11示出根據本發明的第十一方面的最終MEMS結構和各處理步驟;圖12是根據本發明的鋁懸臂梁的示出對於具有60V吸合電壓的梁的梁厚度、梁長度和致動間隙的數據點的曲線圖;以及圖13是在半導體設計、製造和/或測試中使用的設計過程的流程圖。
具體實施例方式本發明涉及垂直集成電路開關及其製造方法,更具體地,涉及垂直集成MEMS開 關、設計結構以及製造這種垂直開關的方法。在實施中,本發明包括多種新穎MEMS開關的 方法和結構。這些MEMS開關以垂直取向製造,以在矽襯底中,在矽載體型應用中(S卩,在集 成電路(IC)之下但在同一襯底中)或者作為耦合到單獨的晶片的孤立開關,形成垂直開 關。在實施例中,通過沿垂直取向的矽晶片過孔形成結構,例如,MEMS開關,其中,例如,⑴ 過孔僅僅位於晶片前側,但在晶片背側暴露,或者(ii)過孔既形成在晶片頂側也形成在背 側,但在晶片背側暴露。有利地,本發明的垂直MEMS開關消除了由於在處理期間凍結性閉 合導致的不能切換打開的問題。如在下面更詳細討論的,通過吸合電壓和致動電壓來限定MEMS接觸開關功能性。 吸合電壓被定義為使梁彎曲且形成接觸所需的所施加的致動器電壓,而致動電壓為在MEMS 開關電路中施加的大於吸合電壓的電壓。在此條件下,本發明的多個方面的結構包括致動 間隙(AG)和接觸間隙(CG)(參見,例如,圖11)。致動間隙(AG)為在致動器與可移動梁之 間的間隔。接觸間隙(CG)為在可移動梁與接觸之間的間隔。為了避免會導致電弧放電和 對MEMS開關的潛在破壞的短路,接觸間隙(CG)典型地小於致動間隙(AG)。本發明的第一方面圖la-lg示出根據本發明的第一方面的結構和各處理步驟。更具體地,圖la示出 起始結構,其包括在晶片的頂側具有電介質層12的晶片10。在實施例中,晶片10可以為 矽、非結晶的體材料、絕緣體上矽(S0I)、SiGe、石英、藍寶石、氧化鋁、玻璃或砷化鎵等等。在 實施例中,電介質層12為Si02。可以使用任何公知的方法,例如等離子體增強化學氣相沉 積(PECVD),沉積電介質層12。如圖la中進一步所示,使用常規光刻工藝,在晶片10中形成過孔14。在實施例 中,示出四個過孔14,這將用於形成本發明的第一方面的垂直開關。在實施例中,過孔14可 以為約150微米深、約3微米寬以及約20微米長(S卩,進入圖中測量)。本領域技術人員將 認可,本發明還預期其他尺寸,這依賴於開關的具體應用。例如,縮短過孔會增大開關的彈 簧係數,導致吸合電壓增大。過孔14形成在晶片10的前側中。在一個實例中,通過首先在電介質材料12上沉積抗蝕劑,形成過孔14。暴露抗蝕 劑的選擇部分已形成開口。在隨後的工藝中,使用常規工藝,例如,反應離子蝕刻(RIE),蝕 刻電介質材料12和晶片10,以形成過孔14。可以將基於全氟化碳的RIE工藝用於蝕刻電 介質。如果襯底為矽,則可以使用Bosch RIE工藝來在矽中蝕刻近似垂直的溝槽。可以使 用溼法或幹法方法,例如,下遊氧等離子體工藝,剝離抗蝕劑。在圖lb中,用公知的金屬或金屬合金填充過孔以形成布線16。在實施例中,可 以使用例如諸如物理氣相沉積(PVD)、化學氣相沉積(CVD)、原子層沉積(ALD)、電鍍沉積 (ECP)、金屬有機化學氣相沉積(M0CVD)等等的工藝的任何公知的組合來金屬化布線16。在 一個示例性實施例中,布線可以為具有TiN襯裡的鎢,優選使用CVD來沉積二者。在另一實 施例中,使用具有由TaN/Ta、TaN/Ru等等構成的難熔襯裡的銅來形成布線16。可以使用CVD或物理氣相沉積(PVD)來沉積難熔襯裡,且使用例如PVD和ECP的組合來沉積Cu。在另一 實施例中,布線16為AlCu,或者A1或Cu的其他組合。在實施例中,布線16可以為約150 微米深、約3微米寬以及約20微米長(即,如虛線所示)。本領域技術人員將認可,本發明 還預期其他尺寸,這依賴於過孔的具體尺寸。在金屬沉積之後,使用平面化工藝,例如化學 機械拋光(CMP)、RIE回蝕刻或這些工藝的組合,以從晶片表面去除過量的金屬,留下鑲嵌 金屬填充的溝槽。在對溝槽金屬化之後,可選地通過標準BE0L接觸、過孔、布線、無源元件、 存儲器元件等等處理晶片前側,如本領域所公知的。在圖lc中,在圖lb的結構上沉積粘合劑18。更具體地,在電介質材料12和晶片 前側的暴露部分上形成在稍後的工藝中可被去除的粘合劑18。將載體20附接到粘合劑18, 該載體20由玻璃、矽或可向晶片提供機械支撐的任何公知材料構成。在圖lc中,本領域技術人員將認可,該結果可以包括接觸、布線、過孔和/或無源 元件,例如在電介質材料12上方的電容器。同樣地,本發明還預期在電介質材料之下的有 源和/或無源元件等等。這些元件,例如,無源和有源器件、布線等等,可以被用於提供電壓 以致動MEMS、用於MEM的輸入和/或輸出襯墊或者非MEM相關的功能。本領域技術人員應 理解,在此描述的本發明的每一個方面都預期這些不同的變體。圖lc還示出研磨工藝以暴露布線的底部。更具體地,使用常規研磨工藝,例如,化 學機械拋光(CMP)工藝,將晶片10的背側從其例如725微米的初始厚度向下研磨到150微 米,這在晶片10的背側上暴露布線16。在實施例中,所產生的晶片10為約100微米到150 微米;但本發明還預期其他尺寸。在任何實施例中,在晶片10的背側暴露布線16。電介質 材料22被沉積在晶片10的背側上、被光刻構圖並蝕刻而形成開口 22a。電介質材料22可 以為例如Si02。開口 22a在晶片10的背側暴露內布線16。在圖Id中,蝕刻暴露的晶片10以形成開口孔24。在實施例中,可以使用例如溼法 和幹法蝕刻工藝的組合,蝕刻晶片10。在實施例中,襯底晶片10為矽,並且使用溼法加熱的 氫氧化鉀(K0H)溶液、XeF2非等離子體蝕刻或非選擇性Bosch等離子體蝕刻中的一種或多 種,蝕刻開口孔24。在實施例中,電介質材料22以這樣的程度保護晶片10的外部,以便外 布線16b的至少一側保持為與晶片10的材料附接(固定);而內布線16a被基本暴露在孔 24中,以允許其移動。在圖le中,將可選的晶片帽26接合到晶片的下側。更具體地,將晶片帽26接合 到電介質材料22以產生密封。晶片帽26可以為例如玻璃或矽襯底。可以使用任何常規接 合工藝,例如,使用粘合劑的工藝,將晶片帽26接合到電介質材料22。圖If示出圖le的結構的沿線A-A的橫截面視圖。該視圖更清楚地示出了布線的 長度,例如,約20-100微米。該視圖還示出了外布線16b中的至少一側保持為附接(固定) 到晶片10的材料;而內布線16a被基本暴露在孔24中,以允許其移動。本領域技術人員將 認可,三微米厚的開關可移動電極可具有約一微米的致動間隙。圖lg示出處於閉合位置的本發明的第一方面的開關。在該實施例中,對固定布線 16b施加致動電壓Va。這產生庫侖斥力,該庫侖斥力將內布線16a推斥為彼此接觸。這使開 關有效地閉合,例如,使自由浮動的內布線16a移動為接觸。在實施例中,致動電壓應為克 服吸合電壓的電壓,即大於吸合電壓。依賴於實施例,吸合電壓可以為例如20V到60V(或 負20V到60V)。在實施例中,致動電壓Va為對固定布線16b施加的-100伏特。
對於MEMS接觸開關,通常將可移動電極16a布線到dc接地。該dc接地連接(未 示出)可以為使用簡單的低電阻布線的dc和rf接地,或者可以為使用例如感應器的dc接 地和rf開路,該感應器在dc下具有低阻抗,但在rf頻率下具有高阻抗。如果可移動電極未 被布線到dc接地,則這種電極可通過致動電壓容性充電,導致不希望的吸合電壓可變性。雖然示出了兩個致動電極16a,但還可以預期僅僅需要一個致動電極16a。例如, 可以從圖lg(或本發明的其他方面)去除致動電極16a中的任一者。在這種實施例中,在 施加致動電壓(Va)時,剩餘的致動電極將彎曲並與最靠近的固定布線形成接觸。本領域技術人員應認可,在本發明的每個方面中,接觸布線將具有特定程度的彼 此垂直重疊。這確保了在施加電壓時,自由移動的布線將形成接觸且因此使開關閉合。同 樣,除非另有說明,自由浮動的可移動等布線在該結構中保持固定。另外,通過對在此描述 的工藝的某些修改和/或添加,例如,構圖、金屬化和/或沉積工藝,圖la-lg的工藝可被用 於製造在此描述的任何實施例。雖然在解釋每一個實施例之後這些修改和/或添加對於本 領域技術人員將變得顯而易見,但為了更全面地理解本發明,必要時將在此描述對這些附 加和/或修改的工藝的一些進一步的解釋。本發明的第二方面圖2a_2h示出根據本發明的第二方面的結構和各處理步驟。更具體地,圖2a示出 起始結構,其包括具有電介質層12的晶片10。在本發明的第一方面中描述了該晶片和電介質層。如圖2a進一步所示,使用常規光刻工藝,從晶片10的頂側形成過孔14a和14b。 在實施例中,使用三個過孔14a、14b來形成本發明的第二方面的垂直開關。布線14b為淺過 孔,其為約5微米深、7微米寬以及約24微米長(S卩,進入圖中測量);而過孔14a為約140 微米深、約3微米寬以及約20微米長(即,進入圖中測量)。在另一實施例中,過孔14a的 範圍為50微米到180微米深,優選深度為約50微米、100微米或180微米。本領域技術人 員將認可,本發明還預期其他尺寸,這依賴於開關的具體應用。還應理解,可以在不同蝕刻 (光刻)工藝(如參考圖la所討論的)中形成過孔14a和14b。在圖2b中,用公知的金屬或金屬合金從晶片的頂側填充過孔14a、14b,以分別形 成布線16a和布線部分16bl。在實施例中,可以使用任何公知的工藝組合,例如在上面討論 的本發明的第一方面中描述的工藝組合,金屬化布線16a和布線部分16bl。布線部分16bl為約5微米深、7微米寬以及約24微米長(S卩,進入圖中測量);而 過孔16a為約140微米深、約3微米寬以及約20微米長(即,進入圖中測量)。在其他實施 例中,布線16a的範圍為50微米到180微米深。本領域技術人員將認可,本發明還預期其 他尺寸,這依賴於開關的具體應用。在圖2c中,在圖2b的結構上沉積粘合劑18,並且附接載體20,如在上面的本發明 的第一方面中所述。圖2c進一步示出了雙鑲嵌工藝以形成過孔15。本領域技術人員應理解,雙鑲嵌工 藝將形成不同深度的溝槽。在實施例中,溝槽15包括第一尺寸的向下延伸的支路(leg) 15a 以及第二尺寸的水平延伸的支路15b。水平延伸的支路15b被設置為朝向彼此延伸,其間具 有間隔。在圖2d中,用金屬17從晶片的背側填充溝槽15,以完成金屬布線,其總體以參考標號16b示出。在實施例中,金屬17可以為使用常規CVD或ALD工藝沉積的TiN和鎢;但 本發明還預期其他工藝和金屬及其組合。在晶片10的背側沉積電介質材料22,並對其構 圖以形成開口 22a。電介質材料22可以為例如Si02。開口 22a在晶片10的背側暴露布線 16b。在圖2e中,可以使用例如溼法和幹法蝕刻工藝的組合來蝕刻晶片10的背側,以使 用例如如上所述的方法形成孔24。在實施例中,可以使用加熱的氫氧化鉀(K0H)溶液來蝕 刻晶片10以形成孔24。在實施例中,電介質材料22將保護晶片10的外部;然而,在本發 明的該方面中,外布線16b基本暴露在孔24中以允許其移動。在圖2e中,使用在上面的本發明的第一方面中所述的方法,將可選的晶片帽26接 合到晶片10的下側。圖2f示出圖2e的結構的沿線B_B的橫截面視圖。該視圖更清楚地示出了中間布 線16a的長度,例如,約20到100微米。該視圖還示出了外布線16b暴露在孔24中以允許 其移動。圖2g示出圖2e的結構的沿線C_C的橫截面視圖。該視圖更清楚地示出了布線的 形成在過孔15b中的部分朝向彼此延伸。在布線的形成在過孔15b中的部分之間的間距為 約2到4微米。圖2h示出處於閉合位置的本發明的第二方面的開關。在該實施例中,對中間布線 16a施加致動電壓Va。在實施例中,致動電壓Va為對中間布線16a施加的100伏特。可移 動的電極處於dc接地。這產生庫侖力,該庫侖力將外布線吸引為彼此接觸。這使開關有效 地閉合,例如,使外布線16b形成接觸。本發明的第三方面圖3示出根據本發明的第三方面的最終MEMS結構和各處理步驟。在圖3中,如上 所述,使用常規光刻和金屬化工藝,從晶片10的頂側形成布線部分16al和布線16b。使用 淺過孔(比用於形成外布線16b的過孔淺)形成內布線16al。淺過孔的深度可以依賴於具 體應用而變化。例如,淺過孔可以為約10微米深,而用於形成外布線16b的過孔可以為約 150微米深;但本發明還預期其他尺寸。本領域技術人員還應理解,可以在分開的光刻工藝 中形成用於形成布線16al和16b的過孔。可以用金屬或金屬的組合,例如,氮化鈦或鎢,從 晶片的頂側填充過孔。使用在本發明的上述方面中所述的方法,在晶片的頂側在電介質材料12和布線 的暴露部分上形成粘合劑18和載體20。在進行研磨工藝以暴露布線16b的底部之後,從晶片的下側進行常規的雙鑲嵌工 藝,以形成連接到布線部分16al的金屬化部分16a2。可以使用例如溼法和幹法蝕刻工藝的 組合來蝕刻晶片10的背側,以形成開口 24,如在本發明的上述方面中所述。在實施例中,電 介質材料22將以這樣的程度保護晶片10的外部,以便外布線16b的至少一側保持為與晶 片10的材料附接(固定);而內布線16al、16a2被基本暴露在孔24中,以允許其移動。可 以使用在本發明的上述方面中所述的方法,將可選的晶片帽26接合到晶片10的下側以產 生密封。如圖3所示,對固定布線16b施加致動電壓Va,並且可移動的電極16al處於dc接 地。在實施例中,致動電壓Va為100伏特。這產生庫侖斥力,該庫侖斥力將內布線16a2推
11斥為彼此接觸。這使開關有效地閉合,例如,使自由浮動的內布線16a2移動為接觸。本發明的第四方面圖4示出根據本發明的第四方面的另一 MEMS結構和各處理步驟。在圖4中,使用 如上所述的常規光刻和金屬化工藝從晶片10的頂側形成布線16al和16b。過孔和所產生 的布線16al、16b可以具有如上關於例如本發明的第一方面所述的各種尺寸。使用在本發 明的上述方面中所述的方法用例如諸如ALD氮化鈦和CVD鎢的金屬或金屬的組合來從晶片 10的頂側填充過孔。使用在本發明的上述方面中所述的方法,在晶片的頂側上的電介質材 料12和布線的暴露部分上形成粘合劑18,並且將載體20附接到粘合劑18。在進行研磨工藝以暴露布線16al、16b的底部之後,可以使用在本發明的上述方 面中所述的方法,從晶片10的下側進行常規的蝕刻和金屬化工藝,以形成連接到布線部分 16al的內布線部分16a2。在實施例中,電介質材料22將以這樣的程度保護晶片10的外部, 以便外布線16b的至少一側保持為與晶片10的材料附接(固定);而內布線16al、16a2被 基本暴露在孔24中,以允許其移動。可以使用在本發明的上述方面中所述的方法,將可選的晶片帽26接合到晶片10 的下側以產生密封。在圖4中,對固定布線16b施加致動電壓Va,並且可移動的電極16a2處於dc接 地。在實施例中,致動電壓Va為100伏特。這產生庫侖斥力,該庫侖斥力將內布線16a2推 斥為彼此接觸。這使開關有效地閉合,例如,使自由浮動的內布線16a2移動為接觸。本發明的第五方面圖5a和5b示出根據本發明的第五方面的另一 MEMS結構和各處理步驟。在圖5a 中,使用如上所述的常規光刻和金屬化工藝從晶片10的頂側形成布線16a。用於從晶片的 頂側形成布線16a的過孔為約80微米深,但本發明還預期其他尺寸。可以用例如諸如ALD 氮化鈦和CVD鎢的金屬或金屬的組合來從晶片10的頂側填充過孔,隨後進行CMP。在晶片的頂側在電介質材料12和布線的暴露部分上形成粘合劑18。使用在本發 明的上述方面中所述的方法,將載體20附接到粘合劑18。從晶片的下側進行常規的光刻和金屬化工藝以形成外布線16bl、16b2。然後使用 例如幹法和溼法蝕刻工藝的組合來蝕刻晶片10的背側,以形成孔24。在實施例中,可以使 用加熱的氫氧化鉀(K0H)溶液來蝕刻晶片10以形成孔24。在實施例中,電介質材料22將 以這樣的程度保護晶片10的外部,以便至少外布線16bl保持為與晶片10的材料附接(固 定);而內布線16a和外布線16b2被基本暴露在孔24中,以允許布線16a移動。可以使用 在本發明的上述方面中所述的方法,將可選的晶片帽26接合到晶片10的下側以產生密封。如圖5a (或5b)所示,對固定布線16b 1施加致動電壓Va,並且可移動的布線16a 和16b處於dc接地。在實施例中,致動電壓Va為100伏特。這產生庫侖力,該庫侖力將布 線16a推斥朝向內布線16b2並與其接觸。這使開關有效地閉合,例如,使布線16a移動為 與布線16b2接觸。本發明的第六方面圖6a和6b示出根據本發明的第六方面的另一 MEMS結構和各處理步驟。在圖6a 中,使用如上所述的常規光刻和金屬化工藝從晶片10的頂側形成外布線16bb。用於從晶片 的頂側形成布線16bb的過孔為約80微米深,但本發明還預期其他尺寸。可以用例如諸如ALD氮化鈦和CVD鎢的金屬或金屬的組合來從晶片10的頂側填充過孔,隨後進行CMP。在晶片的頂側在電介質材料12和布線的暴露部分上形成粘合劑18。使用在本發 明的上述方面中所述的方法,將載體20附接到粘合劑18。從晶片的下側進行常規的光刻和金屬化工藝以形成外布線16bl、16b2。外布線 16bl與布線16bb基本對準。然後使用例如幹法和溼法蝕刻工藝的組合來蝕刻晶片10的背 側,以形成孔24,如上所述。在實施例中,可以使用加熱的氫氧化鉀(K0H)溶液來蝕刻晶片 10以形成孔24。在實施例中,電介質材料22將以這樣的程度保護晶片10的外部,以便外布線16bl 和外布線16bb的至少一側保持為與晶片10的材料附接(固定);而其他外布線16b2被基 本暴露在孔24中,以允許其移動。將可選的晶片帽26接合到晶片10的下側以產生密封。 晶片帽26可以為例如玻璃。可以使用任何常規的接合方法將晶片帽26接合到電介質材料 22,如上所述。在圖6a(或6b)中,對固定布線16bl施加致動電壓Va,並且可移動的布線16a和 16b處於dc接地。在實施例中,致動電壓Va為對固定的外布線16bl施加的100伏特。這 產生庫侖力,該庫侖力將其他(浮動)外布線16b2吸引朝向布線16bb並與其接觸。這使 開關有效地閉合。圖6b示出本發明的結構的示例性尺寸。例如,孔24的垂直尺寸的範圍可以為約 100微米到約200微米。布線16bl與16b2之間的距離為約1微米。在實施例中,可移動 的布線16b2在其端部處被掩埋在晶片10中。由於布線非常長,例如,至少為延伸了孔的垂 直距離的長度,當對固定布線16bl施加電壓時,可移動布線的一部分(例如,靠近固定布線 16bl的中間部分)將朝向固定布線16bl移動並與其形成接觸,如圖6b中的箭頭「A」所示。本發明的第七方面圖7示出根據本發明的第七方面的另一 MEMS結構和各處理步驟。在圖7中,使用 如上所述的常規光刻和金屬化工藝從晶片10的頂側形成布線16bl、16b2。用於從晶片的頂 側形成布線16bl、16b2的過孔為約50微米深,但本發明還預期其他尺寸。可以用例如諸如 ALD氮化鈦和CVD鎢的金屬或金屬的組合來從晶片10的頂側填充過孔,隨後進行CMP。在晶片的頂側在電介質材料12和布線的暴露部分上形成粘合劑18。使用在本發 明的上述方面中所述的方法,將載體20附接到粘合劑18。從晶片的下側進行常規的光刻工藝以形成內布線16a(其從布線16bl、16b2偏 移)。然後使用例如幹法和溼法蝕刻工藝的組合來蝕刻晶片10的背側,以形成孔24。在實 施例中,可以使用加熱的氫氧化鉀(K0H)溶液來蝕刻晶片10以形成孔24。在實施例中,電 介質材料22將以這樣的程度保護晶片10的外部,使一個外布線16b2的至少一側保持為與 晶片10的材料附接(固定);而內布線16和其他外布線16bl被基本暴露在孔24中,以允 許至少外布線16bl移動。可以使用前述方法,將可選的晶片帽26接合到晶片10的下側以 產生密封。如圖7所示,對固定的外布線16b2施加致動電壓Va,並且可移動的電極16a處於 dc接地。在實施例中,致動電壓Va為100伏特。這產生庫侖力,該庫侖力將布線16bl推斥 為與布線16a接觸。這使開關有效地閉合。本發明的第八方面
圖8示出根據本發明的第八方面的另一 MEMS結構和各處理步驟。在圖8中,使用 如上所述的常規光刻和金屬化工藝從晶片10的頂側形成布線16a和16b。在實施例中,用 於形成內布線16a的過孔的深度大於用於形成外布線16b的過孔的深度。例如,用於形成 布線16a的過孔為約100微米深,但本發明還預期其他尺寸。可以用例如諸如ALD氮化鈦 和CVD鎢的金屬或金屬的組合來從晶片10的頂側填充過孔,隨後進行CMP。在晶片的頂側在電介質材料12和布線的暴露部分上形成粘合劑18。使用在本發 明的上述方面中所述的方法,將載體20附接到粘合劑18。從晶片的下側進行常規的光刻和金屬化工藝以形成外布線16bb。外布線16bb與 從晶片10的頂側形成的外布線16b對準。然後使用例如溼法和幹法蝕刻工藝的組合來蝕 刻晶片10的背側,以形成孔24,如上所述。在實施例中,可以使用加熱的氫氧化鉀(K0H)溶 液來蝕刻晶片10以形成孔24。在實施例中,電介質材料22將以這樣的程度保護晶片10的外部,以便一個外布線 16b和外布線16bb的至少一側保持為與晶片10的材料附接(固定);而內布線16a被暴露 在孔24中,以允許其移動。由於電介質材料22的布置(與具有固定的外布線的任何實施 例的情況一樣),固定的外布線16b同樣被稍微或完全地掩埋在晶片材料內。可以將可選的晶片帽26接合到晶片10的下側以產生密封,如前所述。在圖8中,對固定布線16b (在布線16bb上方)施加致動電壓Va,並且對其他固定 的布線16b施加負Va。可移動的布線16a處於dc接地。在實施例中,致動電壓Va為對固 定的布線16b (在布線16bb上方)施加的100伏特和對其他固定的布線16b施加的-100 伏特。這產生庫侖力,該庫侖力使布線16a移動朝向外布線16bb並與其接觸。這使開關有 效地閉合。在本發明的該方面和其他方面中還預期使用一個或多個致動電極。本發明的第九方面圖9示出根據本發明的第九方面的另一 MEMS結構和各處理步驟。在圖9中,使用 如上所述的常規光刻和金屬化工藝從晶片10的頂側形成布線16a和16b。在實施例中,用 於形成內布線16a的過孔的深度大於用於形成外布線16b的過孔的深度。例如,用於形成 布線16a的過孔為約80微米深,但本發明還預期其他尺寸。本領域技術人員應認可,在任 何適用的實施例中,在不同的光刻工藝中形成不同深度的過孔。可以用例如諸如ALD氮化 鈦和CVD鎢的金屬或金屬的組合來從晶片10的頂側填充過孔,隨後進行CMP。在晶片的頂側在電介質材料12和布線的暴露部分上形成粘合劑18。使用在本發 明的上述方面中所述的方法,將載體20附接到粘合劑18。從晶片的下側進行常規的光刻和金屬化工藝以形成外布線16bb。外布線16bb偏 離從晶片10的頂側形成的外布線16b和內布線16a。然後使用例如溼法和幹法蝕刻工藝的 組合來蝕刻晶片10的背側,以形成孔24。在實施例中,可以使用加熱的氫氧化鉀(K0H)溶 液來蝕刻晶片10以形成孔24。在實施例中,電介質材料22將以這樣的程度保護晶片10的外部,以便一個外布線 16b和外布線16bb的至少一側保持為與晶片10的材料附接(固定);而內布線16a被暴露 在孔24中,以允許其移動。由於電介質材料22的布置(與具有固定的外布線的任何實施 例的情況一樣),固定的外布線16b同樣被稍微或完全地掩埋在晶片材料內。可以使用前述 方法將可選的晶片帽26接合到晶片10的下側以產生密封。
在圖9中,對固定布線16b (最靠近布線16bb)施加致動電壓Va,並且對其他固定 的布線16b施加負Va。可移動的布線16a處於dc接地。在實施例中,致動電壓Va為對固 定的布線16b (最靠近布線16bb)施加的100伏特和對其他固定的布線16b施加的-100伏 特。這產生庫侖力,該庫侖力使布線16a移動朝向外布線16bb並與其接觸。這使開關有效 地閉合。本發明的第十方面圖10示出根據本發明的第十方面的另一 MEMS結構和各處理步驟。在圖10中,使 用如上所述的常規光刻和金屬化工藝從晶片10的頂側形成布線16a和16b。用於從晶片的 頂側形成布線16a的過孔為約150微米深,但本發明還預期其他尺寸。用於形成外布線16b 的過孔為例如約10微米的淺過孔。可以用例如諸如ALD氮化鈦和CVD鎢的金屬或其組合 來從晶片10的頂側填充過孔,隨後進行CMP。在晶片的頂側在電介質材料12和布線的暴露部分上形成粘合劑18。使用前面的 實施例中所述的方法,將載體20附接到粘合劑18。在進行研磨工藝以暴露布線16a的底部之後,從晶片的下側進行常規的光刻和金 屬化工藝以形成外布線16bb。外布線16bb偏離從晶片10的頂側形成的外布線16b和內布 線16a。外布線16bb同樣被部分地掩埋在晶片材料內。然後使用例如溼法和幹法蝕刻工藝 的組合來蝕刻晶片10的背側,以形成孔24。在實施例中,可以使用加熱的氫氧化鉀(K0H) 溶液來蝕刻晶片10以形成孔24。在實施例中,電介質材料22將以這樣的程度保護晶片10 的外部,以便外布線16b和16bb的至少一側保持為與晶片10的材料附接(固定);而內布 線16a被暴露在孔24中,以允許其移動。可以使用前述方法將可選的晶片帽26接合到晶片10的下側以產生密封。在圖10中,對固定布線16b(例如,在布線16bb上方的固定布線16b)施加致動電 壓Va,並且對其他外布線16b施加負Va。可移動的電極16a處於dc接地。在實施例中,致 動電壓Va為對固定的布線16b中的一個(例如,在布線16bb上方的固定布線16b)施加的 100伏特和對其他外布線16b施加的-100伏特。這產生庫侖力,該庫侖力使自由浮動且處 於dc接地的內布線16a移動朝向外布線16bb並與其接觸。這使開關有效地閉合。本發明的第十一方面圖11示出根據本發明的第i^一方面的最終MEMS結構和各處理步驟。在圖11中, 使用如上所述的常規光刻和金屬化工藝從晶片10的頂側形成布線16bl和16b2。用於在 孔24中暴露的外布線16bl的過孔比為固定的外布線16b2而形成的其他過孔深。過孔以 及所產生的布線的深度可以依賴於具體應用而變化。例如,用於形成自由浮動布線16bl的 過孔為約150微米深;但本發明還預期其他尺寸。可以用例如諸如ALD氮化鈦和CVD鎢的 金屬來從晶片10的頂側填充過孔,隨後進行CMP。在晶片的頂側在電介質材料12和布線的暴露部分上形成粘合劑18。使用前面的 實施例中所述的方法,將載體20附接到粘合劑18。在進行研磨工藝之後,從晶片的下側進行常規的光刻和金屬化工藝以形成外布線 16bb,該外布線16bb偏離從晶片10的頂側形成的外布線16bl、16b2和內布線16a。布線 16bb被部分地掩埋在晶片的材料內。然後使用例如溼法和幹法蝕刻工藝的組合來蝕刻晶 片10的背側,以形成孔24。在實施例中,可以使用加熱的氫氧化鉀(K0H)溶液來蝕刻晶片10以形成孔24。在實施例中,電介質材料22將以這樣的程度保護晶片10的外部,以便一 個外布線16b2的至少一側保持為與晶片10的材料附接(固定);而外布線16bl被暴露在 孔24中,以允許其移動。可以使用前述方法將可選的晶片帽26接合到晶片10的下側以產 生密封。通過吸合電壓和致動電壓來限定MEMS接觸開關功能性。吸合電壓被定義為使梁 彎曲且形成接觸所需的所施加的致動器電壓,而致動電壓為在MEMS開關電路中施加的大 於吸合電壓的電壓。在此條件下,圖11的結構包括致動間隙(AG)和接觸間隙(CG)。致動 間隙(AG)為在致動器與梁之間的間隔(例如,16bl與16b2之間的間隔)。接觸間隙(CG) 為在可移動梁與接觸之間的間隔(例如,梁16bl與梁16bb之間的間隔)。本領域技術人員 應理解,本發明的每個方面都包括致動間隙(AG)和接觸間隙(CG)。在圖11的實例中,通過對梁16bl施加dc接地且對致動器16bb施加dc致動電 壓,使MEM梁致動或移動為接觸,如下面將更詳細地討論的。為了避免會導致電弧放電和對 MEMS開關的潛在破壞的在梁16bl與致動器16bb之間的短路,接觸間隙(CG)典型地小於致 動間隙(AG)。更具體地,在圖11中,對固定的外布線16b2施加致動電壓Va。在實施例中,致動 電壓Va為對固定的外布線16b2施加的100伏特。這產生庫侖力,該庫侖力使處於dc接地 的外布線16bl移動朝向外布線16bb並與其接觸。這使開關有效地閉合。數據點的曲線12是根據本發明的鋁懸臂梁的示出對於具有60V吸合電壓的梁的梁厚度、梁長 度和致動間隙的計算出的數據點的曲線圖。這些數據點是使用由Osterberg和Senturia 於1997年發表的文章而計算得出的。圖12的曲線圖中的數據點被提供作為這樣的代表性 示例,其示出對於例如120微米、160微米、200微米和250微米的各種梁長度而言的各種間 隙和梁厚度。通常,吸合電壓隨著梁厚度的增加和梁長度的減小而增加,且隨著致動間隙厚 度的增加而增加。對在例如圖11中所述的單個垂直懸臂梁應用這些計算。當然,這些相同 或相似的數據點在性質上與在本發明中所述的任何單個懸臂梁(包括在例如圖4中的雙懸 臂梁)相關。本領域技術人員應意識到,以具體的吸合電壓要求為目標,在本發明中所述的 垂直懸臂梁可以具有在梁厚度、致動間隙厚度、接觸間隙厚度以及梁長度方面的其他設置。設計結構圖13示例出優選通過設計過程910處理的包括輸入設計結構920的多種這樣的 設計結構。設計結構920為通過設計過程910產生和處理的邏輯模擬設計結構,以製造硬 件器件的邏輯等價功能表示。設計結構920還可以或可替代地包括數據和/或程序指令, 當通過設計過程910處理時,這些數據和/或程序指令產生硬體器件的物理結構的功能表 示。無論表示功能性和/或結構性設計特徵,可以使用諸如通過芯開發者/設計者實施的 電子計算機輔助設計(ECAD)而產生設計結構920。當被編碼在機器可讀的數據傳送、門陣 列或存儲介質上時,設計結構920可以在設計過程910內被一個或多個硬體和/或軟體模 塊訪問和處理,以模擬或在功能上表示諸如在圖la-11中所示的電子部件、電路、電子或邏 輯模塊、裝置、設備或系統。因此,設計結構920包括文件或其他數據結構,所述文件或數 據結構包括人類和/或計算機可讀的原始碼、編譯結構以及計算機可執行代碼結構,當通 過設計或模擬數據處理系統進行處理時,其在功能上模擬或表示硬體邏輯設計的電路或其他水平。這樣的數據結構包括硬體描述語言(HDL)設計實體或其他數據結構,其遵照諸如 Verilog和VHDL的較低級HDL設計語言和/或諸如C或C++的較高級設計語言,和/或與 這些設計語言兼容。設計過程910優選採用且併入用於分析、轉譯或處理在圖la-11中所示的部件、電 路、器件或邏輯結構的設計/模擬功能等價物的硬體和/或軟體模塊,以產生網表980,該網 表980可包含諸如設計結構920的設計結構。網表980包括,例如,表示布線、分立部件、邏 輯門、控制電路、I/O設備、模型等的列表的經編譯的或經處理的數據結構,該列表描述與集 成電路設計中的其他元件和電路的連接。使用迭代過程綜合網表980,在該迭代過程中,依 賴於器件的設計規格和參數,再次綜合網表980 —次或多次。與在此描述的其他設計結構 類型一樣地,網表980可以被記錄在機器可讀的數據存儲介質上或者被編程到可編程的門 陣列中。該介質可以為非易失性存儲介質,例如磁碟或光碟驅動器、可編程的門陣列、緊湊 式快閃記憶體或其他快閃記憶體。附加地或替代地,該介質可以為系統或高速緩衝存儲器、緩衝間隔、或 者電學或光學傳導性設備以及在其上可經由網際網路或其他適宜的網絡手段傳送和中間存 儲數據包的材料。設計過程910包括用於處理各種輸入數據結構類型(包括網表980)的硬體和軟 件模塊。這樣的數據結構類型存在於例如庫元件930中且包括一組常用的元件、電路和器 件,包括模型、版圖和符號表示,用於給定的製造技術(例如,不同的技術節點,32nm、45nm、 90nm等等)。這些數據結構類型還包括設計規格940、特徵數據950、校驗數據960、設計規 則970和測試數據文件985,其中測試數據文件985包括輸入測試圖形、輸出測試結果、以及 其他測試信息。例如,設計過程910還包括標準機械設計處理,例如,應力分析、熱分析、機 械事件模擬、對於諸如澆鑄、模製和模壓成形等等的操作的處理模擬。在不偏離本發明的範 圍和精神的情況下,機械設計領域的普通技術人員可以理解在設計過程910中使用的可能 的機械設計工具和應用的程度。設計過程910還包括用於執行諸如時序分析、校驗、設計規 則檢驗、位置和路線操作等等的標準電路設計過程的模塊。設計過程910採用且併入諸如HDL編譯程序的邏輯和物理設計工具以及模擬建 模工具,以與部分或全部所示出的支持數據結構以及任何附加的機械設計或數據(如果適 用)一起處理設計結構920,從而產生第二設計結構990。設計結構990以用於機械設備 和結構的數據交換的數據格式存在於存儲介質或可編程的門陣列上(例如,以IGES、DXF、 Parasolid XT、JT、DRG或任何其他合適的格式存儲的信息,以存儲或反應這種機械設計結 構)。與設計結構920相似,設計結構990優選包括一個或多個文件、數據結構、或其他計算 機編碼的數據或指令,其存在於傳輸或數據存儲介質上,且當通過ECAD系統進行處理時, 其產生在邏輯上或功能上與圖la-11中所示的本發明的一個或多個實施例等效的形式。在 一個實施例中,設計結構990包括編譯的可執行HDL模擬模型,其在功能上模擬在圖la-11 中所示的器件。設計結構990還採用用於交換集成電路的版圖數據的數據格式和/或符號數據格 式(例如,以⑶SII (⑶S2)、GL1、0ASIS、圖文件或者用於存儲這樣的設計數據結構的任何其 他適宜的格式存儲的信息)。例如,設計結構990包括信息,例如符號數據、圖文件、測試數 據文件、設計內容文件、製造數據、版圖參數、布線、金屬級、過孔、形狀、貫穿製造線的路線 數據以及製造商和/或其他設計者/開發者為了製造如上所述且在la-11中所示的器件或
17結構所需的任何其他數據。然後設計結構990進行到階段995,其中,例如,設計結構990 進行到流片(tape-out)、投入製造、投入掩模室、發送到另一設計室、發回到客戶等等。如上所述的方法用於製造集成電路晶片。製造商以原晶片形式(即,作為具有多 個未封裝的晶片的單晶片)、作為裸芯或以封裝形式發送所產生的集成電路晶片。在後一情 況下,晶片被安裝在單晶片封裝(例如塑料載體,其中引線被附到母板或其他更高級載體) 中或者被安裝在多晶片封裝(例如陶瓷載體,其具有任一或兩個表面互連或掩埋的互連) 中。在任何情況下,晶片接著與其他晶片、分立電路元件和/或其他信號處理器件集成來作 為中間產品(例如母板)或最終產品的一部分。最終產品可以為包括集成電路晶片的任何產品。在此使用的術語是僅僅用於描述具體實施例的目的,而不旨在限制本發明。在此 使用的單數形式的「一個」和「該」旨在也包括複數形式,除非上下文中明確地另有規定。還 應理解,在用於該說明書中時,術語「包括」規定所述特徵、整體、步驟、操作、元件和/或部 件的存在,而不排除一個或多個其他特徵、整體、步驟、操作、元件、部件和/或其組合的存 在或附加。下面的權利要求中的對應的結構、材料、動作、所有裝置或步驟加功能要素的等價 物(如果存在)旨在包括用於如所具體要求保護的要素那樣與其他要求保護的要素組合而 執行功能的任何結構、材料或動作。本發明的說明書是為了示例和說明的目的而給出的,而 不旨在以所公開的形式窮舉或限制本發明。只要不脫離本發明的範圍和精神,多種修改和 變體對於本領域的技術人員是顯而易見的。為了最好地解釋本發明的原理和實際應用,且 為了使本領域的其他普通技術人員理解本發明,選擇和描述了實施例,具有各種修改的各 種實施例適合所預期的具體用途。
權利要求
一種製造MEMS開關的方法,包括以下步驟在晶片中形成至少兩個垂直延伸的過孔;用金屬填充所述至少兩個垂直延伸的過孔,以形成至少兩個垂直延伸的布線;以及從底側在所述晶片中開孔,以便所述垂直延伸的布線中的至少一個在所述孔內可移動。
2.根據權利要求1的方法,其中形成所述至少兩個垂直延伸的過孔包括從所述晶片的頂側蝕刻四個垂直延伸的過孔;並且用所述金屬填充所述至少兩個垂直延伸的過孔包括從所述晶片的所述頂側填充所述 四個垂直延伸的過孔,以形成四個垂直延伸的布線;並且開孔包括從所述底側蝕刻所述晶片,以便所述四個垂直延伸的布線中的兩個內布線在 所述孔內可移動以彼此接觸。
3.根據權利要求2的方法,其中形成所述至少兩個垂直延伸的過孔還包括從所述晶片的所述底側蝕刻過孔; 用金屬填充所述至少兩個垂直延伸的過孔還包括從所述底側用金屬填充所述底側,以 形成分別與所述四個垂直延伸的布線中的內布線接觸的兩個布線延伸部;並且開孔包括從所述底側蝕刻所述晶片,以便所述兩個布線延伸部在所述孔內可移動以彼 此接觸。
4.根據權利要求1的方法,其中形成所述至少兩個垂直延伸的過孔包括以下步驟從所述晶片的頂側蝕刻四個垂直延伸的過孔,其中所述四個垂直延伸的過孔的內部比 所述四個垂直延伸的過孔的外部淺;以及使用雙鑲嵌工藝從所述底側蝕刻兩個過孔;用所述金屬填充所述至少兩個垂直延伸的過孔包括以下步驟從所述晶片的所述頂側填充所述四個垂直延伸的過孔,以形成四個垂直延伸的布線;以及從所述晶片的所述底側填充所述兩個過孔,以形成分別與所述四個垂直延伸的布線中 的內布線接觸的兩個底側布線;並且開孔包括從所述底側蝕刻所述晶片,以便所述兩個底側布線在所述孔內可移動以彼此 接觸。
5.根據權利要求1的方法,其中在晶片中形成至少兩個垂直延伸的過孔包括以下步驟從所述晶片的頂側蝕刻至少三個垂直延伸的過孔,其中所述至少三個垂直延伸的過孔 的內部比所述至少三個垂直延伸的過孔的外部深;以及從所述底側在所述晶片中蝕刻至少兩個垂直延伸的過孔; 用所述金屬填充所述至少兩個垂直延伸的過孔包括以下步驟 用金屬從所述晶片的所述頂側填充所述三個垂直延伸的過孔,以形成兩個部分布線和 中間較長布線;以及用金屬從所述底側填充所述晶片中的所述垂直延伸的過孔以形成底側布線,其中所述底側布線與所述兩個部分布線接觸且在所述中間較長布線的側面;並且開孔包括從所述底側蝕刻所述晶片,以便所述頂側布線或所述底側布線的中間布線在 所述孔內可移動。
6.根據權利要求1的方法,其中在晶片中形成至少兩個垂直延伸的過孔包括以下步驟從所述晶片的頂側在所述晶片中蝕刻三個垂直延伸的過孔,其中所述三個垂直延伸的 過孔中的中間過孔比所述三個垂直延伸的過孔中的外過孔深;以及從所述晶片的所述底側在所述晶片中蝕刻與所述三個垂直延伸的過孔中的所述中間 過孔偏移的一個過孔;用金屬填充所述至少兩個垂直延伸的過孔包括用所述金屬填充所述三個垂直延伸的 過孔和所述底側過孔,以形成布線;並且開孔包括從所述底側蝕刻所述晶片,以便所述三個垂直延伸的布線中的中間布線在所 述孔內可自由移動,以與從所述晶片的所述底側形成的所述布線形成接觸。
7.根據權利要求1的方法,其中在晶片中形成至少兩個垂直延伸的過孔包括以下步驟 從所述晶片的頂側在所述晶片中形成兩個垂直延伸的過孔;以及 從所述晶片的所述底側在所述晶片中形成一個過孔;用金屬填充所述至少兩個垂直延伸的過孔包括用所述金屬填充所述兩個垂直延伸的 過孔和所述底側過孔,以形成布線;並且開孔包括從所述底側蝕刻所述晶片,以便所述兩個垂直延伸的布線中的一個在所述孔 內可自由移動並與從所述晶片的所述底側形成的所述布線形成接觸。
8.根據權利要求1的方法,其中在晶片中形成至少兩個垂直延伸的過孔包括以下步驟 從所述晶片的頂側在所述晶片中形成一個垂直延伸的過孔;以及 從所述晶片的底側在所述晶片中形成一個過孔;用金屬填充所述至少兩個垂直延伸的過孔包括用所述金屬填充所述一個垂直延伸的 過孔和所述底側過孔,以形成布線;並且開孔包括從所述底側蝕刻所述晶片,以便所述垂直延伸的布線在所述孔內可移動。
9.根據權利要求1的方法,還包括密封所述孔。
10.根據權利要求1的方法,還包括對兩個垂直延伸的布線中的至少一個施加電壓,以 使所述兩個垂直延伸的布線中的另一個移動。
11.根據權利要求1的方法,還包括以下步驟研磨所述晶片的所述底側,以暴露填充的所述至少兩個垂直延伸的布線中的至少一個 的一部分;以及在形成所述孔之前保護所述晶片的所述底側的部分,以使所述至少兩個垂直延伸的布 線中的至少一個固定到所述晶片。
12.一種製造MEMS開關的方法,包括以下步驟 從晶片的頂側形成至少三個過孔;用金屬填充所述過孔,以形成垂直設置的頂側布線;在所述晶片的底側沉積電介質材料;蝕刻所述電介質材料,以在其中形成開口,其中所述電介質材料的剩餘部分保護所述 晶片的邊緣;以及穿過所述電介質材料中的所述開口蝕刻所述晶片的底側,以形成暴露所述垂直設置的 頂側布線中的至少一個的孔。
13.根據權利要求12的方法,其中所述至少三個過孔是形成為四個垂直設置的頂側布 線的四個過孔,並且還包括在蝕刻所述底側之前研磨所述晶片的所述底側以暴露所述四個 垂直設置的頂側布線中的兩個內布線的一部分,其中所述孔容納在其中可移動的所述兩個 內布線。
14.根據權利要求13的方法,還包括以下步驟蝕刻所述晶片的所述底側,以形成與所述四個垂直設置的頂側布線中的所述兩個內布 線對準的兩個過孔;以及用金屬填充所述兩個底側過孔,以形成從所述四個垂直設置的頂側布線中的所述內布 線朝向彼此延伸的金屬布線延伸部,其中所述金屬布線延伸部在所述孔內可移動。
15.根據權利要求12的方法,其中所述至少三個過孔是形成為四個垂直設置的頂側布 線的四個過孔和形成為所述兩個垂直設置的底側布線的兩個過孔,並且還包括在蝕刻所述 底側之前研磨所述晶片的所述底側以暴露所述四個垂直設置的頂側布線中的兩個外布線 的一部分,其中所述孔容納在其中可移動的所述底側布線。
16.一種MEMS開關,包括形成在晶片中的至少兩個垂直延伸的金屬布線;以及形成在所述晶片中的孔,其容納所述至少兩個垂直延伸的金屬布線中的至少一個,其中在施加電壓時,所述至少兩個垂直延伸的金屬布線中的所述至少一個在所述孔內 可移動。
17.根據權利要求16的MEMS開關,其中所述至少兩個垂直延伸的金屬布線是四個布 線,並且所述至少一個布線是在施加所述電壓時在所述孔內可移動的兩個內布線。
18.根據權利要求17的MEMS開關,其中所述至少兩個內布線是從所述晶片的底側形成的。
19.根據權利要求16的MEMS開關,其中所述至少兩個垂直延伸的金屬布線中的所述至 少一個是三個垂直延伸的金屬布線,其中中間布線比兩個外布線長。
20.根據權利要求16的MEMS開關,其中所述至少兩個垂直延伸的金屬布線是三個垂直 延伸的金屬布線,其中兩個被固定到所述晶片且部分地暴露於所述孔。
21.根據權利要求16的MEMS開關,其中所述孔被密封。
22.一種用於設計、製造、或測試集成電路的在機器可讀介質中具體化的設計結構,所 述設計結構包括形成在晶片中的至少兩個垂直延伸的金屬布線;以及形成在所述晶片中的孔,其容納所述至少兩個垂直延伸的金屬布線中的至少一個,其中在施加電壓時,所述至少兩個垂直延伸的金屬布線中的所述至少一個在所述孔內 可移動。
23.根據權利要求22的設計結構,其中所述設計結構包括網表。
24.根據權利要求22的設計結構,其中所述設計結構存在於存儲介質上作為用於交換 集成電路的版圖數據的數據格式。
25.根據權利要求22的設計結構,其中所述設計結構存在於可編程的門陣列中。
全文摘要
本發明涉及垂直集成電路開關及其製造方法。本發明提供垂直集成MEMS開關、設計結構以及製造這種垂直開關的方法。所述製造MEMS開關的方法包括在晶片中形成至少兩個垂直延伸的過孔並用金屬填充所述至少兩個垂直延伸的過孔以形成至少兩個垂直延伸的布線。所述方法還包括從底側在所述晶片中開孔,以便所述垂直延伸的布線中的至少一個在所述孔內可移動。
文檔編號H01H59/00GK101866781SQ20101016745
公開日2010年10月20日 申請日期2010年4月19日 優先權日2009年4月20日
發明者A·K·斯塔珀, E·C·庫尼三世, F·P·安德森, T·L·麥克德維特 申請人:國際商業機器公司