帶有多光譜圖像採集處理電路的點驗鈔的製造方法
2023-10-30 12:42:22
帶有多光譜圖像採集處理電路的點驗鈔的製造方法
【專利摘要】本發明公開了一種帶有多光譜圖像採集處理電路的點驗鈔機,由機體、點鈔裝置、驗鈔裝置、電機、電機驅動電路組成,機體上帶有多光譜圖像採集處理電路,多光譜圖像採集處理電路由電源電路、圖像採集電路和圖像處理電路構成;圖像採集電路包括CIS圖像傳感器、CIS接口連接器、CIS圖像信號模數轉換器、FPGA,CIS圖像傳感器通過CIS接口連接器與CIS圖像信號模數轉換器、FPGA依次相連。本發明通過多光譜圖像採集處理電路工作,實現點驗鈔機結構緊湊、採集圖像清晰、穩定性好的技術效果。
【專利說明】帶有多光譜圖像採集處理電路的點驗鈔機
【技術領域】
[0001]本發明涉及點驗鈔機,特別是涉及一種帶有多光譜圖像採集處理電路的點驗鈔機。
【背景技術】
[0002]隨著經濟的發展,貨幣流通越來越頻繁,隨之而來的制假分子也越來越猖獗。制假分子運用高科技技術所製作的假幣十分逼真,嚴重威脅金融安全,影響社會穩定。
[0003]現有的紙幣都有防偽設計,其中不少防偽特徵體現在紙幣的圖像中,紙幣的不同光譜圖像(各種可見光、紫外光、紅外光等)可能包括不同的防偽特徵。人工鑑偽中,由人眼觀察紙幣各種光譜圖像,根據防偽特徵進行鑑偽。隨著計算機技術、圖像處理技術、模式識別技術的發展,由計算機進行自動化的圖像鑑偽成為紙幣鑑偽的發展趨勢。
[0004]作為自動化鑑偽設備的組成部分,實現圖像鑑偽的計算機往往採用基於數位訊號處理器DSP的嵌入式系統。該嵌入式系統集成了圖像傳感器接口,能實時採集紙幣圖像,再由板上處理器進行實時的圖像分析,做出真偽鑑別的結果。在具體應用中,除了真偽鑑別,可能還有其它附加功能,如紙幣的號碼識別、版本識別等。
[0005]基於圖像分析的自動化紙幣鑑偽設備中,圖像傳感器有電荷耦合元件CXD/互補金屬氧化物半導體CMOS面陣CIS (Contact Image Sensor)圖像傳感器和CCD/CM0S線陣CIS圖像傳感器。
[0006]現有的紙幣鑑偽設備採用面陣式傳感器實現圖像採集。現有技術有以下缺點:1,採集圖像時面陣傳感器需要與紙幣保持一定的距離,不容易實現緊湊的機械結構;2,紙幣鑑偽設備工作時,紙幣高速運動,面陣傳感器採集的圖像模糊;3,同時紙幣會出現左右平移或傾斜,面陣傳感器難以對準需要採集的圖像區域。
[0007]圖像處理和圖像分析是點驗鈔機中的核心工作,在已有的同類型設備中,有的採用ARM通用處理器,由於局限於處理器性能,其缺點是無法實現高速實時的圖像分析;有的採用高性能浮點DSP處理器,其缺點是成本過高,難以普及使用和推廣。
[0008]綜上所述,現有的紙幣鑑偽設備,存在穩定性差、成本高、高速實時處理性能不好等缺點。所以發明一種具有成本低、結構緊湊、採集圖像清晰、穩定性好的點驗鈔機是十分重要的。
【發明內容】
[0009]本發明的目的是提供一種成本低、圖像採集速度快、工作穩定、數據處理能力強的點驗鈔機。
[0010]本發明的目的是這樣實現的:
[0011]一種帶有多光譜圖像採集處理電路的點驗鈔機,由機體、點鈔裝置、驗鈔裝置、電機、電機驅動電路組成,機體上帶有多光譜圖像採集處理電路,多光譜圖像採集處理電路由電源電路、圖像採集電路和圖像處理電路構成;圖像採集電路包括Cis圖像傳感器、CIS接口連接器、CIS圖像信號模數轉換器、FPGA (Field Programmable Gate Array,現場可編程門陣列),CIS圖像傳感器通過CIS接口連接器與CIS圖像信號模數轉換器、FPGA依次相連;圖像處理電路包括DSP (數位訊號處理器)、SDRAM存儲器和FLASH存儲器;SDRAM存儲器和FLASH存儲器外接在數位訊號處理器上;FPGA連接數位訊號處理器。
[0012]CIS圖像傳感器為三通道的線陣CXD傳感器。
[0013]本發明的要點在於:點驗鈔機帶有多光譜圖像採集處理電路。通過多光譜圖像採集處理電路工作,實現點驗鈔機結構緊湊、採集圖像清晰、穩定性好的技術效果。
[0014]本發明點驗鈔機帶有的多光譜圖像採集處理電路還可用於其他各種金融設備,例如存取款機、清分機、票據鑑偽裝置等。
[0015]本發明的優點:成本低、圖像採集速度快、工作穩定且數據處理能力強。【專利附圖】
【附圖說明】
[0016]圖1為多光譜圖像採集處理電路的結構示意圖。
[0017]圖2為附圖1中電源電路的結構示意圖。
【具體實施方式】
[0018]以下結合附圖詳細描述本發明的技術方案。本發明實施例僅用以說明本發明的技術方案而非限制,儘管參照較佳實施例對本發明進行了詳細說明,本領域的普通技術人員應當理解,可以對發明的技術方案進行修改或者等同替換,而不脫離本發明技術方案的精神和範圍,其均應涵蓋在本發明的權利要求範圍中。
[0019]圖1示出了本發明提供的點驗鈔機中的多光譜圖像採集處理電路的結構示意圖,該電路包括CIS圖像傳感器1、CIS接口連接器2、CIS圖像信號模數轉換器3,其中CIS圖像傳感器I選用三通道的線陣CXD傳感器,CIS圖像信號模數轉換器3採用HT82V26晶片,其用於將CIS圖像傳感器I獲得的圖像信號由模擬信號的形式轉換為數位訊號的形式,FPGA4採用EP2C15A晶片,其將CIS圖像信號模數轉換器3輸出的信號轉換為圖像矩陣。
[0020]FPGA4外接一顆串行存儲器EPCS16,用於存儲FPGA4的程序,此外FPGA4還可以引出一個RS-232串口,以實現與外部設備的通信。
[0021]數位訊號處理器5選用型號為TMS320C6418的晶片,其與FPGA4相連,用於將FPGA4處理後的圖像信號進行處理,同時也可以通過FPGA4向CIS圖像傳感器I發出控制信號,以控制CIS光源的光譜或設置CIS輸出圖像的解析度。
[0022]數位訊號處理器5外接一顆SDRAM (同步動態隨機存儲器)存儲晶片和一顆FLASH存儲晶片,用於存儲數位訊號處理器5的執行程序及工作參數。
[0023]圖2為本發明中多光譜圖像採集處理電路中電源電路的結構示意圖,該電路接入+5V的直流電源輸入,分別接至3個DC-DC轉換器,DC-DC轉換器選用MAX1951,通過第一MAX1951產生+3.3V直流,通過第二 MAX1951產生+1.2V直流,為DSP內核供電;通過第三MAX1951產生1.4V直流,為FPGA內核供電;
[0024]同時為了降低電源噪聲,分別在第一 MAX1951後和+5V直流電源後接入π型濾波隔離電路為CIS內部邏輯電路和CIS圖像傳感器的LED和CIS圖像信號模數轉換器供電。
【權利要求】
1.一種帶有多光譜圖像採集處理電路的點驗鈔機,由機體、點鈔裝置、驗鈔裝置、電機、電機驅動電路組成,其特徵在於:機體上帶有多光譜圖像採集處理電路,所述的多光譜圖像採集處理電路由電源電路、圖像採集電路和圖像處理電路構成;圖像採集電路包括CIS圖像傳感器、CIS接口連接器、CIS圖像信號模數轉換器、FPGA,所述的CIS圖像傳感器通過CIS接口連接器與CIS圖像信號模數轉換器、FPGA依次相連;圖像處理電路包括數位訊號處理器、SDRAM存儲器和FLASH存儲器;SDRAM存儲器和FLASH存儲器外接在所述的數位訊號處理器上;FPGA連接所述的數位訊號處理器。
2.根據權利要求1所述的帶有多光譜圖像採集處理電路的點驗鈔機,其特徵在於:所述的CIS圖像傳感 器為三通道的線陣CXD傳感器。
【文檔編號】G07D13/00GK103903335SQ201410143070
【公開日】2014年7月2日 申請日期:2014年4月10日 優先權日:2014年4月10日
【發明者】江浩, 尤新革, 姚雅, 李方震, 周春然 申請人:華中科技大學