柵極驅動電路及液晶顯示裝置的製作方法
2023-11-06 06:38:07

本發明涉及顯示技術領域,尤其涉及一種柵極驅動電路及液晶顯示裝置。
背景技術:
隨著平板顯示技術的發展,高解析度、高對比度、高刷新速率、窄邊框、薄型化已成為平板顯示發展趨勢。目前液晶顯示仍為平板顯示的主流產品。為了實現液晶面板的窄邊框、薄型化和低成本,柵極驅動電路(Gate Driver On Array,簡稱GOA)的開發與應用已相對成熟。
如圖1所示為現有技術中8時鐘驅動GOA電路架構。其中GOA單元電路如圖2所示,包括:上拉控制模塊a、上拉模塊b、下拉模塊c、下拉維持模塊d和下拉維持模塊e。當G(N-5)為高電位時,Q(N)被充電拉高,此時T21被打開,CLK高電位將G(N)上拉輸出高電位掃描信號,當G(N+5)為高電位時,下拉模塊將G(N)和Q(N)同時拉低,下拉維持模塊的工作點電位為Q(N)低電位和LC1(或LC2)高電位,其中LC1和LC2的周期為2倍幀周期,佔空比為1/2的低頻信號,LC1和LC2相位相差1/2周期,GOA控制時序如圖3所示。
為了進一步簡化GOA電路驅動控制信號,降低驅動成本及面板邏輯功耗,亟需一種柵極驅動電路來實現上述目標。
技術實現要素:
本發明提供一種柵極驅動電路及液晶顯示裝置,用以解決現有技術中GOA電路驅動控制信號較多,驅動成本較大的技術問題。
本發明一方面提供一種柵極驅動電路,包括:GOA信號驅動模塊、選擇模塊以及GOA單元,其中,GOA信號驅動模塊用於產生N路原始驅動信號,並將N路原始驅動信號傳送給選擇模塊,選擇模塊用於接收GOA信號驅動模塊傳送的N路原始驅動信號,並對N路原始驅動信號進行處理,以獲得M路GOA驅動信號,再將M路GOA驅動信號傳送給GOA單元;M大於N。
進一步的,GOA信號驅動模塊包括用於發出第一控制信號的第一控制信號產生器、用於發出第二控制信號的第二控制信號產生器以及用於發出N路原始驅動信號的原始驅動信號產生器。
進一步的,選擇模塊包括第一MOS管、第二MOS管、第三MOS管、第四MOS管、用於輸出GOA驅動信號的第一信號輸出子模塊和第二信號輸出子模塊,其中,第一MOS管的柵極與第二MOS管的柵極均與第一控制信號產生器連接;第三MOS管的柵極與第四MOS管的柵極均與第二控制信號產生器電連接;第一MOS管的源極、第二MOS管的源極、第三MOS管的源極和第四MOS管的源極均與原始驅動信號產生器連接;第一MOS管的漏極和第四MOS管的漏極均與第一信號輸出子模塊相連;第二MOS管的漏極和第三MOS管的漏極均與第二信號輸出子模塊相連。
進一步的,M的值為N值的兩倍。
進一步的,原始驅動信號產生器用於產生4路原始驅動信號,第一信號輸出子模塊和第二信號輸出子模塊分別輸出4路GOA驅動信號。
進一步的,第一信號輸出子模塊和第二信號輸出子模塊分別與4個GOA單元連接,以將4路GOA驅動信號傳送給與其連接的GOA單元,其中,每一個GOA單元接收一路GOA驅動信號。
進一步的,第一MOS管和第三MOS管為P型MOS管,第二MOS管和第四MOS管為N型MOS管。
本發明另一方面提供一種液晶顯示裝置,包括上述柵極驅動電路,以及與柵極驅動電路連接的顯示面板。
上述柵極驅動電路及液晶顯示裝置,通過選擇模塊將N路原始驅動信號處理後,輸出M路GOA驅動信號,由於M大於N,可在不影響驅動效果的前提下減少原始驅動信號,從而簡化柵極驅動電路的硬體配置,降低驅動成本和面板邏輯功耗。
附圖說明
在下文中將基於實施例並參考附圖來對本發明進行更詳細的描述。其中:
圖1為現有技術中的8時鐘驅動GOA電路架構;
圖2為與圖1對應的GOA單元電路圖;
圖3為與圖2對應的GOA單元的控制時序圖;
圖4為本發明一實施例提供的柵極驅動電路結構示意圖;
圖5為本發明另一實施例提供的柵極驅動電路結構示意圖;
圖6為本發明又一實施例提供的柵極驅動電路結構示意圖;
圖7為本發明一實施例提供的GOA信號驅動模塊產生的各信號的時序圖;
圖8為本發明一實施例提供的選擇模塊輸出的各信號的時序圖。
在附圖中,相同的部件使用相同的附圖標記。附圖並未按照實際的比例繪製。
具體實施方式
下面將結合附圖對本發明作進一步說明。
請參考圖4,本發明實施例提供一種柵極驅動電路,包括:GOA信號驅動模塊1、選擇模塊2以及GOA單元3。其中,GOA信號驅動模塊1用於產生N路原始驅動信號,並將N路原始驅動信號傳送給選擇模塊2,選擇模塊2用於接收GOA信號驅動模塊1傳送的N路原始驅動信號,並對N路原始驅動信號進行處理,以獲得M路GOA驅動信號,再將M路GOA驅動信號傳送給GOA單元3,M大於N。優選的,M的值為N值的兩倍,即M=2N。
上述柵極驅動電路,通過選擇模塊2將N路原始驅動信號處理後,輸出M路GOA驅動信號,M大於N,可在不影響驅動效果的前提下減少原始驅動信號,從而簡化柵極驅動電路的硬體配置,降低驅動成本和面板邏輯功耗。
在本發明一個具體實施例中,GOA信號驅動模塊1包括用於發出第一控制信號的第一控制信號產生器11、用於發出第二控制信號的第二控制信號產生器12以及用於發出N路原始驅動信號的原始驅動信號產生器13。
請參考圖5,在本發明另一個具體實施例中,選擇模塊2包括第一MOS管MOS1、第二MOS管MOS2、第三MOS管MOS3、第四MOS管MOS4、用於輸出GOA驅動信號的第一信號輸出子模塊21和第二信號輸出子模塊22,其中,第一MOS管MOS1的柵極與第二MOS管MOS2的柵極均與第一控制信號產生器11連接;第三MOS管MOS3的柵極與第四MOS管MOS4的柵極均與第二控制信號產生器12電連接;第一MOS管MOS1的源極、第二MOS管MOS2的源極、第三MOS管MOS3的源極和第四MOS管MOS4的源極均與原始驅動信號產生器13連接;第一MOS管MOS1的漏極和第四MOS管MOS4的漏極均與第一信號輸出子模塊21相連;第二MOS管MOS2的漏極和第三MOS管MOS3的漏極均與第二信號輸出子模塊22相連。第一MOS管和第三MOS管為P型MOS管,第二MOS管和第四MOS管為N型MOS管。MOS管即為在集成電路中絕緣性場效應管。
在本發明一個具體實施例中,原始驅動信號產生器13用於產生4路原始驅動信號,第一信號輸出子模塊21和第二信號輸出子模塊22分別輸出4路GOA驅動信號。具體的,如圖6、圖7所示。原始驅動信號產生器13產生4路信號,分別為CLK_a、CLK_b、CLK_c、CLK_d,當第一控制信號產生器11產生的第一控制信號CTL1為高電位,第二控制信號產生器12產生的第二控制信號CTL2為低電位時,第一信號輸出子模塊21依次輸出CLK_a、CLK_b、CLK_c、CLK_d的時鐘高電位,即信號CLK1、CLK2、CLK3和CLK4。當第一控制信號產生器11產生的第一控制信號CTL1為低電位,第二控制信號產生器12產生的第二控制信號CTL2為高電位時,第二信號輸出子模塊22依次輸出CLK_a、CLK_b、CLK_c、CLK_d的時鐘高電位,即信號CLK5、CLK6、CLK7和CLK8。輸出波形如圖8所示。
第一信號輸出子模塊21和第二信號輸出子模塊22分別與4個GOA單元3連接,以將4路GOA驅動信號傳送給與其連接的GOA單元3,其中,每一個GOA單元3接收一路GOA驅動信號。具體的,第一信號輸出子模塊21和第二信號輸出子模塊22分別連接4個不同的GOA單元3,以使每個GOA單元3隻接收一路GOA驅動信號。
本發明實施例還提供一種液晶顯示裝置,包括上述實施例中的柵極驅動電路,以及與柵極驅動電路連接的顯示面板。
雖然已經參考優選實施例對本發明進行了描述,但在不脫離本發明的範圍的情況下,可以對其進行各種改進並且可以用等效物替換其中的部件。尤其是,只要不存在結構衝突,各個實施例中所提到的各項技術特徵均可以任意方式組合起來。本發明並不局限於文中公開的特定實施例,而是包括落入權利要求的範圍內的所有技術方案。