一種單晶片時序復位多通道一體化電源電路的製作方法
2023-10-17 00:25:19 2
專利名稱:一種單晶片時序復位多通道一體化電源電路的製作方法
技術領域:
一種單晶片時序復位多通道一體化電源電路技術領域[0001 ] 本實用新型涉及一種經濟型電源電路,特別涉及一種新型單晶片時序復位多通道一體化電源電路。
背景技術:
[0002]數位訊號處理(DSP)技術是當今高科技數碼產業的基礎,美國TI公司的TMS 320系列DSP晶片以其較高的性能性價比,佔據了 DSP市場的巨大份額。TMS 320系列DSP晶片擁有三大子系列:TMS320C2000、TMS320C5000 和 TMS320C6000.[0003]數字系統供電電源的設計是DSP應用系統設計的一個重要組成部分。在整個DSP系統設計當中,電源的設計應該放在最後完成。只有當整個系統的其他部分已經確定,且器件的型號均已選好之後,才能獲得所需的功率、電流、電壓等的具體信息,從而決定電源系統應選取的器件,採用合適的方案來實現。[0004]現有DSP系統中的電源各類很多,但可以將其分為兩大類:數字電源和模擬電源。使用時,數字電源和模擬電源要獨立供電,通常,模擬電路對電源的要求比數字電路要高,以保證模擬電路和的線性度、低噪聲。[0005]多電源工作不僅需要電壓轉換器件,還需要在模擬電源和數字電源間、模擬地和數字地間加濾波電路,以減少電源上的噪聲。[0006]電路設計方面,由於DSP工作頻率越來越高,小型化,封裝密集化趨勢明顯。另外對電路布線、器件分布都有很強的電磁兼容要求。[0007]有些雙電源工作的DSP晶片要求兩個電源的供電時序有先後,在電源電路中要設法保證這一上電時序。實用新型內容[0008]本實用新型所要解決的技術問題是提供一種單晶片時序復位多通道一體化電源電路,以解決現有技術所存在的問題和缺點,使電路數字電源和模擬電源獨立供電,時序可控,濾波效果優秀,電磁兼容性優秀,集成度高。[0009]本實用新型解決上述技術問題的技術方案如下:一種單晶片時序復位多通道一體化電源電路,包括電源轉換晶片、供電電源濾波電路、時序控制電路;[0010]所述時序控制電路與電源轉換晶片的使能引腳連接,用來控制電源轉換晶片的電源輸出端的電源輸出時序,使能引腳ENSM2使能,電源轉換晶片電源輸出端輸出電源;[0011 ] 所述供電電源濾波電路與電源轉換晶片的電源輸入端連接,用以濾除供電電源的噪聲。[0012]進一步,所述時序控制電路包括三極體Ql、三極體Q2和特徵電容C121,所述三極體Q2的基極連接分壓電阻R19和分壓電阻R31,所述特徵電容C121與分壓電阻R31並聯,用以控制三極體Q2導通時間,所述三極體Q2的集電極通過限流電阻R 32與電源相連,同時通過限流電阻R65與三極體Ql的基極連接,所述三極體Ql的發射極直接連接電源,所述三極體Ql的集電極與電源轉換晶片的使能引腳ENSW2連接,同時通過限流電阻R 33連接到地。進一步,電源轉換晶片的電源輸出端連接有用來濾除輸出電源的噪聲旁路電容。本實用新型的有益效果是:濾波電路和旁路電容濾除多種頻率成分開關噪聲以平滑電源噪聲,時序控制電路確保了上電次序遵循堆棧原則,可通過改變C121的大小可以改變核電壓輸出與I/O電壓輸出的間隔時間。本發明實現數字電源和模擬電源獨立供電,滿足模擬電路的線性度、低噪聲要求,濾波效果優秀,電磁兼容性優秀,集成度高,具有經濟性、多通道、低噪聲等特徵。
圖1為本實用新型單晶片時序復位多通道一體化電源電路圖;圖2為本實用新型供電電源濾波電路圖。
具體實施方式
以下結合附圖對本實用新型的原理和特徵進行描述,所舉實例只用於解釋本實用新型,並非用於限定本實用新型的範圍。如圖1所示,電源轉換晶片U2左邊虛線框部分A為時序控制電路,包括三極體Ql、三極體Q2、特徵電容C121,電源轉換晶片右邊虛線框為兩個降壓斬波電路。當電源轉換晶片U2的第一路低壓差電源使能引腳PWREN使能以後,第一路低壓差電源LDOl輸出3.3V,使能降壓斬波電路BUCKl輸出核電壓1.2V,輸出1.2V以後導通三極體Q2,接著導通三極體Q1,使能降壓斬波電路BUCK2輸出3.3V電壓,確保了 DSP的正確上電順序。通過改變三極體Q2的基極旁路電容C121的大小可以改變核電壓輸出與I/O電壓輸出的間隔時間,當所有電壓全部輸出以後,NPOP電源晶片的上電復位引腳(NPOP)輸出一個低脈衝復位DSP,從而確保了 DSP各個供電電壓正確的上電順序。圖2為供電電源濾波電路,可濾除多種頻率成分開關噪聲和波紋以平滑電源噪聲。以上所述僅為本實用新型的較佳實施例,並不用以限制本實用新型,凡在本實用新型的精神和原則之內,所作的任何修改、等同替換、改進等,均應包含在本實用新型的保護範圍之內。
權利要求1.一種單晶片時序復位多通道一體化電源電路,其特徵在於,包括電源轉換晶片、供電電源濾波電路、時序控制電路; 所述時序控制電路與電源轉換晶片的使能引腳連接,控制電源轉換晶片的電源輸出端的電源輸出時序; 所述供電電源濾波電路與電源轉換晶片的電源輸入端連接。
2.根據權利要求1所述一種單晶片時序復位多通道一體化電源電路,其特徵在於,所述時序控制電路包括三極體Q1、三極體Q2和特徵電容C121,所述三極體Q2的基極連接分壓電阻R19和分壓電阻R31,所述特徵電容C121與分壓電阻R31並聯,用以控制三極體Q2導通時間,所述三極體Q2的集電極通過限流電阻R32與電源相連,同時通過限流電阻R65與三極體Ql的基極連接,所述三極體Ql的發射極直接連接電源,所述三極體Ql的集電極與電源轉換晶片的使能引腳連接,同時通過限流電阻R33連接到地。
3.根據權利要求1所述一種單晶片時序復位多通道一體化電源電路,其特徵在於,所述電源轉換晶片的電源輸出端連接有用來濾除輸出電源的噪聲旁路電容。
專利摘要本實用新型涉及一種單晶片時序復位多通道一體化電源電路,其包括電源轉換晶片、供電電源濾波電路、時序控制電路,時序控制電路與電源轉換晶片的使能引腳連接,供電電源濾波電路與電源轉換晶片電源輸入端連接,時序控制電路包括三極體Q1、三極體Q2和特徵電容C121,時序控制電路確保了上電次序遵循堆棧原則,可通過改變特徵電容C121的大小來改變核電壓輸出與I/O電壓輸出的間隔時間。本實用新型實現數字電源和模擬電源獨立供電,滿足模擬電路的線性度、低噪聲要求,濾波效果優秀,電磁兼容性優秀,集成度高,具有經濟性、多通道、低噪聲等特徵。
文檔編號H02M3/06GK202978698SQ20122065894
公開日2013年6月5日 申請日期2012年12月4日 優先權日2012年12月4日
發明者紀曉輪, 陳江偉, 唐平, 劉漢權, 賈偉偉, 禚莉 申請人:江蘇國電南自海吉科技有限公司