微波帶寬摺疊接收編碼控制電路的製作方法
2023-06-08 02:03:26 2
專利名稱:微波帶寬摺疊接收編碼控制電路的製作方法
技術領域:
本實用新型涉及一種微波帶寬摺疊接收編碼控制電路。
背景技術:
目前,微波接收機按結構可分為晶體視頻接收機、外差接收機、瞬時測頻接收機、 信道化接收機、微掃接收機和聲光(布喇格盒)接收機。晶體視頻接收機,不能輸出頻率 信息,交疊信號出錯;外差接收機,頻帶窄,截獲概率低,特別是捷變頻信號;瞬時測頻接收 機,對頻率分集信號、交疊信號,時常輸出錯誤頻率,且不能給出標誌;信道化接收機,體積 大成本高,輸出信號處理難;微掃(壓縮)接收機和聲光(布喇格盒)接收機取決於器件 技術發展程度,目前這種技術程度不能滿足接收機的需要,因此運用也很少。面對密集而復 雜的雷達信號環境,不得不採用多種接收機於一體,折衷滿足現實需求。能瞬時測頻、具有 頻帶寬、頻率選擇性好、截獲概率高、適應雷達能力強、易於實現數位化等優點是微波接收 機的發展和研究方向。在微波帶寬摺疊接收機的摺疊接收電路中,需要將檢波交流放大後的子帶信號轉 換為可以控制微波開關的控制信號,並同時得到摺疊處理過程中的摺疊碼以及標識信息, 因此,必須設計一種編碼控制組件來達到微波帶寬摺疊接收所需要的目的。
實用新型內容本實用新型的目的在於解決現有微波摺疊接收電路的需求,提供一種能將子 帶信號轉換為可以控制微波開關的控制信號,並同時得到摺疊處理過程中的信號標誌、子 帶編碼,最終得到信號特徵頻率即子帶編碼的順序排列。本實用新型的目的是通過以下技術方案實現的微波帶寬摺疊接收編碼控制電 路,其特徵在於它包括子帶標識寄存器Dil、子帶標識寄存器Ditl、非門Gil、或門Gitl以及或 門Gi2 ;子帶標識寄存器Dil和子帶標識寄存器Ditl均是D觸發器;子帶標識寄存器Dil的輸 出dn,分別連接到或門Gitl、或門Gi2的一個輸入端和子帶標識寄存器Ditl的D端;子帶標識 寄存器Ditl的輸出di(l,分別連接到或門Gitl、或門Gi2的另一個輸入端和子帶標識寄存器Dil 的D端,子帶標識寄存器Dil和子帶標識寄存器Ditl的異步復位端與復位信號r相連;Gi2輸 出信號標誌Si ;Gi0的輸出分兩路,一路輸出控制信號Citl,另一路經非門Gil後再輸出控制信 號Cil和摺疊碼Hli。本實用新型的有益效果是微波帶寬摺疊接收編碼控制器實現了把子帶信號轉換 為可以控制微波開關的控制信號的目的,並同時得到了摺疊處理過程中的標識信息、子帶 編碼,最終得到信號特徵頻率即子帶編碼的順序排列。
圖1微波帶寬摺疊接收編碼控制器的邏輯結構圖。具體實施例
以下結合附圖進一步描述本實用新型的技術方案如圖1,微波帶寬摺疊接收編 碼控制電路,其特徵在於它包括子帶標識寄存器Dil、子帶標識寄存器Ditl、非門Gil、或門Gitl 以及或門Gi2 ;子帶標識寄存器Dil和子帶標識寄存器Ditl均是D觸發器,子帶標識寄存器Dil 的輸出分別連接到或門Gitl和或門Gi2的一個輸入端和子帶標識寄存器Ditl的D端;子帶標 識寄存器Ditl的輸出分別連接到或門Gitl和或門Gi2的另一個輸入端和子帶標識寄存器Dil的 D端;子帶標識寄存器Dil和子帶標識寄存器Ditl的異步復位端c連接外部復位控制信號r ; 子帶標識寄存器Dil和子帶標識寄存器Ditl的時鐘輸入端CPpCPci,分別接高子帶輸出的脈衝 信號Clail和低子帶輸出的脈衝信號Ckitl ;Gi2輸出信號標誌Si,Gi0的輸出分兩路,一路直接 輸出控制信號Citl,另一路經非門Gil後再輸出控制信號Cil和摺疊碼ffli。編碼控制電路由外部復位信號r異步復位,復位後編碼控制電路的輸出Si=0, Ci0=LCil=OjIiii=O,並且,由於ckn=0,Ckitl=O,所以Dil,Di0時刻準備著接收信號dan和dai0。當信號(!知先輸入時,如圖1,Clail將子帶標識寄存器Dil置「1」,輸出dn=l 首先 關閉低子帶標識寄存器Ditl,因為dn=l,破壞了 Ditl的D端的有效低電平其次,dn=l通過或 門Gi2,輸出信號標誌Si=I ;第三,dn=l或門Gi0無輸出Ci0=O ;第四,Ci0=O通過非門Gil,輸出
Cil=I, Iiii=I0當daiQ先輸入信號時,如圖1,daiQ將子帶標識寄存器Ditl置「1」,輸出di0=l 首先 關閉髙子帶標識寄存器Dil,因為di(l=l,破壞了 Dil的D端的有效低電平其次,di0=l通過或 門Gi2,輸出信號標誌Si=I ;第三,diQ=l通過或門Gitl,保持輸出Citl=I ;第四,Ci0=I通過非門 Gil,輸出 Cil=OjHii=O0當Clail和Ckitl同時輸入信號時,如圖1,子帶標識寄存器Ditl和Dil同時被置「1」, 輸出dn=l,di0=l 首先同時關閉髙、低子帶標識寄存器Dn、Ditl ;其次,di(1=l,di0=l同時通過 或門Gi2,輸出信號標誌Si=I ;第三,diQ=l,diQ=l通過或門Gitl,保持輸出Citl=I ;第四,Citl=I通 過非門Gil,輸出cn=0,Hii=0。
權利要求1.微波帶寬摺疊接收編碼控制電路,其特徵在於它包括子帶標識寄存器Dil、子帶標 識寄存器Ditl、非門Gil、或門Gitl以及或門Gi2,子帶標識寄存器Dil和子帶標識寄存器Ditl均 是D觸發器;子帶標識寄存器Dil的輸出分別連接到或門Gitl、或門Gi2的一個輸入端和子帶 標識寄存器Ditl的D端;子帶標識寄存器Ditl的輸出分別連接到或門GiO、或門Gi2的另一個 輸入端和子帶標識寄存器Dil的D端,子帶標識寄存器Dil和子帶標識寄存器Ditl的異步復 位端C連接外部復位信號r,子帶標識寄存器Dil和子帶標識寄存器Ditl的時鐘輸入端cPl、 cpQ,分別接高子帶輸出的脈衝信號Clail和低子帶輸出的脈衝信號Ckitl ; Gi2輸出信號標識 Si, Gi0輸出控制信號Citl,Ci0經非門Gil後輸出控制信號Cil和摺疊碼ffli。
專利摘要本實用新型公開了一種微波帶寬摺疊接收編碼控制電路,它包括子帶標識寄存器Di1、子帶標識寄存器Di0、非門Gi1、或門Gi0以及或門Gi2,子帶標識寄存器Di1和子帶標識寄存器Di0均是D觸發器,Di1的輸出分別連接到或門Gi0和或門Gi2的一個輸入端和Di0的觸發端,Di0的輸出分別連接到或門Gi0和或門Gi2的另一個輸入端和Di1的觸發端,Gi2直接輸出信號標識si,Gi0的輸出分兩路,一路直接輸出控制信號Ci1,另一路經非門Gi1後再輸出控制信號Ci0和摺疊碼mi。本實用新型的功能是實現產生微波帶寬摺疊接收電路所需要的控制信號摺疊碼以及標識信息。
文檔編號H03M7/00GK201893775SQ20102064368
公開日2011年7月6日 申請日期2010年12月7日 優先權日2010年12月7日
發明者周紹槐, 楊松 申請人:成都雷思特電子科技有限責任公司