一種amoled像素電路的製作方法
2023-07-27 02:35:56 3
一種amoled像素電路的製作方法
【專利摘要】本發明提供了一種AMOLED像素電路,可實現兩個驅動電晶體交替驅動OLED器件,此驅動辦法可有效控制像素電路中驅動電晶體的閾值電壓偏移的現象。
【專利說明】—種AMOLED像素電路
【技術領域】
[0001]本發明提供了一種AMOLED像素電路。
【背景技術】
[0002]AMOLED顯示技術因其高色度域,高響應速度,更輕薄等特點,目前正取代IXD技術而逐漸成為下一代顯示【技術領域】有力的競爭者。
[0003]目前採用LTPS器件驅動的AMOLED顯示技術已經量產。
[0004]OLED是電流器件,同樣的顯示信號,如果驅動電晶體的特性如閾值或遷移率等有差異,則在顯示上會體現出來。
[0005]LTPS的ELA (準分子雷射退火)工藝由於設備基臺移動速度等的不均一性,退火後的多晶矽的特性隨之出現不均一性,在顯示的時候會出現不均一。
[0006]當前LTPS ELA不均問題的解決方法是在像素內做閾值電壓補償電路,以降低不均一性的程度。請參考圖1。
[0007]當前的像素內做閾值電壓補償沒有辦法做到電流完全一致的效果。另外,LTPS工藝的成本也比傳統的非晶矽要較高得多。
[0008]非晶態半導體器件沒有ELA工藝,特性均一性較LTPS好。
[0009]非晶態半導體器件在長時間加電壓後,會出閥值電壓漂移的問題,導致目前非晶態半導體器件無法適用在OLED器件上。
【發明內容】
[0010]本發明提供了一種AMOLED像素電路,可實現兩個驅動電晶體交替驅動OLED器件,以達到有效控制像素電路中驅動電晶體的閾值電壓偏移的現象的目的。
[0011]如圖2所示,柵信號Gl與G2先控制Tl與T3打開,Datal與Data2為狀態相反的兩信號,Datal通過Tl寫入Cl,Data2通過T3寫入C2,然後柵信號Gl與G2控制Tl與T3關閉,此時驅動電晶體T2與T4分別為打開與關斷狀態。下一幀時,交換Datal與Data2數據的狀態,電晶體T4與T2的打開關斷狀態交替。
[0012]Gl與G2可為同一信號同時控制寫入不同狀態的Datal和Data2。也可先後控制Gl和G2,若Gl與G2不為同時開啟,則可將Datal與Data2共用數據線,在時間上分別寫入Datal 和 Data2 信號。
[0013]【專利附圖】
【附圖說明】:
附圖1為當前主流的LTPS AMOLED 7T1C閾值電壓補償電路原理圖。
[0014]附圖2為本發明的4T2C非晶態半導體交流驅動電路原理圖。
[0015]【具體實施方式】
下面介紹的是本發明的多個實施例中的一部份,旨在提供對本發明的基本了解,並不旨在確認本發明的關鍵或決定性要素或限定所要保護的範圍。根據本發明的技術方案,在不變更本發明的實質精神下,可以相互替換而得到其他的實現方式。如源漏極只是作為電極的區分,物理上是對稱結構,可調換。另如非晶矽薄膜電晶體源漏兩極與柵極之間存在的電容,在本電路基礎上,在任何電晶體的柵源之間或柵漏之間加任意大小電容的電路均包括在本電路發明的範圍內。再如,電容的串並聯後仍為電容,電晶體的串並後仍為電晶體電路特性等,任何電路若等效電路與本發明電路相同,仍在本電路的發明範圍之內。
[0016]本發明的一實施例,請參考圖2,包括狀態寫入非晶矽薄膜電晶體Tl和T3,狀態儲存電容Cl和C2,OLED驅動電晶體T2和T4,OLED顯示器件D1,其中,Dl的一端接到低電壓Cathode,Dl的另一端連接到T2的源極和T4的源極,T2的漏極和T4的漏極接到高電壓Vdd, T2的柵極連接到電容Cl的一端,Cl的另一端連接到一固定電位,T2的柵極連接到Tl的源極,Tl的柵極連接柵驅動信號Gl,Tl的漏極連接到數據信號Datal,T4的柵極連接到電容C2的一端,C2的另一端連接到一固定電位,T4的柵極還連接到T3的源極,T3的柵極連接柵驅動信號G2,T3的漏極連接到數據信號Data2。柵信號Gl與G2先控制Tl與T3打開,Datal與Data2為狀態相反的兩信號,Datal通過Tl寫入Cl,Data2通過T3寫入C2,然後柵信號Gl與G2控制Tl與T3關閉,此時驅動電晶體T2與T4分別為打開與關斷狀態。下一幀時,交換Datal與Data2數據的狀態,電晶體T4與T2的打開關斷狀態交替。
【權利要求】
1.一種AMOLED顯示器件交替驅動像素電路,狀態寫入電晶體Tl和T3,狀態儲存電容Cl和C2,OLED驅動電晶體T2和T4,OLED顯示器件Dl,其中,Dl的一端接到低電壓Cathode,Dl的另一端連接到T2的源極和T4的源極,T2的漏極和T4的漏極接到高電壓Vdd,T2的柵極連接到電容Cl的一端,Cl的另一端連接到一固定電位,T2的柵極還連接到Tl的源極,Tl的柵極連接柵驅動信號G1,Tl的漏極連接到數據信號Datal,T4的柵極連接到電容C2的一端,C2的另一端連接到一固定電位,Τ4的柵極還連接到Τ3的源極,Τ3的柵極連接柵驅動信號G2,Τ3的漏極連接到數據信號Data2。
2.權利要求一所述的像素電路,其特徵在於,所述的電晶體為非晶矽薄膜電晶體或氧化物半導體電晶體。
3.權利要求一所述的像素電路,其特徵在於,電晶體T2和T4的狀態為交替打開。
【文檔編號】H01L27/32GK103927991SQ201410175055
【公開日】2014年7月16日 申請日期:2014年4月29日 優先權日:2014年4月29日
【發明者】何東陽 申請人:何東陽