單板數位化壓擴系統的製作方法
2023-04-30 12:11:36 1
專利名稱:單板數位化壓擴系統的製作方法
技術領域:
本實用新型涉及到無線通訊設備技術領域,特別涉及單板數位化壓擴系統。
背景技術:
隨著科技的發展,無線電通信技術在人們的生活中應用廣泛,目前邊遠鄉鎮對移動通信的需求日益提高,這些地方地域廣、地形複雜,通信質量差,若採用原有的直放站方式進行網絡建設,存在著初期投資成本高,投資成本回收時間長,甚至無法回收的情況,且偏遠地區距離城鎮較遠,難以接收到來自城鎮的基站信號,若採用基站原頻率信號,則易受外界環境的影響,無線傳播路徑損耗較大,且山區地形複雜,信號容易被阻擋。中國專利號為201020534822. 5的專利文章公開了ー種多載波數字壓擴選頻移頻 裝置,所述多載波數字壓擴選頻移頻裝置包括近端機和遠端機,所述近端機包括第一下行低噪聲放大模塊、第一下行數字選頻變頻模塊、第一下行功放模塊、第一上行低噪聲放大模塊、第一上行數字選頻變頻模塊、第一上行功放模塊和兩個近端雙エ器,所述遠端機包括第ニ下行低噪聲處理模塊、第二下行數字選頻變頻模塊、第二下行功放模塊、第二上行低噪聲處理模塊、第二上行數字選頻變頻模塊、第二上行功放模塊和兩個遠端雙エ器,所述近端機的其中一個近端雙エ器與第一下行低噪聲放大模塊的輸入端和第一上行功放模塊的輸出端相連接,所述第一下行低噪聲放大模塊的輸出端與第一下行數字選頻變頻模塊的輸入端相連接,所述第一上行功放模塊的輸入端與第一上行數字選頻變頻模塊的輸出端相連接,所述第一下行數字選頻變頻模塊的輸出與第一下行功放模塊的輸入相連接,所述第一上行數字選頻變頻模塊的輸入端與第一上行低噪聲放大模塊的輸出端相連接,所述第一下行功放模塊的輸出端和第一上行低噪聲放大模塊的輸入端均與另ー個近端雙エ器相連接;所述遠端機其中一個遠端雙エ器與第二下行低噪聲放大模塊的輸入端和第二上行功放模塊的輸出端相連接,所述第二下行低噪聲放大模塊的輸出端與第二下行數字選頻變頻模塊的輸入端相連接,所述第二上行功放模塊的輸入端與第二上行數字選頻變頻模塊的輸出端相連接,所述第二下行數字選頻變頻模塊的輸出與第二下行功放模塊的輸入相連接,所述第二上行數字選頻變頻模塊的輸入端與第二上行低噪聲放大模塊的輸出端相連接,所述第二下行功放模塊的輸出端和第二上行低噪聲放大模塊的輸入端均與另ー個遠端雙エ器相連接;所述近端機與遠端機利用中繼天線通過射頻網絡相連接;所述多載波數字壓擴選頻移頻裝置採用中頻作為中繼傳輸頻率,利用200M中繼信號的繞射特性繞過山峰等阻擋物,快捷經濟地實現複雜地形的信號的覆蓋,有效的解決了多丘陵、多山、森林等地區的信號覆蓋弱問題,但是所述多載波數字壓擴選頻移頻裝置在信號處理時並不是全部為數位化處理,因此在信號的處理過程中會増加信號的噪聲,降低了信號的質量,且結構較為複雜。
發明內容因此,針對上述的問題,本實用新型提出一種結構簡單,不會增加信號噪聲且能夠有效的解決邊遠地區信號覆蓋弱的問題的單板數位化壓擴系統。[0005]為實現上述技術問題,本實用新型採取的解決方案為單板數位化壓擴系統,包括近端機和遠端機,所述近端機包括接收天線、第一中繼天線、第一近端雙工器、第一下行模數轉換器、第一下行數模轉換器、第一上行數模轉換器、第一上行模數轉換器、第一 FPGA處理器和第二近端雙工器,所述遠端機包括第二中繼天線、重發天線、第一遠端雙工器、第二下行模數轉換器、第二下行數模轉換器、第二上行數模轉換器、第二上行模數轉換器、第二FPGA處理器和第二遠端雙工器、;所述近端機的接收天線與第一近端雙工器相連接,且第一近端雙工器還分別與第一下行模數轉換器輸入端和第一上行數模轉換器的輸出端相連接,所述第一下行模數轉換器的輸出端和第一上行數模轉換器的輸入端均與第一 FPGA處理器相連接,所述第一 FPGA處理器還分別與第一下行數模轉換器的輸入端和第一上行模數轉換器的輸出端相連接,所述第一下行數模轉換器的輸出端和第一上行模數轉換器的輸入端均與第二近端雙工器相連接,且第二近端雙工器與第一中繼天線相連接;所述遠端機的第二中繼天線與第一遠端雙工器相連接,且第一遠端雙工器還分別與第二下行模數轉換器輸入端和第二上行數模轉換器的輸出端相連接,所述第二下行模數轉換器的輸出端和第二上行數模轉換器的輸入端均與第二 FPGA處理器相連接,所述第二 FPGA處理器還分別與第二 下行數模轉換器的輸入端和第二上行模數轉換器的輸出端相連接,所述第二下行數模轉換器的輸出端和第二上行模數轉換器的輸入端均與第二遠端雙工器相連接,且第二遠端雙工器與重發天線相連接。進一步的是所述第一 FPGA處理器和第二 FPGA處理器均設有USB接口。進一步的是所述第一 FPGA處理器和第二 FPGA處理器均設有數字光纖輸出接口。通過採用前述技術方案,本實用新型的有益效果是如上所述設計的單板數位化壓擴系統,接收的模擬信號直接通過模數轉換器轉換為數位訊號,後通過FPGA處理器對數位訊號進行數位化處理,處理後的數位訊號再經由數模轉換器轉換為模擬信號發射出去,在信號處理過程中均採用數位化處理,因此不會增加信號噪聲,保證了信號的質量,解決了現有技術在信號處理過程中會出現噪聲增加的問題,進一步的,採用FPGA處理器對信號進行數位化處理可以使得近端機和遠端機實現載頻自動適應和時鐘自動校正,且結構簡單合理。
圖I是本實用新型實施例的近端機結構原理框圖。圖2是本實用新型實施例的遠端機結構原理框圖。
具體實施方式
現結合附圖和具體實施例對本實用新型進一步說明。參考圖1,本實用新型實施例揭示的是,單板數位化壓擴系統,包括近端機I和遠端機2,所述近端機I包括接收天線11、第一中繼天線12、第一近端雙工器13、第一下行模數轉換器14、第一下行數模轉換器15、第一上行數模轉換器16、第一上行模數轉換器17、第一 FPGA處理器18和第二近端雙工器19,所述遠端機2包括第二中繼天線21、重發天線22、第一遠端雙工器23、第二下行模數轉換器24、第二下行數模轉換器25、第二上行數模轉換器26、第二上行模數轉換器27、第二 FPGA處理器28和第一遠端雙工器29 ;所述近端機I的接收天線11與第一近端雙エ器13相連接,且第一近端雙エ器13還分別與第一下行模數轉換器14輸入端和第一上行數模轉換器16的輸出端相連接,所述第一下行模數轉換器14的輸出端和第一上行數模轉換器的輸入端16均與第一 FPGA處理器18相連接,所述第一 FPGA處理器18還分別與第一下行數模轉換器15的輸入端和第一上行模數轉換器17的輸出端相連接,所述第一下行數模轉換器15的輸出端和第一上行模數轉換器17的輸入端均與第ニ近端雙エ器19相連接,且第二近端雙エ器19與第一中繼天線12相連接;所述遠端機2的第二中繼天線21與第一遠端雙エ器23相連接,且第一遠端雙エ器23還分別與第二下行模數轉換器24輸入端和第二上行數模轉換器26的輸出端相連接,所述第二下行模數轉換器24的輸出端和第二上行數模轉換器26的輸入端均與第二 FPGA處理器28相連接,所述第二 FPGA處理器28還分別與第二下行數模轉換器25的輸入端和第二上行模數轉換器27的輸出端相連接,所述第二下行數模轉換器25的輸出端和第二上行模數轉換器27的輸入端均與第二遠端雙エ器29相連接,且第二遠端雙エ器29與重發天線22相連接。所述第一 FPGA處理器18和第二 FPGA處理器28均設有USB接ロ 3和數字光纖輸出接ロ 4,利用USB接ロ 3可以通過計算機分別對近端機和遠端機進行設置和對工作狀況的實時監測,也可以利用數字光纖輸出接ロ 4實現遠距離的設置監測。下行鏈路時,近端機I的接收天線11接收到基站的下行信號的時候,下行信號經過第一近端雙エ器13傳送至第一下行模數轉換器14,將模擬信號轉換為數位訊號,並且將數位訊號傳送至第一 FPGA處理器18,第一 FPGA處理器18對數位訊號進行低噪放、選頻、中繼變頻、放大等處理,處理後的數位訊號經過第一下行數模轉換器15轉換為模擬信號,並且傳送至第二近端雙エ器19,通過第一中繼天線12發射出去;遠端機2的第二中繼天線21接收到第一中繼天線12發射出來的下行信號後,信號經過第一遠端雙エ器23後傳送至第二下行模數轉換器24,將模擬信號轉換為數位訊號,並且將數位訊號傳送至第二 FPGA處理器28,第二 FPGA處理器28對數位訊號進行低噪放、選頻、中繼變頻、放大等處理,然後把處理後的信號傳至第二下行數模轉換器25,將數位訊號轉換為模擬信號,模擬信號經過第ニ遠端雙エ器29,通過重發天線22進行發射,對區域進行覆蓋。上行鏈路時,遠端機2的重發天線22接收到上行信號後,上行信號經過第二遠端雙エ器29後傳送至第二上行模數轉換器27,將模擬信號轉換為數位訊號,並且將數位訊號傳送至第二 FPGA處理器28,第二 FPGA處理器28對數位訊號進行低噪放、選頻、中繼變頻、放大等處理,然後把處理後的信號傳至第二上行數模轉換器26,將數位訊號轉換為模擬信號,模擬信號經過第一遠端雙エ器23,通過第二中繼天線21發射出去;近端機I的第一中繼天線12接收到第二中繼天線21發射出的上行信號後,將上行信號經過第二近端雙エ器19傳送至第一上行模數轉換器17,將模擬信號轉換為數位訊號,並且將數位訊號傳送至第一 FPGA處理器18,第一 FPGA處理器18對數位訊號進行低噪放、選頻、中繼變頻、放大等處理,然後把處理後的信號傳至第一上行數模轉換器16,將數位訊號轉換為模擬信號,模擬信號經過第一近端雙エ器13,通過接收天線11發射出去給基站。綜上所述設計的單板數位化壓擴系統,在信號處理過程中均採用數位化處理,因此不會増加信號噪聲,保證了信號的質量,解決了現有技術在信號處理過程中會出現噪聲増加的問題,同時採用FPGA處理器對信號進行數位化處理可以使得近端機和遠端機實現載頻自動適應和時鐘自動校正,且結構簡單合理,成本低。[0016]以上所記載,僅為利用本創作技術內容的實施例,任何熟悉本項技藝者運用本創作所做的修飾、變化,皆屬 創作主張的專利範圍,而不限於實施例所揭示者。
權利要求1.單板數位化壓擴系統,包括近端機和遠端機,其特徵在於所述近端機包括接收天線、第一中繼天線、第一近端雙工器、第一下行模數轉換器、第一下行數模轉換器、第一上行數模轉換器、第一上行模數轉換器、第一 FPGA處理器和第二近端雙工器,所述遠端機包括第二中繼天線、重發天線、第一遠端雙工器、第二下行模數轉換器、第二下行數模轉換器、第二上行數模轉換器、第二上行模數轉換器、第二 FPGA處理器和第二遠端雙工器、;所述近端機的接收天線與第一近端雙工器相連接,且第一近端雙工器還分別與第一下行模數轉換器輸入端和第一上行數模轉換器的輸出端相連接,所述第一下行模數轉換器的輸出端和第一上行數模轉換器的輸入端均與第一 FPGA處理器相連接,所述第一 FPGA處理器還分別與第一下行數模轉換器的輸入端和第一上行模數轉換器的輸出端相連接,所述第一下行數模轉換器的輸出端和第一上行模數轉換器的輸入端均與第二近端雙工器相連接,且第二近端雙工器與第一中繼天線相連接;所述遠端機的第二中繼天線與第一遠端雙工器相連接,且第一遠端雙工器還分別與第二下行模數轉換器輸入端和第二上行數模轉換器的輸出端相連接,所述第二下行模數轉換器的輸出端和第二上行數模轉換器的輸入端均與第二 FPGA處理器相連接,所述第二 FPGA處理器還分別與第二下行數模轉換器的輸入端和第二上行模數轉換器的輸出端相連接,所述第二下行數模轉換器的輸出端和第二上行模數轉換器的輸入端均與第二遠端雙工器相連接,且第二遠端雙工器與重發天線相連接。
2.根據權利要求I所述的單板數位化壓擴系統,其特徵在於所述第一FPGA處理器和第二 FPGA處理器均設有USB接口。
3.根據權利要求I所述的單板數位化壓擴系統,其特徵在於所述第一FPGA處理器和第二 FPGA處理器均設有數字光纖輸出接口。
專利摘要本實用新型涉及無線通訊設備技術領域,提供一種結構簡單,不會增加信號噪聲且能夠有效的解決邊遠地區信號覆蓋弱的問題的單板數位化壓擴系統,包括近端機和遠端機,所述近端機包括接收天線、第一中繼天線、第一近端雙工器、第一下行模數轉換器、第一下行數模轉換器、第一上行數模轉換器、第一上行模數轉換器、第一FPGA處理器和第二近端雙工器、,所述遠端機包括第二中繼天線、重發天線、第一遠端雙工器、第二下行模數轉換器、第二下行數模轉換器、第二上行數模轉換器、第二上行模數轉換器、第二FPGA處理器和第一遠端雙工器。
文檔編號H04W16/26GK202663549SQ201220220228
公開日2013年1月9日 申請日期2012年5月16日 優先權日2012年5月16日
發明者林志華 申請人:泉州澤仕通科技有限公司