一種偵測伺服器漏電的方法及設備的製作方法
2023-05-02 20:06:01 1
一種偵測伺服器漏電的方法及設備的製作方法
【專利摘要】本發明公開了一種伺服器主板的主要電壓漏電偵測方案,涉及伺服器漏電偵測技術。本發明公開的偵測伺服器漏電的設備,包括兩組或兩組以上的電壓檢測電路、複雜可編程邏輯器件(CPLD)以及基板管理控制器(BMC),其中:各組電壓檢測電路分別檢測伺服器主板上需要監測的各個電源的電壓信號;CPLD,在伺服器主板上電之前,將各組電壓檢測電路檢測到的電壓信號反饋給BMC;BMC,在存在任一組或多組電壓檢測電路的電壓信號有效時,確定伺服器主板上存在電源漏電,並向用戶顯示存在漏電的電源位置。本發明還公開了一種偵測伺服器漏電的方法。本申請技術方案使複雜power的主板電路的設計時間快,測試周期短,優勢明顯。
【專利說明】一種偵測伺服器漏電的方法及設備
【技術領域】
[0001]本發明涉及伺服器漏電偵測技術,特別涉及一種伺服器主板的主要電壓漏電偵測方案。
【背景技術】
[0002]從事伺服器的設計時,我們會發現大型的伺服器主板設計的電壓領域很多,各個power之間轉換電路複雜,所以對主板power的測試也是相當的複雜。因此,市面上有相當一部分主板存在或多或少的漏電問題,這種漏電不僅僅會使伺服器功耗增加,而且不同power之間的漏電設置會損壞主板的power控制晶片,除此之外,如果出現一些大的漏電甚至會影響到主晶片的功能與系統的穩定性。
【發明內容】
[0003]本發明所要解決的技術問題是,提供一種偵測伺服器漏電的方法及設備,以提高伺服器漏電偵測的效率。
[0004]為了解決上述技術問題,本發明公開了一種偵測伺服器漏電的設備,包括兩組或兩組以上的電壓檢測電路、複雜可編程邏輯器件(CPLD)以及基板管理控制器(BMC),其中:
[0005]各組電壓檢測電路分別連接到伺服器主板上需要監測的各個電源,分別檢測所連接的電源的電壓信號;
[0006]所述CPLD,在伺服器主板上電之前,接收各組電壓檢測電路傳送的電壓信號,並將接收到的電壓信號反饋給所述BMC ;
[0007]所述BMC,當所述CPLD反饋的電壓信號中,存在任一組或多組電壓檢測電路的電壓信號有效時,確定伺服器主板上存在電源漏電,並向用戶顯示存在漏電的電源位置。
[0008]可選地,上述設備中,所述電壓檢測電路採用漏電監測元件實現。
[0009]可選地,上述設備中,所述漏電監測元件為MOS管、三極體或比較器。
[0010]可選地,上述設備還包括:與所有電壓檢測電路均相連的74LV系列串並轉換晶片;
[0011 ] 所述CPLD通過該74LV系列串並轉換晶片接收各組電壓檢測電路傳送的電壓信號。
[0012]可選地,上述設備置於伺服器主板上。
[0013]本發明還公開了一種偵測伺服器漏電的方法,包括:
[0014]為伺服器主板上需要監測的所有電源分別配置一電壓檢測電路;
[0015]在伺服器主板上電之前,複雜可編程邏輯器件(CPLD)接收各組電壓檢測電路傳送的電壓信號,並將接收到的電壓信號反饋給基板管理控制器(BMC);
[0016]當所述CPLD反饋的電壓信號中,存在任一組或多組電壓檢測電路的電壓信號有效時,所述BMC確定伺服器主板上存在電源漏電,並向用戶顯示存在漏電的電源位置。
[0017]可選地,上述方法中,所述電壓檢測電路採用漏電監測元件實現。
[0018]可選地,上述方法中,所述漏電監測元件為MOS管、三極體或比較器。
[0019]可選地,上述方法還包括:
[0020]將所有電壓檢測電路與74LV系列串並轉換晶片相連;
[0021]所述74LV系列串並轉換晶片接收各組電壓檢測電路傳送的電壓信號並轉發給所述 CPLD。
[0022]本申請技術方案使複雜power的主板電路的設計時間快,測試周期短,優勢明顯。
【專利附圖】
【附圖說明】
[0023]圖1為本發明優選實施例中偵測伺服器漏電的設備的結構示意圖;
[0024]圖2為本發明優選實施例中採用三極體作為漏電監測元件的偵測伺服器漏電的設備示意圖。
【具體實施方式】
[0025]為使本發明的目的、技術方案和優點更加清楚明白,下文將結合附圖對本發明技術方案作進一步詳細說明。需要說明的是,在不衝突的情況下,本申請的實施例和實施例中的特徵可以任意相互組合。
[0026]實施例1
[0027]本申請發明人發現可以利用CPLD (Complex Programmable Logic Device,複雜可編程邏輯器件)加上簡單的電壓檢測電路,實現對伺服器主板漏電的檢測。首先CPLD在控制和調整伺服器主板上電時序的同時,會向電壓檢測電路發出檢測使能信號(Enable信號)。如果出現檢測使能信號尚未給出,但是電壓檢測電路卻檢測到電壓。則說明有電源漏電到相應電路。CPLD記錄並通過BMC (Baseboard Management Controller,基板管理控制器)告知用戶或者設計者哪個power存在漏電,便於設計者前期檢查相應線路以及後端對系統的維護。
[0028]基於上述思想,本實施例提供一種偵測伺服器漏電的方法,包括如下操作:
[0029]為伺服器主板上需要監測的所有電源分別配置一電壓檢測電路;
[0030]在伺服器主板上電之前,CPLD接收各組電壓檢測電路傳送的電壓信號,並將接收到的電壓信號反饋給BMC;
[0031]當CPLD反饋的電壓信號中,存在任一組或多組電壓檢測電路的電壓信號有效時,BMC確定伺服器主板上存在電源漏電,並向用戶顯示存在漏電的電源位置。
[0032]上述方法中,電壓檢測電路可以採用漏電監測元件實現。例如,漏電監測元件可選MOS管,利用其開啟電壓以實現漏電檢測,即漏電達到了 MOS管的開啟電壓值後,輸出為高(即認為輸出有效的電壓信號),反之,輸出為低(即認為輸出無效的電壓信號)。另外,MOS管的開啟電壓不同,因此其可以監測的漏電電壓也不同。但是考慮到MOS管的開啟電壓範圍較小,只能檢測固定的漏電值,因此,也可以依據應用場景選擇使用其他器件,如三極體,比較器等。
[0033]具體地,每一個待監測power都需要一個漏電監測元件,如果有偵測到電壓則會記錄為高(即認為是有效的電壓信號),反之則為低(即認為是無效的電壓信號),然後,CPLD會收到各個漏電檢測元件的狀態,通過接收的高低位可以判斷power端是否存在漏電。因此,CPLD會通過I2C總線將各個漏電檢測元件的狀態傳送到BMC,由MBC告知設計者哪個power存在漏電(即在Π界面上顯示發現漏電的電壓名稱)。優選地,可通過LED進行報警,同時設計者可通過Π界面更加直接的得到對應的power的標識等相應信息(即在LED上出現對應的編碼,以指示板卡對應的位置)。
[0034]另外,為了合理利用CPLD的pin腳資源,一些優選方案提出,漏電監測元件監測漏電電壓後,可以通過一個74LV系列串並轉換晶片,再通過I2C總線將監測到的電壓信號傳送給CPLD。這種利用74LS系列實現串並轉換的方案,僅僅佔用CPLD的2個pin就可以了。
[0035]實施例2
[0036]本實施例提供一種偵測伺服器漏電的設備,至少包括兩組或兩組以上的電壓檢測電路、CPLD以及BMC。
[0037]其中,各組電壓檢測電路分別連接到伺服器主板上需要監測的各個電源,分別檢測所連接的電源的電壓信號;
[0038]CPLD,在伺服器主板上電之前,接收各組電壓檢測電路傳送的電壓信號,並將接收到的電壓信號反饋給所述BMC ;
[0039]BMC,在CPLD反饋的電壓信號中,存在任一組或多組電壓檢測電路的電壓信號有效時,確定伺服器主板上存在電源漏電,並向用戶顯示存在漏電的電源位置。
[0040]在上述設備的基礎上,一些優選方案提出,電壓檢測電路監測漏電電壓後,可以通過一個74LV系列串並轉換晶片,該晶片再通過I2C總線將監測到的電壓信號傳送給CPLD,此時,整個設備的架構如圖1所示。這種利用74LS系列實現串並轉換的方案,僅僅佔用CPLD的2個pin就可以了,從而節省了 CPLD的pin腳資源。
[0041]另外,上述電壓檢測電路可以採用漏電監測元件實現。例如MOS管、三極體和比較器等。具體地,選擇三極體作為漏電監測元件時,整個設備的架構如圖2所示。
[0042]還要說明的是,上述設備中的PCLD和BMC,可以利用服務主板上已有的PCLD和BMC實現,因此上述設備可置於伺服器主板上即可。
[0043]從上述實施例可以看出,本申請技術方案利用CPLD對power控制的靈活性,逐一盤查各power電路的漏電情況,測試成本低,效率高,縮短了測試周期。
[0044]本領域普通技術人員可以理解上述方法中的全部或部分步驟可通過程序來指令相關硬體完成,所述程序可以存儲於計算機可讀存儲介質中,如只讀存儲器、磁碟或光碟等。可選地,上述實施例的全部或部分步驟也可以使用一個或多個集成電路來實現。相應地,上述實施例中的各模塊/單元可以採用硬體的形式實現,也可以採用軟體功能模塊的形式實現。本申請不限制於任何特定形式的硬體和軟體的結合。
[0045]以上所述,僅為本發明的較佳實例而已,並非用於限定本發明的保護範圍。凡在本發明的精神和原則之內,所做的任何修改、等同替換、改進等,均應包含在本發明的保護範圍之內。
【權利要求】
1.一種偵測伺服器漏電的設備,其特徵在於,包括兩組或兩組以上的電壓檢測電路、複雜可編程邏輯器件(CPLD)以及基板管理控制器(BMC),其中: 各組電壓檢測電路分別連接到伺服器主板上需要監測的各個電源,分別檢測所連接的電源的電壓信號; 所述CPLD,在伺服器主板上電之前,接收各組電壓檢測電路傳送的電壓信號,並將接收到的電壓信號反饋給所述BMC ; 所述BMC,當所述CPLD反饋的電壓信號中,存在任一組或多組電壓檢測電路的電壓信號有效時,確定伺服器主板上存在電源漏電,並向用戶顯示存在漏電的電源位置。
2.如權利要求1所述的設備,其特徵在於,所述電壓檢測電路採用漏電監測元件實現。
3.如權利要求2所述的設備,其特徵在於,所述漏電監測元件為MOS管、三極體或比較器。
4.如權利要求1至3任一項所述的設備,其特徵在於,還包括:與所有電壓檢測電路均相連的74LV系列串並轉換晶片; 所述CPLD通過該74LV系列串並轉換晶片接收各組電壓檢測電路傳送的電壓信號。
5.如權利要求4所述的設備,其特徵在於,所述設備置於伺服器主板上。
6.一種偵測伺服器漏電的方法,其特徵在於,包括: 為伺服器主板上需要監測的所有電源分別配置一電壓檢測電路; 在伺服器主板上電之前,複雜可編程邏輯器件(CPLD)接收各組電壓檢測電路傳送的電壓信號,並將接收到的電壓信號反饋給基板管理控制器(BMC); 當所述CPLD反饋的電壓信號中,存在任一組或多組電壓檢測電路的電壓信號有效時,所述BMC確定伺服器主板上存在電源漏電,並向用戶顯示存在漏電的電源位置。
7.如權利要求6所述的方法,其特徵在於,所述電壓檢測電路採用漏電監測元件實現。
8.如權利要求7所述的方法,其特徵在於,所述漏電監測元件為MOS管、三極體或比較器。
9.如權利要求6至8任一項所述的方法,其特徵在於,該方法還包括: 將所有電壓檢測電路與74LV系列串並轉換晶片相連; 所述74LV系列串並轉換晶片接收各組電壓檢測電路傳送的電壓信號並轉發給所述CPLD。
【文檔編號】G06F11/22GK104375908SQ201410379990
【公開日】2015年2月25日 申請日期:2014年8月4日 優先權日:2014年8月4日
【發明者】劉勃欣 申請人:浪潮(北京)電子信息產業有限公司