新四季網

一種移位寄存器單元、柵極驅動電路和顯示裝置製造方法

2023-08-10 22:39:41 2

一種移位寄存器單元、柵極驅動電路和顯示裝置製造方法
【專利摘要】本發明公開了一種移位寄存器單元、柵極驅動電路和顯示裝置,主要內容為:移位寄存器單元包括:上拉控制模塊、上拉模塊、下拉控制模塊和下拉模塊;其中,上拉模塊根據上拉控制信號將第一時鐘信號輸入端子輸入的第一時鐘信號提供給傳遞信號輸出端子,以及根據上拉控制信號和第一時鐘信號輸入端子輸入的第一時鐘信號將第一直流電源電壓提供給柵極驅動信號輸出端子。由於使用第一直流電源電壓作為上拉模塊中用於輸出柵極驅動信號的電晶體的輸入,因此使得該電晶體不存在電容耦合效應,即第一直流電源電壓由於沒有高低電平的切換,使得該電晶體產生的寄生電容不會頻繁的被充放電,減少了功耗的損失,解決了移位寄存器單元的功耗較大的問題。
【專利說明】一種移位寄存器單元、柵極驅動電路和顯示裝置
【技術領域】
[0001]本發明涉及平板顯示【技術領域】,尤其涉及一種移位寄存器單元、柵極驅動電路和顯示裝置。
【背景技術】
[0002]如圖1所示為現有技術中的移位寄存器單元的電路示意圖。該移位寄存器單元包括由第一電晶體Ml構成的上拉控制模塊、由第三電晶體M3和電容C構成的上拉模塊、由第二電晶體M2、第四電晶體M4、第十電晶體MlO和第十一電晶體Mll構成的下拉模塊和由第五電晶體M5、第六電晶體M6、第九電晶體M9和第八電晶體M8構成的下拉控制模塊。信號輸入端輸入信號(INPUT),第一時鐘信號輸入端輸入第一時鐘信號(CLK),第二時鐘信號輸入端(CLKB)輸入第二時鐘信號(CLKB),低電壓信號輸入端輸入低電壓信號(VSS),復位信號輸入端輸入復位信號(RESET),信號輸出端輸出柵極驅動信號(OUTPUT)。第一電晶體Ml的漏極、第二電晶體M2的源極、第三電晶體M3、第八電晶體M8和第六電晶體M6的柵極和電容Cl的第一極的匯聚處為上拉節點(Pull Up, I3U),第五電晶體M5的漏極、第六電晶體M6的源極、第十電晶體MlO和第十一電晶體Mll的柵極的匯聚處為下拉節點(Pull Down,PD)節點,第八電晶體 M8的漏極、第九電晶體M9的源極和第五電晶體M5的柵極的匯聚處為下拉控制節點(Pull Down Control, PD_CN)。
[0003]上述移位寄存器電路能實現移位功能。然而,由於一方面上拉模塊根據高低電平交互的第一時鐘信號CLK向柵極驅動信號輸出端子提供柵極驅動信號(也即將第一時鐘信號CLK作為第三電晶體M3輸出柵極驅動信號的輸入信號);另一方面,在該柵極驅動信號同時也作為輸入下一級移位寄存器的信號(也即傳遞信號)下,上拉模塊中包含的第三電晶體M3的尺寸需要被設置的相對較大(溝道寬度約為8100 μ m),因此導致該第三電晶體M3產生的寄生電容(尤其是柵漏寄生電容Cgd)較大,並且該第三電晶體M3在頻繁的高低電平切換中,由於電容耦合效應的存在,頻繁的被充放電,使第三電晶體M3造成大量功耗的損失,從而導致移位寄存器單元的功耗增加,最終導致使用了該移位寄存器單元的液晶顯示器的功耗增加。

【發明內容】

[0004]本發明實施例提供了一種移位寄存器單元、柵極驅動電路和顯示裝置,用以解決現有的移位寄存器單元因採用時鐘信號作為移位寄存器單元的輸出器件的輸入信號而導致的功耗較大的問題。
[0005]本發明實施例提供的具體技術方案如下:
[0006]一種移位寄存器單元,所述移位寄存器單元包括:上拉控制模塊、上拉模塊、下拉控制模塊和下拉模塊,其中:
[0007]上拉控制模塊,用於根據傳遞信號輸入端子輸入的傳遞信號,向上拉節點輸出上拉控制信號,所述上拉節點位於用於連接上拉控制模塊和上拉模塊的導線上;[0008]上拉模塊,用於根據所述上拉控制信號將第一時鐘信號輸入端子輸入的第一時鐘信號提供給傳遞信號輸出端子,以及根據所述上拉控制信號和所述第一時鐘信號將第一直流電源電壓提供給柵極驅動信號輸出端子;
[0009]下拉控制模塊,用於根據所述第一時鐘信號向下拉節點輸出下拉控制信號,所述下拉節點位於用於連接下拉控制模塊和下拉模塊的導線上;
[0010]下拉模塊,用於根據所述下拉控制信號、復位信號輸入端子輸入的復位信號和第二時鐘信號輸入端子輸入的第二時鐘信號,向上拉節點、傳遞信號輸出端子和柵極驅動信號輸出端子提供第二直流電源電壓;所述第一時鐘信號輸入端子輸入的第一時鐘信號與第二時鐘信號輸入端子輸入的第二時鐘信號的相位相反。
[0011]一種柵極驅動電路,包括上述移位寄存器單元;其中,除第一個移位寄存器單元和最後一個移位寄存器單元外,其餘每個移位寄存器單元的傳遞信號輸出端子連接到與其相鄰的上一級移位寄存器單元的復位信號輸入端子和與其相鄰的下一級移位寄存器單元的傳遞信號輸入端子,柵極驅動電路順序地輸出各級移位寄存器單元的柵極驅動信號輸出端子輸出的柵極驅動信號;
[0012]第一個移位寄存器單元的傳遞信號輸出端子與第二個移位寄存器單元的傳遞信號輸入端子連接,最後一個移位寄存器單元的傳遞信號輸出端子和與其相鄰的上一個移位寄存器單元的復位信號輸入端子相連;
[0013]第一個移位寄存器單元的傳遞信號輸入端子輸入幀起始信號。
[0014]一種顯示裝置,所述顯示裝置包含上述的柵極驅動電路。
[0015]通過本發明的實施例,由於上拉模塊將第一直流電源電壓作為柵極驅動信號的來源,並將柵極驅動信號和傳遞信號分別使用不同的端子來輸出,使得上拉模塊中用於輸出柵極驅動信號的電晶體不存在電容耦合效應,產生的寄生電容不會頻繁的被充放電(第一直流電源電壓沒有高低電平的切換),進而該用於輸出柵極驅動信號的電晶體的功耗不會因頻繁的被充放電而損失大量的功耗,也即解決了因用於輸出柵極驅動信號的電晶體的功耗損失大而導致的移位寄存器單元的功耗增加的問題。
【專利附圖】

【附圖說明】
[0016]圖1為【背景技術】中的移位寄存器單元的電路圖;
[0017]圖2為本發明實施例一中的移位寄存器單元的結構示意圖;
[0018]圖3為本發明實施例二中的移位寄存器單元的電路示意圖;
[0019]圖4為本發明實施例二中的另一移位寄存器單元的電路示意圖;
[0020]圖5為本發明實施例二中移位寄存器單元的工作時序意圖;
[0021]圖6為本發明實施例三中的柵極驅動電路的結構示意圖。
【具體實施方式】
[0022]下面結合說明書附圖,對本發明實施例提供的一種移位寄存器單元、柵極驅動電路及顯示裝置的【具體實施方式】進行說明。
[0023]實施例一
[0024]如圖2所示,為本發明實施例一中的移位寄存器單元的結構示意圖,所述移位寄存器單元包括:上拉控制模塊201、上拉模塊202、下拉控制模塊203和下拉模塊204,其中:
[0025]上拉控制模塊201,其輸入端與傳遞信號輸入端子相連,其輸出端與上拉節點相連,用於根據傳遞信號輸入端子輸入的傳遞信號,向上拉節點PU輸出上拉控制信號,所述上拉節點PU位於用於連接上拉控制模塊和上拉模塊的導線上;
[0026]上拉模塊202,其輸入端與上拉節點相連,其輸出端與柵極驅動信號輸出端子和傳遞信號輸出端子相連,用於根據所述上拉控制信號將第一時鐘信號輸入端子輸入的第一時鐘信號CLK提供給傳遞信號輸出端子,以及根據所述上拉控制信號和第一時鐘信號輸入端子輸入的第一時鐘信號將第一直流電源電壓VDD提供給柵極驅動信號輸出端子;
[0027]下拉控制模塊203,其輸入端與上拉節點I3U相連,其輸出端與下拉節點H)相連,用於根據第一時鐘信號輸入端子輸入的第一時鐘信號CLK向下拉節點輸出下拉控制信號,所述下拉節點ro位於用於連接下拉控制模塊和下拉模塊的導線上;
[0028]下拉模塊204,其輸入端與下拉節點H)相連,其輸出端與柵極驅動信號輸出端子相連,用於根據所述下拉控制信號、復位信號輸入端子輸入的復位信號Rst和第二時鐘信號輸入端子輸入的第二時鐘信號CLKB,向上拉節點、傳遞信號輸出端子和柵極驅動信號輸出端子提供第二直流電源電壓VSS ;所述第一時鐘信號輸入端子輸入的第一時鐘信號與第二時鐘信號輸入端子輸入的第二時鐘信號的相位相反。
[0029]較優的,所述下拉模塊204包括:第一下拉子模塊、第二下拉子模塊和第三下拉子模塊,並且該第一下拉子模塊、第二下拉子模塊和第三下拉子模塊有兩種不同的方式實現所述下拉模塊204的功能,具體如下述第一種方式和第二種方式所示。
[0030]第一種方式:
[0031]第一下拉子模塊,用於根據所述下拉控制信號和所述復位信號,向上拉節點輸出第二直流電源電壓;
[0032]第二下拉子模塊,用於根據第二時鐘信號輸入端子輸入的第二時鐘信號向柵極驅動信號輸出端子輸出第二直流電源電壓;
[0033]第三下拉子模塊,用於根據第二時鐘信號輸入端子輸入的第二時鐘信號,向傳遞信號輸出端子輸出第二直流電源電壓。
[0034]第二種方式:
[0035]第一下拉子模塊,用於根據所述下拉控制信號和所述復位信號,向上拉節點輸出第二直流電源電壓;
[0036]第二下拉子模塊,用於根據第二時鐘信號輸入端子輸入的第二時鐘信號和所述復位信號,向柵極驅動信號輸出端子輸出第二直流電源電壓;
[0037]第三下拉子模塊,用於根據第二時鐘信號輸入端子輸入的第二時鐘信號,向傳遞信號輸出端子輸出第二直流電源電壓。
[0038]通過本發明的實施例,由於上拉模塊將第一直流電源電壓作為柵極驅動信號的來源,並將柵極驅動信號和傳遞信號分別使用不同的端子來輸出,使得上拉模塊中用於輸出柵極驅動信號的電晶體不存在電容耦合效應,產生的寄生電容不會頻繁的被充放電(第一直流電源電壓沒有高低電平的切換),進而該用於輸出柵極驅動信號的電晶體的功耗不會因頻繁的被充放電而損失大量的功耗,也即解決了因用於輸出柵極驅動信號的電晶體的功耗損失大而導致的移位寄存器單元的功耗增加的問題。[0039]下面通過實施例二對本發明實施例一的方案進行進一步地說明。
[0040]實施例二
[0041]如圖3所示,為本發明實施例二中的移位寄存器單元的電路示意圖。其中:
[0042]輸入該移位寄存器單兀的信號包括:第一時鐘信號CLK、第二時鐘信號CLKB、傳遞信號InPut、復位信號Reset、第一直流電源電壓VDD(始終為高電平信號)和第二直流電源電壓信號VSS (始終為低電平信號);從該移位寄存器單元輸出的信號包括:傳遞信號Outputl和柵極驅動信號0utput2 ;
[0043]此外,由電容C、第六電晶體M6、第三電晶體M3構成上拉模塊202 ;
[0044]由第二電晶體M2和第八電晶體M8構成實施例一中的所述第一種方式下的第一下拉子模塊;
[0045]由第十一電晶體Mll構成實施例一中的所述第一種方式下的第二下拉子模塊;
[0046]由第九電晶體M9構成實施例一中的所述第一種方式下的第三下拉子模塊;
[0047]由第四電晶體M4、第五電晶體M5和第七電晶體M7構成下拉控制模塊203;
[0048]由第一電晶體Ml構成上拉控制模塊201。
[0049]上述各電晶體和電容之間的連接關係如下:
[0050]電容C,其第一極與上拉節點相連,其第二極與傳遞信號輸出端子相連;
[0051]第六電晶體M6,其柵極與上拉節點相連,其源極與第一時鐘信號輸入端子相連,其漏極與傳遞信號輸出端子相連;
[0052]第三電晶體M3,其柵極與上拉節點相連,其源極與第一直流電源電壓相連,其漏極與柵極驅動信號輸出端子相連。
[0053]第二電晶體M2,其柵極與復位信號輸入端子相連,其源極與上拉節點相連,其漏極與第二直流電源電壓相連;
[0054]第八電晶體M8,其柵極與下拉節點相連,其源極與上拉節點相連,其漏極與第二直流電源電壓相連;
[0055]第十一電晶體M11,其柵極與第二時鐘信號輸入端子相連,其源極與柵極驅動信號輸出端子相連,其漏極與第二直流電源電壓相連;
[0056]第九電晶體M9,其柵極與第二時鐘信號輸入端子相連,其源極與傳遞信號輸出端子相連,其漏極與第二直流電源電壓相連。
[0057]第四電晶體M4,其柵極和源極均與第一時鐘信號輸入端子相連,其漏極與第五電晶體的柵極相連;
[0058]第五電晶體M5,其源極與第一時鐘信號輸入端子相連,其漏極與下拉節點相連;
[0059]第七電晶體M7,其柵極與上拉節點相連,其源極與下拉節點相連,其漏極與第二直流電源電壓相連。
[0060]第一電晶體M1,其柵極與傳遞信號輸入端子相連,其源極與第一直流電源電壓相連,其漏極與上拉節點相連。
[0061]如圖4所示,為本發明實施例二中的另一移位寄存器單元的電路示意圖。其與圖3的區別為:增加了第十電晶體M10。除第十電晶體MlO外,其餘電晶體和電容的連接關係與圖3中的相同,並且由第二電晶體M2和第八電晶體M8構成實施例一中的所述第二種方式下的第一下拉子模塊;由第十電晶體MlO和第^ 電晶體Mll構成實施例一中的所述第二種方式下的第二下拉子模塊;由第九電晶體構成實施例一中的所述第二種方式下的第三下拉子模塊;
[0062]所述第十電晶體M10,其柵極與復位信號輸入端子相連,其源極與柵極驅動信號輸出端子相連,其漏極與第二直流電源電壓相連。
[0063]本發明實施例二使用第一直流電源電壓VDD作為第三電晶體M3的輸入信號,這樣就可以避免第三電晶體M3被頻繁的充放電,進而較大程度上降低寄存器產生的功耗。
[0064]此外,在大尺寸液晶顯示器中,移位寄存器各電晶體的尺寸相對較大,尤其是第三電晶體M3,第三電晶體M3越大,在高低電平交互的第一時鐘信號CLK的作用下所消耗的功耗也會越大,而採用本發明的第一直流電源電壓作為第三電晶體M3的輸入信號後,第三電晶體M3尺寸越大,降低功耗的作用越明顯。
[0065]為得到具體的對比結果,對單級移位寄存器結構使用仿真軟體進行了模擬,在本發明實施例中的各電晶體與圖1中所示的移位寄存器中的相應電晶體的尺寸相同的條件下,圖1中所示的移位寄存器單元的信號線上的電流總合為34.9uA,而本發明實施例二中所有信號線上的電流總和為12.3uA,僅約為圖1中所示的移位寄存器單元的1/3,由此可見本發明可較大程度上降低電路消耗的電流,進而達到節省功耗的目的。
[0066]為了進一步說明本發明實施例二的工作原理,下面以圖3所示的移位寄存器單元的電路為例,並結合圖5所示的掃描時序圖說明其工作原理。
[0067]如圖5所示,為本發明實施例二提供的移位寄存器單元的掃描時序示意圖,其中:
[0068]CLK為輸入移位寄存器單兀S/R(η)的第一時鐘信號;
[0069]CLKB為輸入移位寄存器單元S/R(n)的第二時鐘信號;
[0070]InPut (η)是移位寄存器單元S/R (η)的上一級移位寄存器單元S/R(n_l)的傳遞信號輸出端子輸出的傳遞信號,作為本級移位寄存器單元S/R (η)的傳遞信號輸入端子輸入的傳遞信號;
[0071]PU (η)是移位寄存器單元S/R(n)的上拉控制模塊輸出的上拉控制信號;
[0072]PD (η)是移位寄存器單元S/R(n)的下拉控制模塊輸出的下拉控制信號;
[0073]Rst (η)是移位寄存器單元S/R (η)的下一級移位寄存器單元S/R (η+1)的傳遞信號輸出端子輸出的傳遞信號,作為本級移位寄存器單兀S/R(n)的復位信號輸入端子輸入的復位號;
[0074]OutPutl (η)是移位寄存器單元S/R(n)的傳遞信號輸出端子輸出的傳遞信號;
[0075]0utPut2(n)是移位寄存器單元S/R(n)的柵極驅動信號輸出端子輸出的柵極驅動
信號;
[0076]VDD是輸入移位寄存器單元S/R(n)的第一直流電源電壓,其為高電平信號;
[0077]VSS是輸入移位寄存器單元S/R(n)的第二直流電源電壓,其為低電平信號;
[0078]該移位寄存器單元S/R (η)的掃描時序過程可以分為以下五個階段(圖5中的一、二、三、四、五是表示所述五個階段的時間段):
[0079]第一階段:第一個時鐘周期的前半周期,移位寄存器單元S/R (η)接收S/R(n_l)的傳遞信號輸出端子輸出的高電平信號,也即S/R(n)傳遞信號輸入端在此階段輸入的InPut (η)信號為是高電平信號;第一時鐘信號CLK為低電平;下拉節點H)點為低電平,第一電晶體Ml打開,對電容C進行充電,上拉節點I3U的電平升高,進而第七電晶體Μ7打開,第六電晶體M6打開,傳遞信號輸出端子將第一時鐘信號CLK的低電平信號輸出給傳遞信號輸出端子,此時輸出的傳遞信號Outputl(n)為低電平信號;此外,上拉節點的電平升高,第三電晶體M3也打開,該第三電晶體M3源漏極之間的電流逐漸增大,0utput2 (η)電壓開始上升。由於此階段CLKB為高電平信號,因此,第九電晶體Μ9和第十一電晶體Mll打開,第九電晶體Μ9的打開可以穩定傳遞信號Outputl (η)的輸出,防止傳遞信號Outputl (η)因電容C的耦合效應而升高,第十一電晶體Mll的打開會一定程度的拉低柵極驅動信號0utput2(n)電壓,但由於第三電晶體M3與第十一電晶體Mll尺寸上的差距(M3?M11),造成第十一電晶體Mll的拉低能力抵不過第三電晶體M3的拉升能力,故不能完全將柵極驅動信號output2(n)拉低至第二電源電壓VSS,柵極驅動信號0utput2 (η)仍有輸出。
[0080]第二階段:第一個時鐘周期的後半周期,輸入S/R (η)的傳遞信號為低電平信號(也即InPut (η)在此階段的低電平信號),第二時鐘信號CLKB為低電平,第一時鐘信號CLK為高電平,下拉節點H)為低電平,第六電晶體M6仍保持打開狀態,第六電晶體M6將與其源極連接的高電平的第一時鐘信號CLK輸出給傳遞信號輸出端子,此時輸出的傳遞信號Outputl(n)為高電平信號;此外,通過電容C的自舉效應,上拉節點PU的電平繼續升高,第三電晶體M3充分 打開,將與其源極連接的第一直流電源電壓VDD輸出至柵極驅動信號輸出端子,也即0utput2(n)為高電平信號。
[0081]由上述第一階段和第二階段的描述以及圖5所示的柵極驅動信號0utput2(n)可知,柵極驅動信號0utput2(n)在該兩個階段輸出的電壓為臺階狀,將該移位寄存器單元應用在液晶面板時,當液晶面板顯示時的信號反轉方式為列反轉時,上下兩行之間的Data信號極性相同,即都為「 + 」或都為當上一級的寄存器單元輸出高電壓時,即處於第三階段時,本級寄存器單元輸出剛好處於第二階段的狀態,此時與上一級移位寄存器單元連接的柵線完全打開,像素進行充電,與本級移位寄存器單元連接的柵線也處於打開狀態,上一行的數據(Data)信號也會寫入本行,即達到預充電的效果。
[0082]第三階段:第二個時鐘周期的前半周期,輸入S/R (η)的復位信號為高電平信號(也即S/R(n+1)的傳遞信號輸出端子輸出的傳遞信號Outputl (η+1)在此階段為高電平信號),第一時鐘信號CLK為低電平,第二時鐘信號CLKB為高電平,此時第九電晶體Μ9、第十一電晶體Mil、第二電晶體M2均打開,上拉節點PU、傳遞信號輸出端子和柵極驅動信號輸出端子的電平均被拉低,進而第三電晶體M3關閉,第六電晶體M6和第七電晶體M7關閉,下拉節點H)點保持低電平,傳遞信號輸出端子輸出的傳遞信號Outputl (η)為低電平信號,柵極驅動信號輸出端子輸出的信號0utput2(n)為低電平信號。
[0083]第四階段:第二個時鐘周期的後半周期,第一時鐘信號CLK為高電平,第二時鐘信號CLKB為低電平,輸入S/R(n)的復位信號為低電平信號,此時第四電晶體M4和第五電晶體M5打開,第二電晶體M2關閉,並且第七電晶體M7保持關閉狀態,進而下拉節點H)為高電平,第八電晶體M8打開,使得上拉節點PU與第二直流電源電壓電位相同,保持低電平。此時,第六電晶體M6、第七電晶體M7和第三電晶體M3繼續保持關閉狀態,傳遞信號輸出端子輸出的傳遞信號Outputl (η)為低電平信號,柵極驅動信號輸出端子輸出的信號0utput2(n)為低電平信號。
[0084]第五階段:第三個時鐘周期的前半周期,第一時鐘信號CLK為低電平,第二時鐘信號CLKB為高電平,輸入S/R(n)的復位信號為低電平信號,第九電晶體M9和第^ 電晶體Ml I為打開狀態,上拉節點I3U繼續保持低電平狀態,第七電晶體WJ繼續保持關閉狀態,下拉節點ro的電平與CLK的電平保持一致,傳遞信號輸出端子輸出的傳遞信號Outputl (η)為低電平信號,柵極驅動信號輸出端子輸出的信號0utput2(n)為低電平信號。
[0085]之後,依次重複第四階段和第五階段,直至移位寄存器單元S/R(n)接收到輸入自身的傳遞信號輸入端子的傳遞信號InPut (η)為高電平信號後再開始重新執行上述第一階段。
[0086]圖4中的電路圖工作原理與圖3中的基本相同,由於增添的第十電晶體MlO受控於復位信號來下拉柵極驅動信號輸出端子輸出柵極驅動信號,因此,第十電晶體僅在復位信號為高電平時打開,此時與第i 電晶體Mll來共同完成下拉柵極驅動信號輸出端子輸出柵極驅動信號。
[0087]圖4中,第十電晶體MlO的尺寸(width)比第十一電晶體Ml I要大很多,主要目的也為降低功耗。因為第十電晶體MlO只在下一級Outputl (η+1)為高電平,即本級復位信號(Rst)為高電平時發揮拉低的作用,而第十一電晶體Mll與第二時鐘信號CLKB同步,即會隨第二時鐘信號CLKB的高低切換而頻繁的發揮拉低的作用,為進一步降低驅動電路的功耗,第十電晶體MlO要儘量大,第十一電晶體Mll要儘量小,優選的,第十電晶體MlO和第十一電晶體Mll的溝道寬度(Width)之比為9:1,而在圖3所示的實施例中,第十一電晶體Mll的大小即為圖4中第十電晶體MlO與第十一電晶體Mll的溝道寬度(width)的總和。 [0088]實施例三
[0089]基於與本發明實施例一和實施例二的同一發明構思,本發明實施例三提供一種柵極驅動電路,其結構示意圖如圖6所示,所述柵極驅動電路包括如實施例一中所述的多個移位寄存器單元:S/R (I)、S/R (2>.^/Κ(Ν)共N個移位寄存器單元,除第一個移位寄存器單元和最後一個移位寄存器單元外,除第一個移位寄存器單元和最後一個移位寄存器單元外,其餘每個移位寄存器單元的傳遞信號輸出端子連接到與其相鄰的上一級移位寄存器單元的復位信號輸入端子和與其相鄰的下一級移位寄存器單元的傳遞信號輸入端子,柵極驅動電路順序地輸出各級移位寄存器單元的柵極驅動信號輸出端子輸出的柵極驅動信號;
[0090]第一個移位寄存器單元的傳遞信號輸出端子與第二個移位寄存器單元的傳遞信號輸入端子連接,最後一個移位寄存器單元的傳遞信號輸出端子和與其相鄰的上一個移位寄存器單元的復位信號輸入端子相連;
[0091]第一個移位寄存器單元的傳遞信號輸入端子輸入幀起始信號。
[0092]第奇數個移位寄存器單元的第一時鐘信號輸入端子輸入第一時鐘信號,第二時鐘信號輸入端子輸入第二時鐘信號;
[0093]第偶數個移位寄存器單元的第一時鐘信號輸入端子輸入第二時鐘信號,第二時鐘信號輸入端子輸入第一時鐘信號;
[0094]第一直流電源電壓VDD通過第一直流電源電壓VDD輸入端子輸入各級移位寄存器單元;
[0095]第二直流電源電壓VSS通過第二直流電源電壓VSS輸入端子輸入各級移位寄存器單元;
[0096]第一時鐘信號CLK、第二時鐘信號CLKB、第一直流電源電壓VDD和第二直流電源電壓VSS是保證移位寄存器單元正常工作的信號,所述第一時鐘信號CLK和第二時鐘信號CLKB相位相反。
[0097]需要說明的是,圖6中G(I)至G(N)表示柵線I至柵線N。
[0098]在本發明實施例三的方案中,由於構成柵極驅動電路的各移位寄存器單元中用於輸出柵極驅動信號的電晶體的功耗不會因頻繁的被充放電而損失大量的功耗,因此解決了柵極驅動電路因用於輸出柵極驅動信號的電晶體的功耗損失大而導致的功耗增加的問題。
[0099]實施例四
[0100]本發明實施例四提供一種顯示裝置,所述顯示裝置包括實施例三中所述的柵極驅動電路。
[0101]顯然,本領域的技術人員可以對本發明進行各種改動和變型而不脫離本發明的精神和範圍。這樣,倘若本發明的這些修改和變型屬於本發明權利要求及其等同技術的範圍之內,則本發明也意圖包含這些改動和變型在內。
【權利要求】
1.一種移位寄存器單元,其特徵在於,所述移位寄存器單元包括:上拉控制模塊、上拉模塊、下拉控制模塊和下拉模塊,其中: 上拉控制模塊,用於根據傳遞信號輸入端子輸入的傳遞信號,向上拉節點輸出上拉控制信號,所述上拉節點位於用於連接上拉控制模塊和上拉模塊的導線上; 上拉模塊,用於根據所述上拉控制信號將第一時鐘信號輸入端子輸入的第一時鐘信號提供給傳遞信號輸出端子,以及根據所述上拉控制信號和所述第一時鐘信號將第一直流電源電壓提供給柵極驅動信號輸出端子; 下拉控制模塊,用於根據所述第一時鐘信號向下拉節點輸出下拉控制信號,所述下拉節點位於用於連接下拉控制模塊和下拉模塊的導線上; 下拉模塊,用於根據所述下拉控制信號、復位信號輸入端子輸入的復位信號和第二時鐘信號輸入端子輸入的第二時鐘信號,向上拉節點、傳遞信號輸出端子和柵極驅動信號輸出端子提供第二直流電源電壓;所述第一時鐘信號輸入端子輸入的第一時鐘信號與第二時鐘信號輸入端子輸入 的第二時鐘信號的相位相反。
2.如權利要求1所述的移位寄存器單元,其特徵在於,所述下拉模塊包括: 第一下拉子模塊,用於根據所述下拉控制信號和所述復位信號,向上拉節點輸出第二直流電源電壓; 第二下拉子模塊,用於根據第二時鐘信號輸入端子輸入的第二時鐘信號向柵極驅動信號輸出端子輸出第二直流電源電壓; 第三下拉子模塊,用於根據第二時鐘信號輸入端子輸入的第二時鐘信號,向傳遞信號輸出端子輸出第二直流電源電壓。
3.如權利要求2所述的移位寄存器單元,其特徵在於,所述第一下拉子模塊包括:第二電晶體和第八電晶體;所述第二下拉子模塊包括:第十一電晶體;所述第三下拉子模塊包括:第九電晶體; 第二電晶體,其柵極與復位信號輸入端子相連,其源極與上拉節點相連,其漏極與第二直流電源電壓相連; 第八電晶體,其柵極與下拉節點相連,其源極與上拉節點相連,其漏極與第二直流電源電壓相連; 第十一電晶體,其柵極與第二時鐘信號輸入端子相連,其源極與柵極驅動信號輸出端子相連,其漏極與第二直流電源電壓相連; 第九電晶體,其柵極與第二時鐘信號輸入端子相連,其源極與傳遞信號輸出端子相連,其漏極與第二直流電源電壓相連。
4.如權利要求1所述的移位寄存器單元,其特徵在於,所述下拉模塊包括: 第一下拉子模塊,用於根據所述下拉控制信號和所述復位信號,向上拉節點輸出第二直流電源電壓; 第二下拉子模塊,用於根據第二時鐘信號輸入端子輸入的第二時鐘信號和所述復位信號,向柵極驅動信號輸出端子輸出第二直流電源電壓; 第三下拉子模塊,用於根據第二時鐘信號輸入端子輸入的第二時鐘信號,向傳遞信號輸出端子輸出第二直流電源電壓。
5.如權利要求4所述的移位寄存器單元,其特徵在於,所述第一下拉子模塊包括:第二電晶體和第八電晶體;所述第二下拉子模塊包括:第十電晶體和第十一電晶體;所述第三下拉子模塊包括:第九電晶體; 第二電晶體,其柵極與復位信號輸入端子相連,其源極與上拉節點相連,其漏極與第二直流電源電壓相連; 第八電晶體,其柵極與下拉節點相連,其源極與上拉節點相連,其漏極與第二直流電源電壓相連; 第十電晶體,其柵極與復位信號輸入端子相連,其源極與柵極驅動信號輸出端子相連,其漏極與第二直流電源電壓相連; 第十一電晶體,其柵極與第二時鐘信號輸入端子相連,其源極與柵極驅動信號輸出端子相連,其漏極與第二直流電源電壓相連; 第九電晶體,其柵極與第二時鐘信號輸入端子相連,其源極與傳遞信號輸出端子相連,其漏極與第二直流電源電壓相連。
6.如權利要求5所述的移位寄存器單元,其特徵在於,所述第十電晶體和第十一電晶體的溝道寬度之比為9:1。
7.如權利要求1、2或4所述的移位寄存器單元,其特徵在於,所述上拉模塊包括: 電容,其第一極與上拉節點相連,其第二極與傳遞信號輸出端子相連; 第六電晶體,其柵極與上拉節點相連,其源極與第一時鐘信號輸入端子相連,其漏極與傳遞信號輸出端子相連; 第三電晶體,其柵極與上拉節點相連,其源極與第一直流電源電壓相連,其漏極與柵極驅動信號輸出端子相連。
8.如權利要求1-6任一所述的移位寄存器單元,其特徵在於,所述下拉控制模塊包括: 第四電晶體,其柵極和源極均與第一時鐘信號輸入端子相連,其漏極與第五電晶體的柵極相連; 第五電晶體,其源極與第一時鐘信號輸入端子相連,其漏極與下拉節點相連; 第七電晶體,其柵極與上拉節點相連,其源極與下拉節點相連,其漏極與第二直流電源電壓相連。
9.如權利要求1所述的移位寄存器單元,其特徵在於,所述上拉控制模塊包括: 第一電晶體,其柵極與傳遞信號輸入端子相連,其源極與第一直流電源電壓相連,其漏極與上拉節點相連。
10.一種柵極驅動電路,其特徵在於,包括多個如權利要求1-9任一權利要求所述移位寄存器單元; 除第一個移位寄存器單元和最後一個移位寄存器單元外,其餘每個移位寄存器單元的傳遞信號輸出端子連接到與其相鄰的上一級移位寄存器單元的復位信號輸入端子和與其相鄰的下一級移位寄存器單元的傳遞信號輸入端子,柵極驅動電路順序地輸出各級移位寄存器單元的柵極驅動信號輸出端子輸出的柵極驅動信號; 第一個移位寄存器單元的傳遞信號輸出端子與第二個移位寄存器單元的傳遞信號輸入端子連接,最後一個移位寄存器單元的傳遞信號輸出端子和與其相鄰的上一個移位寄存器單元的復位信號輸入端子相連; 第一個移位寄存器單元的傳遞信號輸入端子輸入幀起始信號。
11.一種顯示裝置, 其特徵在於,所述顯示裝置包含權利要求9所述的柵極驅動電路。
【文檔編號】G09G3/36GK103985341SQ201410183457
【公開日】2014年8月13日 申請日期:2014年4月30日 優先權日:2014年4月30日
【發明者】李金鈺 申請人:京東方科技集團股份有限公司, 北京京東方光電科技有限公司

同类文章

一種新型多功能組合攝影箱的製作方法

一種新型多功能組合攝影箱的製作方法【專利摘要】本實用新型公開了一種新型多功能組合攝影箱,包括敞開式箱體和前攝影蓋,在箱體頂部設有移動式光源盒,在箱體底部設有LED脫影板,LED脫影板放置在底板上;移動式光源盒包括上蓋,上蓋內設有光源,上蓋部設有磨沙透光片,磨沙透光片將光源封閉在上蓋內;所述LED脫影

壓縮模式圖樣重疊檢測方法與裝置與流程

本發明涉及通信領域,特別涉及一種壓縮模式圖樣重疊檢測方法與裝置。背景技術:在寬帶碼分多址(WCDMA,WidebandCodeDivisionMultipleAccess)系統頻分復用(FDD,FrequencyDivisionDuplex)模式下,為了進行異頻硬切換、FDD到時分復用(TDD,Ti

個性化檯曆的製作方法

專利名稱::個性化檯曆的製作方法技術領域::本實用新型涉及一種檯曆,尤其涉及一種既顯示月曆、又能插入照片的個性化檯曆,屬於生活文化藝術用品領域。背景技術::公知的立式檯曆每頁皆由月曆和畫面兩部分構成,這兩部分都是事先印刷好,固定而不能更換的。畫面或為風景,或為模特、明星。功能單一局限性較大。特別是畫

一種實現縮放的視頻解碼方法

專利名稱:一種實現縮放的視頻解碼方法技術領域:本發明涉及視頻信號處理領域,特別是一種實現縮放的視頻解碼方法。背景技術: Mpeg標準是由運動圖像專家組(Moving Picture Expert Group,MPEG)開發的用於視頻和音頻壓縮的一系列演進的標準。按照Mpeg標準,視頻圖像壓縮編碼後包

基於加熱模壓的纖維增強PBT複合材料成型工藝的製作方法

本發明涉及一種基於加熱模壓的纖維增強pbt複合材料成型工藝。背景技術:熱塑性複合材料與傳統熱固性複合材料相比其具有較好的韌性和抗衝擊性能,此外其還具有可回收利用等優點。熱塑性塑料在液態時流動能力差,使得其與纖維結合浸潤困難。環狀對苯二甲酸丁二醇酯(cbt)是一種環狀預聚物,該材料力學性能差不適合做纖

一種pe滾塑儲槽的製作方法

專利名稱:一種pe滾塑儲槽的製作方法技術領域:一種PE滾塑儲槽一、 技術領域 本實用新型涉及一種PE滾塑儲槽,主要用於化工、染料、醫藥、農藥、冶金、稀土、機械、電子、電力、環保、紡織、釀造、釀造、食品、給水、排水等行業儲存液體使用。二、 背景技術 目前,化工液體耐腐蝕貯運設備,普遍使用傳統的玻璃鋼容

釘的製作方法

專利名稱:釘的製作方法技術領域:本實用新型涉及一種釘,尤其涉及一種可提供方便拔除的鐵(鋼)釘。背景技術:考慮到廢木材回收後再加工利用作業的方便性與安全性,根據環保規定,廢木材的回收是必須將釘於廢木材上的鐵(鋼)釘拔除。如圖1、圖2所示,目前用以釘入木材的鐵(鋼)釘10主要是在一釘體11的一端形成一尖

直流氧噴裝置的製作方法

專利名稱:直流氧噴裝置的製作方法技術領域:本實用新型涉及ー種醫療器械,具體地說是ー種直流氧噴裝置。背景技術:臨床上的放療過程極易造成患者的局部皮膚損傷和炎症,被稱為「放射性皮炎」。目前對於放射性皮炎的主要治療措施是塗抹藥膏,而放射性皮炎患者多伴有局部疼痛,對於止痛,多是通過ロ服或靜脈注射進行止痛治療

新型熱網閥門操作手輪的製作方法

專利名稱:新型熱網閥門操作手輪的製作方法技術領域:新型熱網閥門操作手輪技術領域:本實用新型涉及一種新型熱網閥門操作手輪,屬於機械領域。背景技術::閥門作為流體控制裝置應用廣泛,手輪傳動的閥門使用比例佔90%以上。國家標準中提及手輪所起作用為傳動功能,不作為閥門的運輸、起吊裝置,不承受軸向力。現有閥門

用來自動讀取管狀容器所載識別碼的裝置的製作方法

專利名稱:用來自動讀取管狀容器所載識別碼的裝置的製作方法背景技術:1-本發明所屬領域本發明涉及一種用來自動讀取管狀容器所載識別碼的裝置,其中的管狀容器被放在循環於配送鏈上的文檔匣或託架裝置中。本發明特別適用於,然而並非僅僅專用於,對引入自動分析系統的血液樣本試管之類的自動識別。本發明還涉及專為實現讀