對模擬-數字轉換器的多個輸入端的可選擇性實時取樣觸發的製作方法
2023-07-08 22:26:46
專利名稱:對模擬-數字轉換器的多個輸入端的可選擇性實時取樣觸發的製作方法
對模擬-數字轉換器的多個輸入端的可選擇性實時取樣觸發 技術領域(根據一實施例,本發明涉及數字系統中所使用的模擬-數字轉換器(ADC),更具 體而言,涉及對ADC的多個輸入的可選擇性實時取樣觸發。
背景技術:
在功率轉換應用中,需要測量每一脈寬調製(PWM)控制迴路的電壓及電流。 PWM信號控制一開關(例如電晶體、功率場效電晶體等),使所述開關能夠將電感器 充電至所希望的電流。所述PWM信號導通越久,則電感器充電越久,且因此電感器 龜流在PWM信號結束時處於其最大值。常常,在PWM信號結束時,應對電流及電 壓進行測量,以實現最大的精確性及正確的PWM控制迴路操作。因此,希望以脈寬 調製(PWM)信號(其控制通過電源電感器的電流)為基準的規定時刻捕獲電源組件 (例如電感器)的電流及電壓值。發明內容電源可需要多個PWM信號來控制多個功率電路,且這些多個PWM信號可相對 於彼此在隨機的時刻出現。然而,ADC可局限於在一觸發事件之後取得一序列模擬輸 入樣本。因此,可能無法在所需要的確切時刻取得ADC的模擬輸入樣本。現有的ADC 是在出現一命令(例如軟體命令或控制信號)時取得一模擬輸入樣本並進行轉換,但 僅在所選"觸發"事件發生之後進行。然後,ADC按照順序將所選的模擬輸入樣本轉 換成數字值。所述順序性樣本相對於單個觸發事件的定時關係會隨著序列的進行而變 "陳舊"。在電源應用中,需要可在適合於電源電路實際活動的確切且唯一的時刻處取 得每一模擬信號樣本。根據本發明一具體實例性實施例,ADC所處理的每一模擬輸入都具有一相關的取樣及保持電路。存在多個模擬輸入對(例如,四對),每一對都與用以起始一轉換過程 的唯一觸發源相關聯。當每對模擬輸入接收其規定的觸發信號時,可對這些模擬輸入 對上的模擬輸入信號進行取樣並保持,直到ADC轉換邏輯準備將所取樣的模擬輸入 信號轉換成供數字處理器用於控制PWM控制迴路的數字值為止。根據本發明的具體實例性實施例,一種用於轉換多個模擬輸入信號的模擬-數字轉 換設備可包括多個模擬輸入端,其每一者均可接收一模擬輸入信號;多個取樣及保 持電路,其每一者均可包括一有選擇地耦合至所述多個輸入端中至少一者的輸入端及
一輸出端; 一個或多個模擬-數字轉換器(ADC),其每一者均可包括一輸入端及一輸 出端;多個觸發器選擇電路,其每一者均可有選擇地將其中一個輸入端耦合至其中一 個取樣及保持電路;及一個或多個模擬多路復用器,其每一者均可包括多個輸入端及 一輸出端,所述多個輸入端有選擇性地耦合至所述取樣及保持電路輸出端中的一者或 多者,所述輸出端則耦合至所述一個或多個模擬-數字轉換器中的一者。
根據本發明另一具體實例性實施例, 一種用於監控多個模擬輸入信號的脈寬調製 (PWM)控制系統可包括多個各自用來接收一模擬輸入信號的模擬輸入端;多個取 樣及保持電路,其每一者可包括一有選擇地耦合至所述多個輸入端中至少一者的輸入 端及一輸出端; 一個或多個模擬-數字轉換器(ADC),每一 ADC均可包括一輸入端及 一輸出端;多個觸發器選擇電路,其每一者均可有選擇地將其中一個輸入端耦合至所 述取樣及保持電路中的一者;及一個或多個模擬多路復用器,每一模擬多路復用器可 包括多個輸入端及一輸出端,所述多個輸入端有選擇地耦合至所述取樣及保持電路輸 出端中的一者或多者,所述輸出端則耦合至所述一個或多個模擬-數字轉換器中的一 者。
根據未發明再一具體實例性實施例, 一種用於將多個模擬輸入信號轉換成數字輸出信號的方法可包括使所述模擬輸入信號的每一者與一個或多個觸發器信號相關聯; 檢測與所述模擬輸入相關聯的所述一個或多個觸發器信號中的一者是否現用,且當與所述至少一個模擬輸入中的一者相關聯的所述一個或多個觸發器信號中的一者現用 時將一取樣請求信號發送至一取樣請求鎖存器;如果與所述模擬輸入信號相關聯的 取樣及保持電路可用,則將所述模擬輸入切換至與所述模擬輸入信號相關聯的取樣及 保持電路,以對與所述至少一個觸發器信號相關聯的模擬輸入進行取樣及保持;將一 取樣就緒信號發送至一轉換請求選擇電路;如果模擬-數字轉換器可用且與所述取樣模 擬輸入信號相關聯的取樣及保持電路為最高優先級請求方,則將所取樣的模擬輸入信 號發送至所述模擬-數字轉換器;將所取樣及保持的模擬輸入信號轉換成數字值;且將 所述數字值存儲在一結果寄存器中。
通過結合附圖參看下文說明可獲得對本發明的更全面理解,附圖中 圖1是根據本發明一具體實例性實施例的具有取樣及保持電路的模擬-數字轉換 器(ADC)的示意方框圖;圖2是根據本發明一具體實例性實施例的觸發器選擇邏輯的示意方框圖;圖3是根據本發明一具體實例性實施例的轉換請求選擇邏輯的示意圖;圖4是根據本發明一具體實例性實施例的ADC控制邏輯的示意方框圖;及圖5是根據本發明一具體實例性實施例的轉換請求清除邏輯的示意方框圖。
儘管本發明易於作出各種修改及替代形式,但在圖式中是顯示並在本文中詳細說明其具體實例性實施例。然而,應了解,本文對具體實例性實施例的說明並非打算將 本發明限定於本文所揭示的具體形式,而是相反,本發明打算涵蓋隨附權利要求書所 界定的所有修改及等效形式。例如,儘管本發明設備、系統及方法可用於功率控制應 用中,但其還可用於其他ADC應用,例如包括數據獲取或控制系統。
具體實施方式
現在參考圖式,圖中對實例性實施例的細節進行示意性圖解說明。圖式中的相同 元件將由相同的編號來表示,且相似的元件將由帶有不同小寫字母後綴的相同編號來 表示。參看圖1,其中繪示一模擬-數字轉換系統(其總體上以100顯示)的示意方框圖。 所述模擬-數字控制系統可用於監控一個或多個脈寬調製(PWM)控制迴路。模擬-數 字轉換系統100包括N+l個模擬輸入端102。^及M+l個取樣及保持電路104。,每一 取樣及保持電路104a.M均包括用來接收輸入的輸入端及輸出端。取樣控制邏輯106可 控制每一模擬輸入端.1020..N與相關聯的一個取樣及保持電路104Q..M的牽接。在某些實例性實施方案中,可存在一個專用於每一模擬輸入端1020..n的取樣及保 持電路104。在其他實施方案中,取樣及保持電路104Q..M的數量可小於模擬輸入端 102a,n的數量。例如,在一實施方案中,可將輸入端102Q..N分組成若干個對且每對輸 入端102..m中的一個成員可專用一個取樣及保持電路104。在此一實施方案中,每對 輸入端102Q..M中不具有專用取樣及保持電路104的成員可共享一個或多個其他取樣及 保持電路1040..M。在再一些實施方案中,所述模擬輸入端102..m中的至少一者可不與任何取樣及保 持電路104衛選擇性地連接,而是,模擬輸入端102a.m中的至少一者可直接地連接至 一個或多個模擬多路復用器110。..q的一個輸入端。在一實例性實施方案中, 一對模擬輸入端中的交替成員(例如模擬輸入端1020 及102。可分別用來測量電源中的電流及電壓。由於電流可比電壓具有更大的易失性, 故與所測量電流相關聯的模擬輸入端(即模擬輸入端1020)可具有一專用的取樣及保 持電路,而與所測量電壓相關聯的模擬輸入端(即模擬輸入端102i)可與其他模擬輸 入端共享取樣及保持電路104。..M中的一者或多者。一般而言,取樣控制邏輯106可控制將模擬輸入端102a.n中的哪些連接至取樣及 保持電路104..m中的一者或多者。取樣控制邏輯106還可控制一個或多個模擬多路復 用器110a.s,以使取樣及保持電路104..m的輸出與一個或多個模擬-數字轉換器1120..s 的輸入端相連接。在某些其中模擬輸入端102aw中的一者或多者並非有選擇地連接至 取樣及保持電路104。..m的任一者的實施方案中,模擬多路復用器llOo..s可將這些模擬 輸入端102c^直接連接至一個或多個ADC 1120..s。ADC 112。..s的每一者可包括接收模擬信號的輸入端及提供模擬信號的數字形式
的輸出端。ADC 112Q..S的每一者可進一步包括一個或多個用來控制ADC 112操作的控 制輸入端。施加至ADC112a.s每一者的輸入端的模擬信號可由S+l個模擬多路復用器 llOo..s中對應的一個模擬多路復用器來進行控制c模擬多路復用器llOo..s的每一者均可 具有Q+I個模擬輸入端(在圖1中顯示為ASO-ASQ)、 一控制輸入端及一輸出端。在 所述模擬輸入端的每一者都具有至少一個相關聯取樣及保持電路104的模擬-數字轉 換系統100的實施方案中,Q可等於M。在模擬輸入端102a.n中的一者或多者並非與 取樣及保持電路104a.M的任一者相關聯或唯一相關聯的其他實施方案中,Q可大於M, 以慮及任何不具有相關聯取樣及保持電路104的模擬輸入端102a.N。模擬多路復用器 llOa.s的每一者的控制輸入端可接收來自取樣控制邏輯106的控制信號。ADC 112。..s 的每一者的控制輸入端可接收來自轉換控制邏輯114的信號。一旦ADC 112Q..S己轉換所接收的模擬信號,其便可將各自的數字值輸出至數據格 式化電路116,數據格式化電路116又可將經格式化的值存儲至一個或多個結果寄存 器118。模擬-數字轉換系統100可通過總線接口 120與其他組件耦合在一起。模擬-數字 轉換系統100可通過總線接口 i20接收控制消息。在一實例性實施方案中,取樣控制 邏輯106及轉換控制邏輯114中的一者或兩者可通過總線接口 120接收控制消息。模 擬-數字轉換系統100還可通過總線接口 120輸出例如來自結果寄存器118的結果。參看圖2,其繪示根據本發明一具體實例性實施例的觸發器選擇邏輯電路的示意 方框圖。所述觸發器選擇邏輯可包含在取樣控制邏輯106中。圖2中所示的觸發器選 擇邏輯經配置以使模擬輸入端102o與取樣及保持電路1040有選擇地耦合。 一般而言, 所述觸發器選擇邏輯有選擇地使所述N+1個模擬輸入端102a,n中的一者或多者耦合至 M+l個取樣及保持電路中的一者。在根據本發明的某些實施例中,可為每一取樣及保 持電路104。..m提供一個觸發器選擇邏輯。所述觸發器選擇邏輯可將一個或多個觸發器信號接收至觸發器選擇多路復用器 202內。可基於存儲於觸發器選擇控制寄存器204中的值來選擇觸發器選擇信號108l,p 的一者。基於所述系統的需要,存儲在觸發器選擇控制寄存器204中的值可為靜態或 動態的。在某些實施方案中,觸發器選擇控制寄存器204可使觸發器信號108L.p中的 一者與模擬輸入端102。..w中的一者相關聯。在其中在多個模擬輸入端1020』之間切換 取樣及保持電路104..M中的單獨一者的另一實例性實施方案中,觸發器選擇控制寄存 器204中的值可基於應接納哪一個模擬輸入端102。..n而改變。所述觸發器選擇多路復用器的輸出端可耦合至一邊緣檢測器206。當所選觸發器 信號得到確定時,邊緣檢測器206可提供一信號。邊緣檢測器206的輸出端可耦合至 取樣請求鎖存器208,此使得通過在取樣請求鎖存器208的Q輸出端上提供信號而使 相關聯的取樣及保持電路104。對相關聯的模擬輸入端102。進行取樣。取樣請求鎖存器 208可包括一用來使取樣請求鎖存器208復位的清除輸入端(Clear i叩ut)。取樣請求鎖存器208的Q輸出端還可耦合至取樣時間延遲210。取樣時間延遲210
可進一步包括輸出端,所述輸出端耦合至取樣請求鎖存器208的清除輸入端。 一般而 言,在取樣時間延遲210自取樣請求鎖存器的Q輸出端接收到輸入信號之後,取樣時 間延遲210會使所述取樣請求鎖存器在某一時刻進行清除。取樣時間延遲210可通過 向取樣請求鎖存器208的清除輸入端提供一信號來清除取樣請求鎖存器208。取樣時 間延遲210的輸出端可進一步耦合至轉換請求鎖存器212的設定輸入端(Setinput)。 轉換請求鎖存器212進一步包括一 Q輸出端及一清除輸入端。當所述鎖存器被激活(例 如,在設定輸入端上接收到信號)時,所述轉換請求鎖存器可發送一指示取樣及保持 電路104o準備好進行模擬-數字轉換的信號。轉換請求鎖存器214的清除輸入端可經配置以在取樣及保持電路104o的模擬-數 字轉換完成時接收信號。在某些具有多個模擬-數字轉換器112。.,s的實例性實施方案中, 轉換請求鎖存器212可經配置以接收轉換完成信號,以指示其中一個模擬-數字轉換器 1120..3已完成取樣及保持電路104。的轉換。例如,圖2中所示的轉換請求鎖存器212 的清除輸入端耦合至"或"門的輸出端。所述"或"門的輸入端經配置以接收指示相關聯的模擬-數字轉換器已完成對取樣及保持電路104o的轉換的信號。參看圖3,其中繪示根據本發明一具'體實例性實施例的轉換請求選擇邏輯電路的 示意方框圖。某些實例性實施方案可每一模擬-數字轉換器1120..3包括一個轉換請求邏 輯電路。所述一個或多個轉換請求選擇邏輯元件可包含在取樣控制邏輯106中。轉換請求邏輯可包括M+l個取樣就緒多路復用器302a.M。每一取樣就緒多路復用 器302。.m可接收M+1個輸入。大體而言,每一取樣就緒多路復用器3020.^接收來自每 一所述觸發器選擇邏輯電路的輸入。每一取樣就緒多路復用器3020..m可包括稱合至其 中一個M+l個取樣選擇控制寄存器304Q..M的控制輸入端。存儲於每一取樣選擇控制寄 存器304a.M內的地址指明擬選定的樣本的地址。存儲於取樣就緒多路復用器304a.M內 的地址還可輸入至地址選擇多路復用器310。每一取樣就緒多路復用器302a,w可包括 耦合至優先級編碼器306中M+1個輸入端的輸出端。 一般而言,優先級編碼器306可 選擇與轉換請求邏輯電路相關聯的其中一個模擬-數字轉換器112..5將轉換哪些準備轉 換的樣本。可基於所述系統的需要來調節優先級編碼器306的行為,以為某些樣本提 供高於其他樣本的優先級。優先級編碼器306可包括當已選定至少一個樣本進行轉換 時現用的"任一現用(Any Active)"輸出端。優先級編碼器306可包括"所選輸入端 的ID (ID ofl叩ut Selected)"輸出端,以輸出被選定進行轉換的樣本的地址。"所選輸 入端的ID"輸出端可輸入至鎖存器308的D輸入端內。鎖存器308可進一步包括用來 輸出存儲於鎖存器中的值(若存在)的Q輸出端及用於清除所述鎖存器的LE輸入端。 地址選擇多路復用器310可包括一控制輸入端,用來控制輸出來自取樣選擇控制 寄存器304Q..M的哪些輸入。地址選擇多路復用器310的控制輸入端可耦合至鎖存器308 的Q輸出端。在一具有此種布置的實例性實施例中,所述地址選擇多路復用器可輸出 由優先級編碼器306選定進行轉換的樣本的地址。地址選擇多路復用器310的輸出端 可耦合至所述一個或多個模擬多路復用器110Q..S,從而使其將其中一個取樣及保持電 路104a.M的輸出選擇為與模擬多路復用器110相關聯的ADC 112的輸入。參看圖4,圖中繪示根據本發明一具體實例性實施例的ADC控制邏輯的示意方框 圖。在某些實施方案中,為每一ADC 112..s提供一個與其相關聯的ADC控制邏輯電 路402。 ADC控制邏輯電路402包括一 "轉換請求"輸入端及一用於接收所要轉換的 模擬輸入的地址的地址輸入端。"轉換請求"輸入端可耦合至其中一個轉換請求邏輯電 路的優先級編碼器306的"轉換請求"輸出端。同樣地,所述地址輸入端可耦合至其 中一個轉換請求邏輯電路的地址選擇多路復用器310的輸出端。一般而言,ADC控制邏輯402使其中一個ADC 112a.s從在地址輸入端上所規定 的地址接收模擬輸入並將一數字結果輸出至所述一個或多個結果寄存器118中的地 址。ADC控制邏輯402可包括一可耦合至鎖存器308的LE輸入的"轉換器不忙" (Converter Not Busy)輸出。在操作中,"轉換器不忙"輸出可使鎖存器308復位。 ADC控制邏輯402可包括"轉換完成"(Conversion Done)輸出。參看圖5,圖中繪示根據本發明一具體實例性實施例的轉換請求清除邏輯的示意 方k圖。 一般而言,在與轉換請求鎖存器中的地址相關聯的信號經過其中一個ADC 112..s轉換之後,所述轉換請求清除邏輯可清除鎖存器308。轉換請求清除邏輯502可 包括一具有啟用(Enable)輸入端、選擇(Select)輸入端及Q+1個輸出端的解多路復 用器。所述啟用輸入端可耦合至ADC控制邏輯402,以接收"轉換完成"信號。所述 選擇輸入端可耦合至所述一個或多個轉換請求選擇邏輯電路中的一者,以自地址選擇 多路復用器310的輸出端接收被選定進行轉換的樣本的地址。雖然已參看本發明的實例性實施例來繪示、闡述及界定本發明各實施例,但這種 參看並不暗示對本發明的限定,且不應推斷出存在此種限定。可在形式及功能上對本 發明的標的物作出大量的修改、替代及等效形式,所屬技術領域的技術人員根據本揭 示內容將會想出這些修改、替代及等效形式。所示及所述的本發明各實施例僅作為實 例,而並非對本發明範圍的窮盡性說明。
權利要求
1、一種用於轉換多個模擬輸入信號的模擬-數字轉換設備,其包括多個模擬輸入端,每一者均用於接收模擬輸入信號;多個取樣及保持電路,每一者均包括有選擇地耦合至所述多個輸入端中至少一者的輸入端及輸出端;至少一個模擬-數字轉換器(ADC),每一者均包括輸入端及輸出端;多個觸發器選擇電路,其用於有選擇地將所述多個模擬輸入端中所選定的模擬輸入端耦合至所述取樣及保持電路中相應的一者;及至少一個模擬多路復用器,其包括多個輸入端,每一者均用於有選擇地耦合至所述取樣及保持電路輸出端中的至少一者;及輸出端,其耦合至所述至少一個模擬-數字轉換器中的一者。
2、 如權利要求1所述的模擬-數字轉換設備,其中所述觸發器選擇電路中的每一者包括觸發器多路復用器,其包括多個每一者均接收觸發器信號的觸發器輸入端、接收觸發器選擇信號的控制輸入端、及輸出端;觸發器選擇控制寄存器,其耦合至所述觸發器多路復用器控制輸入端,其中所述 寄存器可操作以存儲一值,以控制所述觸發器多路復用器選擇所述多個觸發器信號中的哪一者;邊緣檢測器,其包括耦合至所述觸發器多路復用器輸出端的輸入端及輸出端,其 中當來自所述觸發器多路復用器的信號得到確定時,所述邊緣檢測器產生信號;及取樣請求鎖存器,其包括設定輸入端,其耦合至所述邊緣檢測器輸出端;輸出 端,其使所述多個取樣及保持電路中的一者自所述多個輸入端中的一者接收模擬輸入 信號;及清除輸入端。
3、 如權利要求2所述的模擬-數字轉換設備,其中每一觸發器選擇電路進一步包括取樣延遲電路,其包括耦合至所述樣本請求鎖存器Q輸出端的輸入端及耦合至所 述取樣請求鎖存器清除輸入端的輸出端,其中在所述取樣請求鎖存器Q輸出端現用之 後一預定時間,所述取樣延遲電路使所述取樣請求鎖存器被清除。
4、 如權利要求2所述的模擬-數字轉換設備,其中每一觸發器選擇電路進一步包括轉換請求鎖存器,其包括設定輸入端,其耦合至所述請求鎖存器清除輸入端;Q輸出端,其用於發出與所述觸發器選擇電路相關聯的取樣及保持寄存器準備好進行 轉換的信號;及清除輸入端,其用於清除所述轉換請求鎖存器。
5、 如權利要求1所述的模擬-數字轉換設備,其中所述多個輸入端中的每一者均與一個取樣及保持電路相關聯。
6、 如權利要求1所述的模擬-數字轉換設備,其中所述多個輸入端被分組成多個 對,且其中每對輸入端與一個取樣及保持電路相關聯。
7、 如權利要求1所述的模擬-數字轉換設備,其進一步包括至少一個轉換請求選擇電路,每一者均自所述多個觸發器選擇邏輯電路接收取樣 就緒信號並控制所述模擬多路復用器中的至少一者。
8、 如權利要求7所述的模擬-數字轉換設備,其中所述轉換請求選擇電路中的至 少一者包括兩個或更多個取樣就緒多路復用器,每一者均包括至少一個耦合至所述至少一個 取樣及保持電路中的一者的輸入端、控制輸入端、及輸出端;優先級編碼器,其包括多個輸入端,其耦合至所述至少一個取樣就緒多路復用 器輸出端;地址輸出端;及轉換請求輸出端;轉換請求鎖存器,其包括多路復用器ID輸入端、多路復用器ID輸出端及清除輸 入端,其中所述轉換請求鎖存器可操作以存儲待轉換樣本的多路復用器ID;及地址選擇多路復用器,其用於將所述請求轉換鎖存器的多路復用器ID輸出端轉 換成所述待轉換樣本的地址。
9、 如權利要求1所述的模擬-數字轉換設備,其進一步包括 一個或多個用於存 儲轉換結果的寄存器。
10、 一種用於監控多個模擬輸入信號的脈寬調製(PWM)控制系統,其包括 多個模擬輸入端,每一者均用於接收模擬輸入信號;多個取樣及保持電路,每一者均包括有選擇地耦合至所述多個輸入端中的至少一者的輸入端及輸出端;至少一個模擬-數字轉換器(ADC),其包括輸入端及輸出端; 多個觸發器選擇電路,其用於有選擇地將所述多個模擬輸入端中所選定的一者耦合至所述多個取樣及保持電路中對應的一者;及至少一個模擬多路復用器,其包括多個輸入端,其有選擇地耦合至所述取樣及保持電路輸出端中的一者或多者;及輸出端,其耦合至所述一個或多個ADC中的一者。
11、 如權利要求10所述的PWM控制系統,其中所述多個輸入端中的每一者與一 個取樣及保持電路相關聯。
12、 如權利要求10所述的PWM控制系統,其中所述多個輸入端被分組成多個 對,且其中每對輸入端與一個取樣及保持電路相關聯。
13、 如權利要求10所述的PWM控制系統,其進一步包括 至少一個轉換請求選擇電路,其用於自所述多個觸發器選擇邏輯電路接收取樣就緒信號且用於控制所述模擬多路復用器中的一者或多者。
14、 如權利要求10所述的PWM控制系統,其進一步包括一個或多個用於存儲轉換結果的寄存器。
15、 一種用於將多個模擬輸入信號轉換成數字輸出信號的方法,其包括-使所述多個模擬輸入信號中的每一者與至少一個觸發器信號相關聯; 檢測與所述模擬輸入中的一者相關聯的至少一個觸發器信號是否現用,且如果現用,貝IJ:將取樣請求信號發送至取樣請求鎖存器;如果與所述模擬輸入信號相關聯的取樣及保持電路可用,則將所述模擬輸入 切換至與所述模擬輸入信號相關聯的所述取樣及保持電路,以對與所述一個或多個觸 發器信號相關聯的模擬輸入進行取樣及保持;將取樣就緒信號發送至轉換請求選擇電路;如果模擬-數字轉換器可用,且與所述所取樣的模擬輸入信號相關聯的所述 取樣及保持電路為最高優先級請求方,則將所述所取樣的模擬輸入信號發送至所述模 擬-數字轉換器;將所述所取樣及保持的模擬輸入信號轉換成數字值;及將所述數字值存儲在結果寄存器中。
16、 如權利要求15所述的方法,其中將取樣就緒信號發送至轉換請求選擇電路包括發送所述所取樣的模擬輸入信號的地址。
17、 如權利要求15所述的方法,其進一步包括在將所述所取樣的模擬輸入信號轉換成所述數字值的同時,存儲所述所取樣的模 擬輸入信號的地址,;及在將所述所取樣的模擬輸入信號轉換成所述數字值之後,清除所述所取樣的模擬 輸入信號的地址。
18、 如權利要求15所述的方法,其進一步包括在將所述所取樣的模擬輸入信號發送至所述模擬-數字轉換器之後,清除所述取樣 及保持電路。
19、 如權利要求15所述的方法,其進一步包括 將所述數字值輸出至串行總線。
全文摘要
本發明揭示一種用於轉換多個模擬輸入信號的模擬-數字轉換設備,其可包括多個模擬輸入端、多個取樣及保持電路、一個或多個模擬-數字轉換器(ADC)、多個觸發器選擇電路及一個或多個模擬多路復用器。所述模擬輸入端可接收模擬輸入信號。所述取樣及保持電路可包括有選擇地耦合至所述多個輸入端中至少一者的輸入端及輸出端。所述模擬-數字轉換器(ADC)可包括輸入端及輸出端。所述觸發器選擇電路可有選擇地將所述輸入端中的一者耦合至所述取樣及保持電路中的一者。所述模擬多路復用器可包括多個輸入端,其有選擇地耦合至所述取樣及保持電路輸出端中的一者或多者;輸出端,其耦合至所述一個或多個模擬-數字轉換器中的一者。
文檔編號H03M1/12GK101160724SQ200680012836
公開日2008年4月9日 申請日期2006年9月26日 優先權日2005年9月27日
發明者布賴恩·克裡斯 申請人:密克羅奇普技術公司