實現壓控穩定的晶振電路的製作方法
2023-06-03 03:25:36 5
實現壓控穩定的晶振電路的製作方法
【專利摘要】本實用新型涉及電路板開發領域,公開了一種實現壓控穩定的晶振電路。所述提供的實現壓控穩定的晶振電路,可調電阻RX1的兩端分別連接穩壓單元的第一端和第二端,穩壓單元提供穩定電壓,並通過可調電阻RX1為壓控晶振晶片提供穩定的可控電壓,從而在調節過程中時鐘信號的頻率不易出現波動,方便實用。
【專利說明】實現壓控穩定的晶振電路
【技術領域】
[0001]本實用新型涉及電路板開發領域,具體地,涉及一種實現壓控穩定的晶振電路。
【背景技術】
[0002]電路板又名印刷線路板,是一種將多個晶片或器件組合在一起實現目標功能的集成板。現有電路板多為數字電路板,因此需要晶振電路提供時鐘信號,以使電路板上的數字晶片高速的處理數據。在實際電路板開發過程中,有時需要調節晶振電路的時鐘信號頻率。針對這種情況,通常採用壓控晶振的方式,即通過外加可控電壓調整壓控晶振晶片的晶振頻率(一般是將外加可控電壓加到壓控晶振晶片內部的變容二極體上,通過改變變容二極體的電容值來達到改變頻率的效果)。
[0003]在上述時鐘信號頻率可調的晶振電路中,一般結構是壓控晶振晶片的電壓控制端外接可調電阻的調節端,可調電阻的第一端連接直流電壓源(例如57供電電壓),可調電阻的第二端接地,通過移動可調電阻的調節端,改變可變電壓的分壓情況,從而提供外加可控電壓。在實際電路板中,由於線路串擾的問題,直流電壓源提供的電壓可能並不穩定,使得在調節過程中時鐘信號的頻率容易出現波動,不易快速調節至目標頻率。
[0004]針對上述目前晶振電路中調節不穩定的問題,需要提供一種實現壓控穩定的晶振電路,能夠提供穩定的可控電壓,在調節過程中時鐘信號的頻率不易出現波動,方便實用。
實用新型內容
[0005]針對上述目前晶振電路中調節不穩定的問題,本實用新型提供了一種實現壓控穩定的晶振電路,能夠提供穩定的可控電壓,在調節過程中時鐘信號的頻率不易出現波動,方便實用。
[0006]本實用新型採用的技術方案,提供了一種實現壓控穩定的晶振電路,其特徵在於,包括:穩壓單元,壓控晶振晶片,旁路單元,可調電阻狀1,電阻町,電阻以和電阻…;穩壓單元的第一端連接可調電阻狀1的第一端和電阻町的第一端,穩壓單元的第二端連接可調電阻狀1的第二端,電阻町的第二端連接可調電阻狀1的滑動端和電阻以的第一端,電阻尺2的第二端接地,可調電阻狀1的滑動端連接壓控晶振晶片的電壓控制端;旁路單元的第一端連接第一直流電壓源冗口,旁路單元的第二端連接壓控晶振晶片的電源輸入端,壓控晶振晶片的接地端接地,壓控晶振晶片的輸出端連接電阻…的第一端,電阻…的第二端輸出時鐘信號。
[0007]具體的,所述穩壓單元包括:低壓差電壓調節器,電容01,電容02,電容03,極性電容?01,極性電容?02和極性電容?03 ;低壓差電壓調節器的輸入端連接第二直流電壓源7(^2,低壓差電壓調節器同時連接電容的第一端,電容的第二端接地,極性電容?
的陽極連接電容的第一端,極性電容?的陰極接地,極性電容?02的陽極連接電容的第一端,極性電容?02的陰極接地,低壓差電壓調節器的接地端接地,低壓差電壓調節器的輸出端連接穩壓單元的第一端,穩壓單元的第一端和第二端之間並聯電容02和電容03,極性電容?¢:3的陽極連接穩壓單元的第一端,極性電容?03的陰極連接穩壓單元的第二端。
[0008]具體的,所述旁路單元包括:電容04,電容05,電容⑶和電感11 ;
[0009]旁路單元的第一端連接電容04的第一端和電感11的第一端,電容04的第二端接地,電感11的第二端連接旁路單元的第二端和電容⑶的第一端,電容⑶的第二端接地,電容⑶的兩端並聯電容⑶。
[0010]綜上,採用本實用新型所述提供的實現壓控穩定的晶振電路,可調電阻狀1的兩端分別連接穩壓單元的第一端和第二端,穩壓單元提供穩定電壓,並通過可調電阻狀1為壓控晶振晶片提供穩定的可控電壓,從而在調節過程中時鐘信號的頻率不易出現波動,方便實用。
【專利附圖】
【附圖說明】
[0011]為了更清楚地說明本實用新型實施例或現有技術中的技術方案,下面將對實施例或現有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實用新型的一些實施例,對於本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他的附圖。
[0012]圖1是本實用新型實施例提供的實現壓控穩定的晶振電路圖。
【具體實施方式】
[0013]以下將參照附圖,通過實施例方式詳細地描述本實用新型提供的一種實現壓控穩定的晶振電路。在此需要說明的是,對於這些實施例方式的說明用於幫助理解本實用新型,但並不構成對本實用新型的限定。
[0014]本文中描述的各種技術可以用於但不限於電路板開發領域,還可以用於其它類似領域。
[0015]本文中術語「和/或」,僅僅是一種描述關聯對象的關聯關係,表示可以存在三種關係,例如,八和/或8,可以表示:單獨存在八,單獨存在8,同時存在八和8三種情況,本文中術語「或/和」是描述另一種關聯對象關係,表示可以存在兩種關係,例如,八或/和8,可以表示:單獨存在八,單獨存在4和8兩種情況,另外,本文中字符「/」,一般表示前後關聯對象是一種「或」關係。
[0016]實施例一,圖1示出了本實施例提供的實現壓控穩定的晶振電路圖。所述實現壓控穩定的晶振電路,其特徵在於,包括:穩壓單元,壓控晶振晶片,旁路單元,可調電阻狀1,電阻81,電阻以和電阻…;穩壓單元的第一端連接可調電阻狀1的第一端和電阻町的第一端,穩壓單元的第二端連接可調電阻狀1的第二端,電阻町的第二端連接可調電阻狀1的滑動端和電阻以的第一端,電阻以的第二端接地,可調電阻狀1的滑動端連接壓控晶振晶片的電壓控制端;旁路單元的第一端連接第一直流電壓源旁路單元的第二端連接壓控晶振晶片的電源輸入端,壓控晶振晶片的接地端接地,壓控晶振晶片的輸出端連接電阻…的第一端,電阻…的第二端輸出時鐘信號。在所述晶振電路結構中,可調電阻狀1的兩端分別連接穩壓單元的第一端和第二端,穩壓單元提供穩定電壓,並通過可調電阻狀1為壓控晶振晶片提供穩定的可控電壓,從而在調節過程中時鐘信號的頻率不易出現波動,方便實用。作為優化的,在本實施例中,所述壓控晶振晶片為0(: 14-7-2(^-50冊12,電源輸入端為7(1:端,電壓控制端為1端,接地端為(^0端,輸出端為0%端;第一直流電壓源的供電電壓為3.抑。可調電阻8X1的最大阻值為101(歐姆,電阻81的阻值為4.71(歐姆,電阻尺2的阻值為4.71(歐姆,電阻83的阻值為101(歐姆。
[0017]具體的,所述穩壓單元包括:低壓差電壓調節器,電容01,電容02,電容03,極性電容?01,極性電容?02和極性電容?03 ;低壓差電壓調節器的輸入端連接第二直流電壓源7(^2,低壓差電壓調節器同時連接電容的第一端,電容的第二端接地,極性電容?
的陽極連接電容的第一端,極性電容?的陰極接地,極性電容?02的陽極連接電容的第一端,極性電容?02的陰極接地,低壓差電壓調節器的接地端接地,低壓差電壓調節器的輸出端連接穩壓單元的第一端,穩壓單元的第一端和第二端之間並聯電容02和電容03,極性電容?03的陽極連接穩壓單元的第一端,極性電容?03的陰極連接穩壓單元的第二端。所述低壓差電壓調節器用於將不同範圍的電壓轉換為穩定的輸出電壓,連接在低壓差電壓調節器第一端的電容01、極性電容?和極性電容?02作為旁路電容,用於濾除低壓差電壓調節器輸入端的雜散高頻信號,而連接在低壓電壓調劑器第二端的電容01,電容03和極性電容用於濾除在調節過程中由可調電阻狀1產生的雜散高頻信號。通過穩壓單元,使得可調電阻狀1兩端的電壓始終處於穩定狀態。作為優化的,在本實施例中,所述低壓差電壓調節器為0111113.3,輸入端為爪?爪端,輸出端為0爪?爪端,接地端為⑶0端;第二直流電壓源的供電電壓為5乂。電容的容值為0.1微法,電容02的容值為0.1微法,電容03的容值為22微法,極性電容的容值為10微法,極性電容?02的容值為10微法,極性電容的容值為10微法。
[0018]具體的,所述旁路單元包括:電容04,電容⑶,電容⑶和電感11 ;旁路單元的第一端連接電容(?的第一端和電感11的第一端,電容04的第二端接地,電感11的第二端連接旁路單元的第二端和電容⑶的第一端,電容⑶的第二端接地,電容⑶的兩端並聯電容⑶。所述旁路單元用於濾除第一直流電壓源中的雜散高頻信號。作為優化的,在本實施例中,所述電容(?的容值為1微法,電容⑶的容值為10微法,電容⑶的容值為0.1微法,電感[1的電感值為330微亨。
[0019]本實施例提供的實現壓控穩定的晶振電路,可調電阻狀1的兩端分別連接穩壓單元的第一端和第二端,穩壓單元提供穩定電壓,並通過可調電阻狀1為壓控晶振晶片提供穩定的可控電壓,從而在調節過程中時鐘信號的頻率不易出現波動,方便實用。
[0020]如上所述,可較好的實現本實用新型。對於本領域的技術人員而言,根據本實用新型的教導,設計出不同形式的實現壓控穩定的晶振電路並不需要創造性的勞動。在不脫離本實用新型的原理和精神的情況下對這些實施例進行變化、修改、替換、整合和變型仍落入本實用新型的保護範圍內。
【權利要求】
1.一種實現壓控穩定的晶振電路,其特徵在於,包括:穩壓單元,壓控晶振晶片,旁路單元,可調電阻RX1,電阻R1,電阻R2和電阻R3 ; 穩壓單元的第一端連接可調電阻RXl的第一端和電阻Rl的第一端,穩壓單元的第二端連接可調電阻RXl的第二端,電阻Rl的第二端連接可調電阻RXl的滑動端和電阻R2的第一端,電阻R2的第二端接地,可調電阻RXl的滑動端連接壓控晶振晶片的電壓控制端; 旁路單元的第一端連接第一直流電壓源VCC1,旁路單元的第二端連接壓控晶振晶片的電源輸入端,壓控晶振晶片的接地端接地,壓控晶振晶片的輸出端連接電阻R3的第一端,電阻R3的第二端輸出時鐘信號。
2.如權利要求1所述的實現壓控穩定的晶振電路,其特徵在於,所述穩壓單元包括:低壓差電壓調節器,電容Cl,電容C2,電容C3,極性電容PC1,極性電容PC2和極性電容PC3 ; 低壓差電壓調節器的輸入端連接第二直流電壓源VCC2,低壓差電壓調節器同時連接電容Cl的第一端,電容Cl的第二端接地,極性電容PCl的陽極連接電容Cl的第一端,極性電容PCl的陰極接地,極性電容PC2的陽極連接電容Cl的第一端,極性電容PC2的陰極接地,低壓差電壓調節器的接地端接地,低壓差電壓調節器的輸出端連接穩壓單元的第一端,穩壓單元的第一端和第二端之間並聯電容C2和電容C3,極性電容PC3的陽極連接穩壓單元的第一端,極性電容PC3的陰極連接穩壓單元的第二端。
3.如權利要求1所述的實現壓控穩定的晶振電路,其特徵在於,所述旁路單元包括:電容C4,電容C5,電容C6和電感LI ; 旁路單元的第一端連接電容C4的第一端和電感LI的第一端,電容C4的第二端接地,電感LI的第二端連接旁路單元的第二端和電容C5的第一端,電容C5的第二端接地,電容C5的兩端並聯電容C6。
4.如權利要求1所述的實現壓控穩定的晶振電路,其特徵在於: 所述壓控晶振晶片為0C14-VAAEGA-50MHZ,電源輸入端為VCC端,電壓控制端為VC端,接地端為GND端,輸出端為OSC端; 第一直流電壓源VCCl的供電電壓為3.3V。
5.如權利要求2所述的實現壓控穩定的晶振電路,其特徵在於: 所述低壓差電壓調節器為LMl 111_3.3,輸入端為INPUT端,輸出端為OUTPUT端,接地端為GND 2而; 第二直流電壓源VCC2的供電電壓為5V。
【文檔編號】H03B5/04GK204258727SQ201420709316
【公開日】2015年4月8日 申請日期:2014年11月24日 優先權日:2014年11月24日
【發明者】肖燕, 劉迪俊 申請人:成都盛軍電子設備有限公司