新四季網

產生施加給非易失性存儲單元的電壓的電壓供應器件的製作方法

2023-05-28 15:34:11


相關申請的交叉引用

本申請要求於2016年2月12日提交的第10-2016-0016571號韓國專利申請的優先權,該韓國專利申請通過引用其整體合併於此。

本公開各實施例總體而言涉及產生用於半導體器件的存儲單元的電壓的電壓供應器件,更具體地,涉及產生用於非易失性存儲單元的電壓的電壓供應器件。



背景技術:

半導體器件可以從外部設備接收電源電壓來操作。由該外部設備提供的電源電壓通常具有恆定的電平。一般地,在半導體器件的操作中會使用具有不同電平的各種電壓。例如,在非易失性存儲(nvm)器件的非易失性存儲(nvm)單元的操作中會用到具有不同電壓水平的至少讀取電壓、擦除電壓和編程電壓(也稱作寫入電壓)。因此,一般需要使用電壓供應器件給nvm單元供應各種不同的電壓來操作這些nvm單元。



技術實現要素:

各實施例涉及一種產生用於操作非易失性存儲單元的多個電壓的改善的電壓供應器件。

根據一實施例,電壓供應器件包括偏壓發生器、控制信號發生器和單元切換電路。偏壓發生器將第一電源電壓分壓以輸出多個分電源電壓。控制信號發生器接收多個分電源電壓以產生多個控制信號。單元切換電路接收多個控制信號以為非易失性存儲單元提供接地電壓、第一電源電壓或與第一電源電壓不同的第二電源電壓中的一個或更多個。偏壓發生器、控制信號發生器和單元切換電路中的每一個使用具有從約7伏特至約15伏特的擊穿電壓的中壓mos電晶體來實施。

附圖說明

根據附圖和所附詳細描述,本發明的各實施例將變得更加明顯,其中:

圖1是示出產生施加給非易失性存儲單元的電壓的常規電壓供應器件的框圖。

圖2是在圖1中的電壓供應器件中所包括的電平移位器的電路圖。

圖3是在圖1中的電壓供應器件中所包括的單元切換電路的電路圖。

圖4是示出根據本發明一實施例的電壓供應器件的框圖。

圖5是示出根據本發明一實施例的圖4中的電壓供應器件中所包括的偏壓發生器的電路圖。

圖6是示出根據本發明一實施例的圖4中的電壓供應器件中所包括的控制信號發生器的框圖。

圖7是示出根據本發明一實施例的圖6中的控制信號發生器中所包括的第一控制信號發生器和第六控制信號發生器的邏輯電路圖。

圖8和圖9是示出根據本發明一實施例的在圖7中示出的第一控制信號發生器和第六控制信號發生器的操作的電路圖。

圖10是示出根據本發明的一實施例的圖6的第二控制信號發生器的示例配置的邏輯電路圖。

圖11和圖12是示出根據本發明一實施例的圖10中示出的第二控制信號發生器的操作的電路圖。

圖13是示出根據本發明的一實施例的圖6的控制信號發生器中所包括的第三控制信號發生器的邏輯電路圖。

圖14和圖15是示出根據本發明一實施例的圖13示出中的第三控制信號發生器的操作的電路圖。

圖16是示出根據本發明一實施例的圖4的電壓供應器件中所包括的單元切換電路的電路圖。

圖17是示出根據本發明的一實施例的圖16的單元切換電路的操作的電路圖。

圖18是示出根據本發明一實施例的圖16的單元切換電路的操作的電路圖。

圖19是根據本發明一實施例的圖16的單元切換電路的操作的電路圖。

具體實施方式

以下將通過各個實施例參考附圖來描述本發明。

然而,本發明也可以以各種不同形式來實施,並且不應理解為受限於本文所述實施例。更確切地說,提供這些實施例作為示例使得本公開將徹底且完整,並能將本發明的各個方面和特徵充分地傳達給本領域技術人員。

將理解,儘管在本文中可能使用術語「第一」、「第二」、「第三」等來描述各個元件,這些元件不受這些術語限制。這些術語僅用於將一個元件與另一元件相區分。因此,在不偏離本發明的精神和範圍的前提下,下文描述的第一元件也可以稱為第二元件或第三元件。

附圖未必一定按比例,並且,在一些例子中,可能為了清楚地圖示實施例的特徵而誇大比例。

本文中所用的術語僅是出於描述特定實施例的目的,而非意圖限制本發明。如在本文中使用,單數形式也意圖包括複數形式,除非上下文中另有清晰指示。還將理解,在本文中使用術語「包括」、「包含」時指明所述元件的存在,且不排除一個或多個其他元件的存在或添加。如在本文中使用,術語「和/或」包括相關所列項目中的一個或更多個的任何組合和所有組合。

除非另有定義,否則本文中使用的包含技術和科學術語的所有術語具有與本發明所屬領域的一般技術人員所通常理解的含義相同的含義。還將理解,諸如在常用詞典中所定義的術語的術語應理解為具有與其在相關領域背景中的含義相一致的含義,而不應以過於理想化或過於形式感的含義來理解,除非本文中如此明確地定義。

在以下描述中,闡述若干具體細節以提供關於本發明的徹底理解。可以在不存在這些具體細節中的一些或全部的前提下實踐本發明。在其他例子中,沒有詳細描述熟知的工藝結構和/或工藝以免不必要地使本發明模糊。

此外,當將一元件被稱作位於另一元件「上」、「之上」、「上方」、「下」或「下方」時,其意圖表示相對位置關係,而非用於限制該元件直接接觸該另一元件或兩者間存在至少一個中間元件的特定情況。因此,諸如在本文中使用的「上」、「之上」、「上方」、「下」、「之下」和「下方」等的術語僅是出於描述特定實施例的目的,而非意圖限制本公開的範圍。另外,當將一元件被稱作「連接」或「耦接」至另一元件時,該元件可以直接電連接或電耦接或機械連接或機械耦接至該另一元件,或者可以通過替換相互間的其他元件來形成連接關係或耦接關係。

還注意,在一些例子中,如相關領域的技術人員所明顯的,結合一實施例描述的特徵或元件可以單獨使用或與另一實施例的其他特徵或元件組合使用,除非另有特別指示。

圖1是示出產生施加給非易失性存儲單元的電壓的常規電壓供應器件100的框圖。

參見圖1,常規電壓供應器件100可以包括電平移位器110和單元切換電路120。

電平移位器110可以接收電源電壓以產生並輸出具有與該電源電壓不同電平的電壓。一般來說,電平移位器110可以產生高於電源電壓的電壓。單元切換電路120可以充當將由電平移位器110產生的高電壓選擇性地供應給半導體器件的存儲單元的開關。即,除電源電壓和接地電壓以外,可以將高電壓供應給存儲單元。因此,可以使用各種不同的電壓(諸如由電平移位器110產生的高電壓、被輸入到電平移位器110的電源電壓和接地電壓)來對存儲單元執行編程操作、擦除操作或讀取操作。

圖2是在電壓供應器件100中所包括的電平移位器110的電路圖。

參見圖2,電平移位器110可以包括形成交叉耦合鎖存結構的nmos電晶體nm1和nm2對和pmos電晶體pm1和pm2對。第一nmos電晶體nm1的源極和第二nmos電晶體nm2的源極共用耦接至接地電壓gnd。第一nmos電晶體nm1的漏極和第二nmos電晶體nm2的漏極分別耦接至第一節點n1和第二節點n2。第一節點n1耦接至第二輸出節點out2。第二節點n2耦接至第一輸出節點out1。第一nmos電晶體nm1的柵極耦接至反相器in的輸出節點。第二nmos電晶體nm2的柵極耦接至反相器in的輸入節點。因此,施加給第二nmos電晶體nm2的柵極的輸入信號可以被反相併被施加給第一nmos電晶體nm1的柵極。電源電壓vdd或接地電壓gnd可以被施加給反相器in的輸入節點。第一pmos電晶體pm1的源極和第二pmos電晶體pm2的源極兩者均耦接至具有比電源電壓vdd的電壓高的電源電壓vddh。第一pmos電晶體pm1的漏極耦接至第二節點n2和第二pmos電晶體pm2的柵極。第二pmos電晶體pm2的漏極耦接至第一節點n1和第一pmos電晶體pm1的柵極。

在操作中,當電源電壓vdd被施加給反相器in的輸入節點時,第一nmos電晶體nm1可以關斷,而第二nmos電晶體nm2可以導通。由於第二nmos電晶體nm2導通,因此接地電壓gnd可以通過與第二節點n2耦接的第一輸出節點out1來輸出。由於接地電壓gnd被施加給第二節點n2,因此第二pmos電晶體pm2可以導通,且高電源電壓vddh可以通過與第一節點n1耦接的第二輸出節點out2來輸出。

當接地電壓gnd被施加給反相器in的輸入節點時,第二nmos電晶體nm2可以關斷,而第一nmos電晶體nm1可以導通。由於第一nmos電晶體nm1導通,所以接地電壓gnd可以通過與第一節點n1耦接的第二輸出節點out2來輸出。由於接地電壓gnd被施加給第一節點n1,因此第一pmos電晶體pm1可以導通,且高電源電壓vddh可以通過與第二節點n2耦接的第一輸出節點out1來輸出。

照此,根據電平移位器110,具有接地電壓gnd與電源電壓vdd之間的範圍的輸入信號可以被轉換為具有接地電壓gnd與高電源電壓vddh之間的範圍、通過第二輸出節點out2和第一輸出節點out1的輸出信號。在此類情況中,電源電壓vdd可以對應於高於15伏特的高電壓,例如約18伏特的高電壓。因此,第一nmos電晶體nm1和第二nmos電晶體nm2以及第一pmos電晶體pm1和第二pmos電晶體pm2必須通過使用具有高於高電源電壓vddh的柵極源極擊穿電壓和漏極源極擊穿電壓的高壓mos電晶體來實現。

圖3是在電壓供應器件100中所包括的單元切換電路120的電路圖。

參見圖3,單元切換電路120可以包括pmos電晶體pm3和pm4對和nmos電晶體nm3。第一pmos電晶體pm3的源極和漏極可以分別耦接至第二電源電壓vdd/2和第一節點n3。第一節點n3可以耦接至單元切換電路120的輸出節點out3。第二pmos電晶體pm4的源極和漏極可以分別耦接至第一電源電壓vdd和第一節點n3。nmos電晶體nm3的漏極和源極可以分別耦接至第一節點n3和接地電壓gnd。第一使能信號en1至第三使能信號en3可以被分別施加給nmos電晶體nm3的柵極、第一pmos電晶體pm3的柵極以及第二pmos電晶體pm4的柵極。

當所有的第一使能信號en1至第三使能信號en3具有第一電源電壓vdd時,nmos電晶體nm3可以導通,而第一pmos電晶體pm3和第二pmos電晶體pm4可以關斷。在此類情況中,接地電壓gnd可以通過輸出節點out3來輸出。

當第一使能信號en1和第三使能信號en3具有接地電壓gnd,而第二使能信號en2具有第一電源電壓vdd時,第二pmos電晶體pm4可以導通,而nmos電晶體nm3和第一pmos電晶體pm3可以關斷。在此類情況中,第一電源電壓vdd可以通過輸出節點out3來輸出。

當第一使能信號en1和第二使能信號en2具有接地電壓gnd,而第三使能信號en3具有第一電源電壓vdd時,第一pmos電晶體pm3可以導通,而nmos電晶體nm3和第二pmos電晶體pm4可以關斷。在此類情況中,第二電源電壓vdd/2可以通過輸出節點out3來輸出。

照此,根據第一使能信號en1至第三使能信號en3的電壓水平,單元切換電路120可以輸出接地電壓gnd、第一電源電壓vdd或第二電源電壓vdd/2。單元切換電路120的輸出電壓可以被施加給半導體器件的存儲單元。在單元切換電路120的操作期間,高於15伏特的高電壓(例如,約18伏特)可以被施加給nmos電晶體nm3和第一pmos電晶體pm3和第二pmos電晶體pm4。因此,nmos電晶體nm3和第一pmos電晶體pm3和第二pmos電晶體pm4必須通過使用具有高於18伏特的柵極源極擊穿電壓和漏極源極擊穿電壓的高壓mos電晶體來實現。

圖4是示出根據本發明一實施例的電壓供應器件200的框圖。

電壓供應器件200可以僅包括中壓mos電晶體。具體地,參見圖4,電壓供應器件200可以包括偏壓發生器210、控制信號發生器220和單元切換電路230。

偏壓發生器210可以將電源電壓vdd分壓以輸出多個分電源電壓。控制信號發生器220可以從偏壓發生器210接收多個分電源電壓以產生多個控制信號。單元切換電路230可以接收控制信號並且可以將各個操作電壓供應給nvm單元。在電壓供應器件200中,根據本實施例,偏壓發生器210、控制信號發生器220和單元切換電路230中的每個可以包括一個或更多個mos電晶體。每個mos電晶體可以是中壓mos電晶體,其具有與在約7伏特與約15伏特之間的中等水平電壓對應的柵極源極擊穿電壓和漏極源極擊穿電壓。即,在電壓供應器件200中不採用高壓mos電晶體。因此,被施加在中壓mos電晶體中的每一個的柵極與源極之間的電壓以及漏極與源極之間的電壓應低於中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓。下文將更詳細描述包括中壓mos電晶體組成的電壓供應器件200的配置和操作。

圖5是示出在電壓供應器件200中所包括的偏壓發生器210的電路圖。

參見圖5,偏壓發生器210可以包括在第一電源電壓vdd與接地電壓gnd之間串聯耦接的多個電阻器r31至r36以及nmos電晶體nm31。儘管圖5示出電阻器r31至r36的數目是6的示例,但是本公開不限於此。例如,在第一電源電壓vdd與接地電壓gnd之間串聯耦接的電阻器的數目可以大於6或小於6。

在一實施例中,多個電阻器r31至r36中的每一個可以具有基本上相同的電阻值r。第一電阻器r31可以耦接在第一電源電壓vdd與第一節點n31之間,且第一節點n31可以耦接至第一輸出節點out31。第二電阻器r32可以耦接在第一節點n31與第二節點n32之間,並且第二節點n32可以耦接至第二輸出節點out32。第三電阻器r33可以耦接在第二節點n32與第三節點n33之間,且第三節點n33可以耦接至第三輸出節點out33。第四電阻器r34可以耦接在第三節點n33與第四節點n34之間,且第四節點n34可以耦接至第四輸出節點out34。第五電阻器r35可以耦接在第四節點n34與第五節點n35之間,且第五節點n35可以耦接至第五輸出節點out35。第六電阻器r36可以耦接在第五節點n35與nmos電晶體nm31的漏極之間。

nmos電晶體nm31的源極可以耦接至接地電壓gnd。使能信號en31可以被輸入到nmos電晶體nm31的柵極。nmos電晶體nm31的源極可以耦接至nmos電晶體nm31的塊體。因此,nmos電晶體nm31的源極和塊體可以具有基本上相同的電位。

當被輸入到nmos電晶體nm31的柵極的使能信號en31具有高水平電壓(例如+6伏特)時,nmos電晶體nm31可以導通,並且,可以在第一電源電壓vdd與接地電壓gnd之間提供電流路徑。在此情況中,由於電阻器r31至r36具有相同的電阻值r,因此在電阻器r31至r36上產生的電壓降可以具有相同的值,並且多個分電源電壓可以通過第一輸出節點out31至第五輸出節點out35來輸出。第一分電源電壓(5×vdd/6)可以通過第一輸出節點out31來輸出,且第二分電源電壓(2×vdd/3)可以通過第二輸出節點out32來輸出。此外,第三分電源電壓(0.5×vdd)可以通過第三輸出節點out33來輸出,第四分電源電壓(vdd/3)可以通過第四輸出節點out34來輸出,以及第五分電源電壓(vdd/6)可以通過第五輸出節點out35來輸出。

在一實施例中,當第一電源電壓vdd是+18伏特時,+15伏特、+12伏特、+9伏特、+6伏特和+3伏特的分電源電壓可以分別通過第一輸出節點至第五輸出節點out31、out32、out33、out34和out35來輸出。+15伏特、+12伏特、+9伏特、+6伏特和+3伏特的分電源電壓可以被輸入到控制信號發生器220。

在偏壓發生器210中所用的nmos電晶體nm31可以充當在第六電阻器r36與接地電壓gnd之間耦接的開關。因此,施加給nmos電晶體nm31的柵極的使能信號en31應具有高於nmos電晶體nm31的閾值電壓的電壓水平(例如,+6伏特),以使nmos電晶體nm31導通。在此情況中,在nmos電晶體nm31的柵極與源極之間的電壓差可以是6伏特,在nmos電晶體nm31的漏極與源極之間的電壓差可以是0伏特。即,可以將比與中壓mos電晶體的漏極結擊穿電壓對應的約10伏特低的電壓施加在nmos電晶體nm31的柵極與源極之間以及漏極與源極之間。因此,nmos電晶體nm31可以通過使用中壓mos電晶體來實施。

圖6是示出在根據本發明的一實施例中的電壓供應器件200中所包括的控制信號發生器220的示例的框圖。

參見圖6,控制信號發生器220可以包括第一和第六控制信號發生器221、第二控制信號發生器222和第三控制信號發生器223。

第一和第六控制信號發生器221可以耦接至偏壓發生器210的第一輸出節點out31至第五輸出節點out35。因此,第一和第六控制信號發生器221可以接收第一至第五分電源電壓5×vdd/6、2×vdd/3、0.5×vdd、vdd/3和vdd/6。此外,第一和第六控制信號發生器221還可以接收第一使能信號en41、接地電壓gnd以及第一電源電壓vdd。第一和第六控制信號發生器221可以從第一使能信號en41和第一至第五分電源電壓5×vdd/6、2×vdd/3、0.5×vdd、vdd/3和vdd/6產生並輸出第一控制信號ctrp1和第六控制信號ctrn3.

第二控制信號發生器222可以耦接至偏壓發生器210的第三輸出節點out33和第五輸出節點out35。因此,第二控制信號發生器222可以接收第三分電源電壓0.5×vdd和第五分電源電壓vdd/6。此外,第二控制信號發生器222還可以接收第二使能信號en42和接地電壓gnd。第二控制信號發生器222可以從第二使能信號en42、第三分電源電壓0.5×vdd和第五分電源電壓vdd/6來產生並輸出第二控制信號ctrp2。

第三控制信號發生器223可以耦接至偏壓發生器210的第三輸出節點out33和第五輸出節點out35。因此,第三控制信號發生器223可以接收第三分電源電壓0.5×vdd和第五分電源電壓vdd/6。此外,第三控制信號發生器223還可以接收第三使能信號en43和接地電壓gnd。第三控制信號發生器223可以從第三使能信號en43、第三分電源電壓0.5×vdd和第五分電源電壓vdd/6來產生並輸出第三控制信號ctrp3。

控制信號發生器220可以將第三使能信號en43輸出為控制信號發生器220的第四控制信號ctrn1。控制信號發生器220還可以將第三分電源電壓0.5×vdd輸出為控制信號發生器220的第五控制信號ctrn2。

圖7是示出在控制信號發生器220中所包括的第一和第六控制信號發生器221的邏輯電路圖。圖8和圖9是示出第一和第六控制信號發生器221的操作的電路圖。

參見圖7至圖9,第一和第六控制信號發生器221可以包括多個級聯的反相器in1至in5。

第一反相器in1可以接收第一使能信號en41或接地電壓gnd。第一反相器in1的輸出節點可以直接耦接至第二反相器in2的輸入節點。第二反相器in2的輸出節點可以直接耦接至第三反相器in3的輸入節點。第六控制信號ctrn3可以通過第三反相器in3的輸出節點來輸出。第三反相器in3的輸出節點可以直接耦接至第四反相器in4的輸入節點。第四反相器in4的輸出節點可以直接耦接至第五反相器in5的輸入節點。第一控制信號ctrp1可以通過第五反相器in5的輸出節點來輸出。

第一反相器in1至第五反相器in5中的每一個可以通過使用cmos反相器來實現。第一反相器in1可以包括在偏壓發生器210的第三輸出節點out33與第五輸出節點out35之間串聯耦接的第一pmos電晶體pm41和第一nmos電晶體nm41。第一nmos電晶體nm41的跨導(gm)可以大於第一pmos電晶體pm41的跨導。在此類情況中,由第一nmos電晶體nm41佔用的面積可以大於由第一pmos電晶體pm41佔用的面積。第一nmos電晶體nm41的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第一nmos電晶體nm41的源極和塊體。第一pmos電晶體pm41的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第一pmos電晶體pm41的源極和塊體。第一nmos電晶體nm41的柵極和第一pmos電晶體pm41的柵極可以共同地耦接至單個輸入線。第一nmos電晶體nm41的源極可以耦接至第五輸出節點out35。因此,可以將第五分電源電壓vdd/6施加給第一nmos電晶體nm41的源極。第一pmos電晶體pm41的源極可以耦接至第三輸出節點out33。因此,可以將第三分電源電壓0.5×vdd施加給第一pmos電晶體pm41的源極。第一nmos電晶體nm41的漏極和第一pmos電晶體pm41的漏極可以彼此耦接以構成第一反相器in1的輸出節點on1。

第二反相器in2可以包括在偏壓發生器210的第二輸出節點out32與第四輸出節點out34之間串聯耦接的第二pmos電晶體pm42和第二nmos電晶體nm42。第二nmos電晶體nm42的跨導可以大於第二pmos電晶體pm42的跨導。在此類情況中,由第二nmos電晶體nm42佔用的面積可以大於由第二pmos電晶體pm42佔用的面積。第二nmos電晶體nm42的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第二nmos電晶體nm42的源極和塊體。第二pmos電晶體pm42的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第二pmos電晶體pm42的源極和塊體。第二nmos電晶體nm42的柵極和第二pmos電晶體pm42的柵極可以耦接至第一反相器in1的輸出節點on1。第二nmos電晶體nm42的源極可以耦接至第四輸出節點out34。因此,可以將第四分電源電壓vdd/3施加給第二nmos電晶體nm42的源極。第二pmos電晶體pm42的源極可以耦接至第二輸出節點out32。因此,可以將第二分電源電壓2×vdd/3施加給第二pmos電晶體pm42的源極。第二nmos電晶體nm42的漏極和第二pmos電晶體pm42的漏極可以彼此耦接以構成第二反相器in2的輸出節點on2。

第三反相器in3可以包括在偏壓發生器210的第一輸出節點out31與第三輸出節點out33之間串聯耦接的第三pmos電晶體pm43和第三nmos電晶體nm43。第三nmos電晶體nm43的跨導可以大於第三pmos電晶體pm43的跨導。在此情況中,由第三nmos電晶體nm43佔用的面積可以大於由第三pmos電晶體pm43佔用的面積。第三nmos電晶體nm43的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第三nmos電晶體nm43的源極和塊體。第三pmos電晶體pm43的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第三pmos電晶體pm43的源極和塊體。第三nmos電晶體nm43的柵極和第三pmos電晶體pm43的柵極可以耦接至第二反相器in2的輸出節點。第三nmos電晶體nm43的源極可以耦接至第三輸出節點out33。因此,可以將第三分電源電壓0.5×vdd施加給第三nmos電晶體nm43的源極。第三pmos電晶體pm43的源極可以耦接至第一輸出節點out31。因此,可以將第一分電源電壓5×vdd/6施加給第三pmos電晶體pm43的源極。第三nmos電晶體nm43的漏極和第三pmos電晶體pm43的漏極可以彼此耦接以構成第三反相器in3的輸出節點on3。第六控制信號ctrn3可以通過第三反相器in3的輸出節點來輸出。

第四反相器in4可以包括在第一電源電壓vdd與偏壓發生器210的第二輸出節點out32之間串聯耦接的第四pmos電晶體pm44和第四nmos電晶體nm44。第四nmos電晶體nm44的跨導可以大於第四pmos電晶體pm44的跨導。在此情況中,由第四nmos電晶體nm44佔用的面積可以大於由第四pmos電晶體pm44佔用的面積。第四nmos電晶體nm44的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第四nmos電晶體nm44的源極和塊體。第四pmos電晶體pm44的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第四pmos電晶體pm44的源極和塊體。第四nmos電晶體nm44的柵極和第四pmos電晶體pm44的柵極可以耦接至第三反相器in3的輸出節點。第四nmos電晶體nm44的源極可以耦接至第二輸出節點out32。因此,可以將第二分電源電壓2×vdd/3施加給第四nmos電晶體nm44的源極。第四pmos電晶體pm44的源極可以耦接至第一電源電壓vdd。因此,可以將第一電源電壓vdd施加給第四pmos電晶體pm44的源極。第四nmos電晶體nm44的漏極和第四pmos電晶體pm44的漏極可以彼此耦接以構成第四反相器in4的輸出節點on4。

第五反相器in5可以包括在第一電源電壓vdd與偏壓發生器210的第二輸出節點out32之間串聯耦接的第五pmos電晶體pm45和第五nmos電晶體nm45。第五nmos電晶體nm45的跨導可以大於第五pmos電晶體pm45的跨導。在此情況中,由第五nmos電晶體nm45佔用的面積可以大於由第五pmos電晶體pm45佔用的面積。第五nmos電晶體nm45的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第五nmos電晶體nm45的源極和塊體。第五pmos電晶體pm45的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給第五pmos電晶體pm45的源極和塊體。第五nmos電晶體nm45的柵極和第五pmos電晶體pm45的柵極可以耦接至第四反相器in4的輸出節點。第五nmos電晶體nm45的源極可以耦接至第二輸出節點out32。因此,可以將第二分電源電壓2×vdd/3施加給第五nmos電晶體nm45的源極。第五pmos電晶體pm45的源極可以耦接至第一電源電壓vdd。因此,可以將第一電源電壓vdd施加給第五pmos電晶體pm45的源極。第五nmos電晶體nm45的漏極和第五pmos電晶體pm45的漏極可以彼此耦接以構成第五反相器in5的輸出節點on5。第一控制信號ctrp1可以通過第五反相器in5的輸出節點來輸出。

如圖8所示,當第一電源電壓vdd是18伏特且6伏特的第一使能信號en41被施加給第一反相器in1的輸入節點時,第一nmos電晶體nm41的柵極可以具有比第一nmos電晶體nm41的塊體高出3伏特的電壓水平,而第一pmos電晶體pm41的柵極可以具有比第一pmos電晶體pm41的塊體低3伏特的電壓水平。因為第一nmos電晶體nm41的跨導大於第一pmos電晶體pm41的跨導,所以與施加給第一nmos電晶體nm41的源極的第五分電源電壓vdd/6對應的3伏特可以通過第一反相器in1的輸出節點on1來輸出。

在此情況中,在第一nmos電晶體nm41的柵極與源極之間的電壓差可以是3伏特,在第一nmos電晶體nm41的漏極與源極之間的電壓差可以是0伏特。此外,在第一pmos電晶體pm41的柵極與源極之間的電壓差可以是3伏特,並且在第一pmos電晶體pm41的漏極與源極之間的電壓差可以是6伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第一nmos電晶體nm41和第一pmos電晶體pm41中的每一個的柵極與源極之間以及漏極與源極之間。

第一反相器in1的3伏特的輸出電壓可以被施加給第二反相器in2的輸入節點。因此,第二nmos電晶體nm42的柵極可以具有比第二nmos電晶體nm42的塊體低3伏特的電壓水平,並且,第二pmos電晶體pm42的柵極可以具有比第二pmos電晶體pm42的塊體低9伏特的電壓水平。結果,第二nmos電晶體nm42可以關斷,而第二pmos電晶體pm42可以導通。因此,與施加給第二pmos電晶體pm42的源極的第二分電源電壓2×vdd/3對應的12伏特可以通過第二反相器in2的輸出節點on2來輸出。

在此情況中,在第二nmos電晶體nm42的柵極與源極之間的電壓差可以是3伏特,並且,在第二nmos電晶體nm42的漏極與源極之間的電壓差可以是6伏特。此外,在第二pmos電晶體pm42的柵極與源極之間的電壓差可以是9伏特,並且,在第二pmos電晶體pm42的漏極與源極之間的電壓差可以是0伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第二nmos電晶體nm42和第二pmos電晶體pm42中的每一個的柵極與源極之間以及漏極與源極之間。

第二反相器in2的12伏特的輸出電壓可以被施加給第三反相器in3的輸入節點。因此,第三nmos電晶體nm43的柵極可以具有比第三nmos電晶體nm43的塊體高出3伏特的電壓水平,並且,第三pmos電晶體pm43的柵極可以具有比第三pmos電晶體pm43的塊體低3伏特的電壓水平。由於第三nmos電晶體nm43的跨導大於第三pmos電晶體pm43的跨導,所以與施加給第三nmos電晶體nm43的源極的第三分電源電壓0.5×vdd對應的9伏特可以通過第三反相器in3的輸出節點on3來輸出。從第三反相器in3的輸出節點輸出的第三分電源電壓0.5×vdd(即9伏特)可以用作第六控制信號ctrn3。

在此類情況中,在第三nmos電晶體nm43的柵極與源極之間電壓差可以是3伏特,而在第三nmos電晶體nm43的漏極與源極之間的電壓差可以是0伏特。此外,在第三pmos電晶體pm43的柵極與源極之間的電壓差可以是3伏特,並且,在第三pmos電晶體pm43的漏極與源極之間的電壓差可以是6伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第三nmos電晶體nm43和第三pmos電晶體pm43中的每一個的柵極與源極之間以及漏極與源極之間。

第三反相器in3的9伏特的輸出電壓可以被施加給第四反相器in4的輸入節點。因此,第四nmos電晶體nm44的柵極可以具有比第四nmos電晶體nm44的塊體低出3伏特的電壓水平,且第四pmos電晶體pm44的柵極可以具有比第四pmos電晶體pm44的塊體低出9伏特的電壓水平。因此,第四nmos電晶體nm44可以關斷,而第四pmos電晶體pm44可以導通。因此,與施加給第四pmos電晶體pm44的源極的第一電源電壓vdd對應的18伏特可以通過第四反相器in4的輸出節點on4來輸出。

在此情況中,在第四nmos電晶體nm44的柵極與源極之間的電壓差可以是3伏特,並且,在第四nmos電晶體nm44的漏極與源極之間的電壓差可以是6伏特。此外,在第四pmos電晶體pm44的柵極與源極之間的電壓差可以是9伏特,並且,在第四pmos電晶體pm44的漏極與源極之間的電壓差可以是0伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第四nmos電晶體nm44和第四pmos電晶體pm44中的每一個的柵極與源極之間以及漏極與源極之間。

第四反相器in4的18伏特的輸出電壓可以被施加給第五反相器in5的輸入節點。因此,第五nmos電晶體nm45的柵極可以具有比第五nmos電晶體nm45的塊體高出6伏特的電壓水平,並且,第五pmos電晶體pm45的柵極可以具有等於第五pmos電晶體pm45的塊體的電壓水平的電壓水平。因此,第五nmos電晶體nm45可以導通,而第五pmos電晶體pm45可以關斷。因此,與施加給第五nmos電晶體nm45的源極的第二分電源電壓2×vdd/3對應的12伏特可以通過第五反相器in5的輸出節點來輸出。從第五反相器in5的輸出節點on5輸出的第二分電源電壓2×vdd/3(即12伏特)可以用作第一控制信號ctrp1。

在此情況中,在第五nmos電晶體nm45的柵極與源極之間的電壓差可以是6伏特,而在第五nmos電晶體nm45的漏極與源極之間的電壓差可以是0伏特。此外,在第五pmos電晶體pm45的柵極與源極之間的電壓差可以是0伏特,而在第五pmos電晶體pm45的漏極與源極之間的電壓差可以是6伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第五nmos電晶體nm45和第五pmos電晶體pm45中的每一個的柵極與源極之間以及漏極與源極之間。

如圖9所示,當第一電源電壓vdd是18伏特且接地電壓gnd被施加給第一反相器in1的輸入節點時,第一nmos電晶體nm41的柵極可以具有比第一nmos電晶體的塊體低3伏特的電壓水平,而第一pmos電晶體pm41的柵極可以具有比第一pmos電晶體pm41的塊體低9伏特的電壓水平。因此,第一nmos電晶體nm41可以關斷,而第一pmos電晶體pm41可以導通。因此,與施加給第一pmos電晶體pm41的源極的第三分電源電壓0.5×vdd對應的9伏特可以通過第一反相器in1的輸出節點on1來輸出。

在此情況中,在第一nmos電晶體nm41的柵極與源極之間的電壓差可以是3伏特,而在第一nmos電晶體nm41的漏極與源極之間的電壓差可以是6伏特。此外,在第一pmos電晶體pm41的柵極與源極之間的電壓差可以是9伏特,而在第一pmos電晶體pm41的漏極與源極之間的電壓差可以是0伏特。因此,比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓可以被施加在第一nmos電晶體nm41和第一pmos電晶體pm41中的每一個的柵極與源極之間以及漏極與源極之間。

第一反相器in1的9伏特的輸出電壓可以被施加給第二反相器in2的輸入節點。因此,第二nmos電晶體nm42的柵極可以具有比第二nmos電晶體nm42的塊體高出3伏特的電壓水平,並且,第二pmos電晶體pm42的柵極可以具有比第二pmos電晶體pm42的塊體低3伏特的電壓水平。由於第二nmos電晶體nm42的跨導大於第二pmos電晶體pm42的跨導,因此與施加給第二nmos電晶體nm42的源極的第四分電源電壓vdd/3對應的6伏特可以通過第二反相器in2的輸出節點on2來輸出。

在此情況中,在第二nmos電晶體nm42的柵極與源極之間的電壓差可以是3伏特,在第二nmos電晶體nm42的漏極與源極之間的電壓差可以是0伏特。此外,在第二pmos電晶體pm42的柵極與源極之間的電壓差可以是3伏特,而在第二pmos電晶體pm42的漏極與源極之間的電壓差可以是6伏特。因此,可以將與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第二nmos電晶體nm42和第二pmos電晶體pm42中的每一個的柵極與源極之間以及漏極與源極之間。

第二反相器in2的6伏特的輸出電壓可以被施加給第三反相器in3的輸入節點。因此,第三nmos電晶體nm43的柵極可以具有比第三nmos電晶體nm43的塊體低3伏特的電壓水平,而第三pmos電晶體pm43的柵極可以具有比第三pmos電晶體pm43的塊體低9伏特的電壓水平。因此,第三nmos電晶體nm43可以關斷,而第三pmos電晶體pm43可以導通。因此,與施加給第三pmos電晶體pm43的源極的第一分電源電壓5×vdd/6對應的15伏特可以通過第三反相器in3的輸出節點來輸出。從第三反相器in3的輸出節點on3輸出的第一分電源電壓5×vdd/6(即15伏特)可以用作第六控制信號ctrn3。

在此情況中,在第三nmos電晶體nm43的柵極與源極之間的電壓差可以是3伏特,並且,在第三nmos電晶體nm43的漏極與源極之間的電壓差可以是6伏特。此外,在第三pmos電晶體pm43的柵極與源極之間的電壓差可以是9伏特,而在第三pmos電晶體pm43的漏極與源極之間的電壓差可以是0伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第三nmos電晶體nm43和第三pmos電晶體pm43中的每一個的柵極與源極之間以及漏極與源極之間。

第三反相器in3的15伏特的輸出電壓可以被施加給第四反相器in4的輸入節點。因此,第四nmos電晶體nm44的柵極可以具有比第四nmos電晶體nm44的塊體高出3伏特的電壓水平,而第四pmos電晶體pm44的柵極可以具有比第四pmos電晶體pm44的塊體低3伏特的電壓水平。由於第四nmos電晶體nm44的跨導大於第四pmos電晶體pm44的跨導,所以與施加給第四nmos電晶體nm44的源極的第二分電源電壓2×vdd/3對應的12伏特可以通過第四反相器in4的輸出節點on4來輸出。

在此情況中,在第四nmos電晶體nm44的柵極與源極之間的電壓差可以是3伏特,而在第四nmos電晶體nm44的漏極與源極之間的電壓差可以是0伏特。此外,在第四pmos電晶體pm44的柵極與源極之間的電壓差可以是3伏特,而在第四pmos電晶體pm44的漏極與源極之間的電壓差可以是6伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第四nmos電晶體nm44和第四pmos電晶體pm44中的每一個的柵極與源極之間以及漏極與源極之間。

第四反相器in4的12伏特的輸出電壓可以被施加給第五反相器in5的輸入節點。因此,第五nmos電晶體nm45的柵極可以具有等於第五nmos電晶體nm45的塊體的電壓水平,而第五pmos電晶體pm45的柵極可以具有比第五pmos電晶體pm45的塊體低6伏特的電壓水平。因此,第五pmos電晶體pm45可以導通,而第五nmos電晶體nm45可以關斷。因此,與施加給第五pmos電晶體pm45的源極的第一電源電壓vdd對應的18伏特可以通過第五反相器in5的輸出節點來輸出。從第五反相器in5的輸出節點on5輸出的第一電源電壓vdd(即18伏特)可以用做第一控制信號ctrp1。

在此情況中,在第五nmos電晶體nm45的柵極與源極之間的電壓差可以是0伏特,並且,在第五nmos電晶體nm45的漏極與源極之間的電壓差可以是6伏特。此外,在第五pmos電晶體pm45的柵極與源極之間的電壓差可以是6伏特,而在第五pmos電晶體pm45的漏極與源極之間的電壓差可以是0伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第五nmos電晶體nm45和第五pmos電晶體pm45中的每一個的柵極與源極之間以及漏極與源極之間。

如上所述,當第一和第六控制信號發生器221操作以產生第一控制信號ctrp1和第六控制信號ctrn3時,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在構成第一和第六控制信號發生器221的第一nmos電晶體nm41至第五nmos電晶體nm5以及第一pmos電晶體pm41至第五pmos晶體pm5中的每一個的柵極與源極之間以及漏極與源極之間。因此,可以不使用具有約18伏特的高漏極結擊穿電壓的高壓mos電晶體,而是僅使用中壓mos電晶體,來實現第一和第六控制信號發生器221。

圖10是示出根據本發明一實施例的圖6中的第二控制信號發生器222的示例的邏輯電路圖。圖11和圖12是示出第二控制信號發生器222的操作的電路圖。

參見圖10至圖12,第二控制信號發生器222可以包括單個反相器(即第六反相器in6)。第六反相器in6可以接收第二使能信號en42或接地電壓gnd。第二控制信號ctrp2可以通過第六反相器in6的輸出節點來輸出。第六反相器in6可以通過使用cmos反相器來實現。第六反相器in6可以包括在偏壓發生器210的第三輸出節點out33與第五輸出節點out35之間串聯耦接的pmos電晶體pm51和nmos電晶體nm51。nmos電晶體nm51的跨導可以大於pmos電晶體pm51的跨導。在此情況中,由nmos電晶體nm51佔用的面積可以大於由pmos電晶體pm51佔用的面積。nmos電晶體nm51的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給nmos電晶體nm51的源極和塊體。pmos電晶體pm51的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給pmos電晶體pm51的源極和塊體。nmos電晶體nm51和pmos電晶體pm51的柵極可以共同地耦接至單個輸入線。nmos電晶體nm51的源極可以耦接至第五輸出節點out35。因此,可以將第五分電源電壓vdd/6施加給nmos電晶體nm51的源極。pmos電晶體pm51的源極可以耦接至第三輸出節點out33。因此,可以將第三分電源電壓0.5×vdd施加給pmos電晶體pm51的源極。nmos電晶體nm51和pmos電晶體pm51的漏極可以彼此耦接以構成第六反相器in6的輸出節點on6。

如圖11所示,當第一電源電壓vdd是18伏特且6伏特的第二使能信號en42被施加給第六反相器in6的輸入節點時,nmos電晶體nm51的柵極可以具有比nmos電晶體nm51的塊體高出3伏特的電壓,而pmos電晶體pm51的柵極可以具有比pmos電晶體pm51的塊體低3伏特的電壓水平。由於nmos電晶體nm51的跨導大於pmos電晶體pm51的跨導,所以與施加給nmos電晶體nm51的源極的第五分電源電壓vdd/6對應的3伏特可以通過第六反相器in6的輸出節點on6來輸出。從第六反相器in6的輸出節點on6輸出的第五分電源電壓vdd/6(即3伏特)可以用作第二控制信號ctrp2。

在此情況中,在nmos電晶體nm51的柵極與源極之間的電壓差可以是3伏特,而在nmos電晶體nm51的漏極與源極之間的電壓差可以是0伏特。此外,在pmos電晶體pm51的柵極與源極之間的電壓差可以是3伏特,而在pmos電晶體pm51的漏極與源極之間的電壓差可以是6伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在nmos電晶體nm51和pmos電晶體pm51的每一個的柵極與源極之間以及漏極與源極之間。

如圖12所示,當第一電源電壓vdd是18伏特且接地電壓gnd被施加給第六反相器in6的輸入節點時,nmos電晶體nm51的柵極可以具有比nmos電晶體nm51的塊體低3伏特的電壓水平,而pmos電晶體pm51的柵極可以具有比pmos電晶體pm51的塊體低9伏特的電壓水平。因此,nmos電晶體nm51可以關斷,而pmos電晶體pm51可以導通。因此,與施加給pmos電晶體pm51的源極的第三分電源電壓0.5×vdd對應的9伏特可以通過第六反相器in6的輸出節點on6來輸出。從第六反相器in6的輸出節點on6輸出的第三分電源電壓0.5×vdd(即9伏特)可以用做第二控制信號ctrp2。

在此情況中,在nmos電晶體nm51的柵極與源極之間的電壓差可以是3伏特,並且,而在nmos電晶體nm51的漏極與源極之間的電壓差可以是6伏特。此外,在pmos電晶體pm51的柵極與源極之間的電壓差可以是9伏特,並且,在pmos電晶體pm51的漏極與源極之間的電壓差可以是0伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特的電壓施加在nmos電晶體nm51和pmos電晶體pm51的每一個的柵極與源極之間以及漏極與源極之間。因此,可以不使用具有約18伏特的高漏極結擊穿電壓的高壓mos電晶體,而是只使用中壓mos電晶體,來實現第二控制信號發生器222。

圖13是示出根據本發明一實施例的圖6中的第三控制信號發生器223的示例的邏輯電路圖。圖14和圖15是示出根據本發明一實施例的第三控制信號發生器223的操作的電路圖。

參見圖13至圖15,第三控制信號發生器223可以包括串聯級聯的兩個反相器,即第七反相器in7和第八反相器in8。

第七反相器in7可以接收第三使能信號en43或接地電壓gnd。第七反相器in7的輸出節點on7可以直接耦接至第八反相器in8的輸入節點。第三控制信號ctrp3可以通過第八反相器in8的輸出節點on8來輸出。第七反相器in7和第八反相器in8中的每一個可以通過使用cmos反相器來實現。

第七反相器in7可以包括在偏壓發生器210的第三輸出節點out33與第五輸出節點out35之間串聯耦接的pmos電晶體pm61和nmos電晶體nm61。nmos電晶體nm61的跨導可以大於pmos電晶體pm61的跨導。在此類情況中,由nmos電晶體nm61佔用的面積可以大於由pmos電晶體pm61佔用的面積。nmos電晶體nm61的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給nmos電晶體nm61的源極和塊體。pmos電晶體pm61的源極和塊體也可以彼此耦接。因此,可以將相同的偏壓施加給pmos電晶體pm61的源極和塊體。nmos電晶體nm61和pmos電晶體pm61的柵極可以共同地耦接至單個輸入線。nmos電晶體nm61的源極可以耦接至第五輸出節點out35。因此,可以將第五分電源電壓vdd/6施加給nmos電晶體nm61的源極。pmos電晶體pm61的源極可以耦接至第三輸出節點out33。因此,可以將第三分電源電壓0.5×vdd施加給pmos電晶體pm61的源極。nmos電晶體nm61和pmos電晶體pm61的漏極可以彼此耦接以構成第七反相器in7的輸出節點on7。

第八反相器in8可以包括在偏壓發生器210的第三輸出節點out33與第五輸出節點out35之間串聯耦接的pmos電晶體pm62和nmos電晶體nm62。nmos電晶體nm62的跨導可以大於pmos電晶體pm62的跨導。在此情況中,由nmos電晶體nm62佔用的面積可以大於由pmos電晶體pm62佔用的面積。nmos電晶體nm62的源極和塊體可以彼此耦接。因此,可以將相同的偏壓施加給nmos電晶體nm62的源極和塊體。pmos電晶體pm62的源極和塊體也可以彼此耦接。因此,可以將相同的偏壓施加給pmos電晶體pm62的源極和塊體。nmos電晶體nm62和pmos電晶體pm62的柵極可以耦接至第七反相器in7的輸出節點on7。nmos電晶體nm62的源極可以耦接至第五輸出節點out35。因此,可以將第五分電源電壓vdd/6施加給nmos電晶體nm62的源極。pmos電晶體pm62的源極可以耦接至第三輸出節點out33。因此,可以將第三分電源電壓0.5×vdd施加給pmos電晶體pm62的源極。nmos電晶體nm62和pmos電晶體pm62的漏極可以彼此耦接以構成第八反相器in8的輸出節點on8,且第三控制信號ctrp3可以通過第八反相器in8的輸出節點來輸出。

如圖14所示,當第一電源電壓vdd是18伏特且6伏特的第三使能信號en43被施加給第七反相器in7的輸入節點時,nmos電晶體nm61的柵極可以具有比nmos電晶體nm61的塊體高出3伏特的電壓水平,而pmos電晶體pm61的柵極可以具有比pmos電晶體pm61的塊體低3伏特的電壓水平。由於nmos電晶體nm61的跨導大於pmos電晶體pm61的跨導,所以與施加給nmos電晶體nm61的源極的第五分電源電壓vdd/6對應的3伏特可以通過第七反相器in7的輸出節點on7來輸出。

在此情況中,在nmos電晶體nm61的柵極與源極之間的電壓差可以是3伏特,而在nmos電晶體nm61的漏極與源極之間的電壓差可以是0伏特。此外,在pmos電晶體pm61的柵極與源極之間的電壓差可以是3伏特,而在pmos電晶體pm61的漏極與源極之間的電壓差可以是6伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在nmos電晶體nm61和pmos電晶體pm62中的每一個的柵極與源極之間以及漏極與源極之間。

第七反相器in7的3伏特的輸出電壓可以被施加給第八反相器in8的輸入節點。因此,nmos電晶體nm62的柵極可以具有等於nmos電晶體nm62的塊體的電壓水平,並且,pmos電晶體pm62的柵極可以具有比pmos電晶體pm62的塊體低6伏特的電壓水平。因此,nmos電晶體nm62可以關斷,而pmos電晶體pm62可以導通。因此,與施加給pmos電晶體pm62的源極的第三分電源電壓0.5×vdd對應的9伏特可以通過第八反相器in8的輸出節點on8來輸出。通過第八反相器in8的輸出節點on8輸出的第三分電源電壓0.5×vdd(即9伏特)可以用作第三控制信號ctrp3。

在此情況中,在nmos電晶體nm62的柵極與源極之間的電壓差可以是0伏特,並且,在nmos電晶體nm62的漏極與源極之間的電壓差可以是6伏特。此外,在pmos電晶體pm62的柵極與源極之間的電壓差可以是6伏特,而在pmos電晶體pm62的漏極與源極之間的電壓差可以是0伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在nmos電晶體nm62和pmos電晶體pm62中的每一個的柵極與源極之間以及漏極與源極之間。

如圖15所示,當第一電源電壓vdd是18伏特並且接地電壓gnd被施加給第七反相器in7的輸入節點時,nmos電晶體nm61的柵極可以具有比nmos電晶體nm61的塊體低3伏特的電壓,而pmos電晶體pm61的柵極可以具有比pmos電晶體pm61的塊體低9伏特的電壓。因此,nmos電晶體nm61可以關斷,而pmos電晶體pm61可以導通。因此,與施加給pmos電晶體pm61的源極的第三分電源電壓0.5×vdd對應的9伏特可以通過第七反相器in7的輸出節點on7來輸出。

在此情況中,在nmos電晶體nm61的柵極與源極之間的電壓差可以是3伏特,並且,在nmos電晶體nm61的漏極與源極之間的電壓差可以是6伏特。此外,在pmos電晶體pm61的柵極與源極之間的電壓差可以是9伏特,而在pmos電晶體pm61的漏極與源極之間的電壓差可以是0伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在nmos電晶體nm61和pmos電晶體pm61中的每一個的柵極與源極之間以及漏極與源極之間。

第七反相器in7的9伏特的輸出電壓可以被施加在第八反相器in8的輸入節點。因此,nmos電晶體nm62的柵極可以具有比nmos電晶體nm62的塊體高出6伏特的電壓,並且,pmos電晶體pm62的柵極可以具有等於pmos電晶體pm62的塊體的電壓的電壓。因此,nmos電晶體nm62可以導通,而pmos電晶體pm62可以關斷。因此,與施加給nmos電晶體nm62的源極的第五分電源電壓vdd/6對應的3伏特可以通過第八反相器in8的輸出節點on8來輸出。從第八反相器in8的輸出節點輸出的第五分電源電壓vdd/6(即3伏特)可以用作第三控制信號ctrp3。

在此情況中,在nmos電晶體nm62的柵極與源極之間的電壓差可以是6伏特,而在nmos電晶體nm62的漏極與源極之間的電壓差可以是0伏特。此外,在pmos電晶體pm62的柵極與源極之間的電壓差可以是0伏特,而在pmos電晶體pm62的漏極與源極之間的電壓差可以是6伏特。因此,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在nmos電晶體nm62和pmos電晶體pm62中的每一個的柵極與源極之間以及漏極與源極之間。因此,可以不使用具有約18伏特的高漏極結擊穿電壓的高壓mos電晶體,而是只使用中壓mos電晶體來實現第三控制信號發生器223。

圖16是示出在根據本發明的一個實施例的電壓供應器件200中所包括的單元切換電路230的示例的電路圖。

參見圖16,單元切換電路230可以包括第一nmos電晶體nm71至第三nmos電晶體nm73以及第一pmos電晶體pm71至第三pmos電晶體pm73。

第一pmos電晶體pm71、第二pmos電晶體p72、第二nmos電晶體nm72以及第一nmos電晶體nm71可以串聯耦接在第一電源電壓vdd與接地電壓gnd之間。第四控制信號ctrn1和接地電壓gnd可以被分別施加到第一nmos電晶體nm71的柵極和源極。第一nmos電晶體nm71的漏極可以通過第一節點n61耦接至第二nmos電晶體nm72的源極。第五控制信號ctrn2可以被施加給第二nmos電晶體nm72的柵極。第一控制信號ctrp1和第一電源電壓vdd可以被分別施加給第一pmos電晶體pm71的柵極和源極。第一pmos電晶體pm71的漏極可以通過第二節點n62耦接至第二pmos電晶體pm72的源極。第二控制信號ctrp2可以被施加在第二pmos電晶體pm72的柵極。第二pmos電晶體pm72的漏極可以通過第三節點n63耦接至第二nmos電晶體nm72的漏極。

第三pmos電晶體pm73可以耦接在第一節點n61與第二電源電壓vdd/2之間。在一些實施例中,第二電源電壓vdd/2可以是第一電源電壓vdd的一半。第三控制信號ctrp3和第二電源電壓vdd/2可以被分別施加給第三pmos電晶體pm73的柵極和源極。第三pmos電晶體pm73的漏極可以耦接至第一節點n61。

第三nmos電晶體nm73可以耦接在第二節點n62與第三電源電壓vdd/2之間。在一些實施例中,第三電源電壓vdd/2可以是第一電源電壓vdd的一半。即,第三電源電壓vdd/2可以等於第二電源電壓vdd/2。第六控制信號ctrn3和第三電源電壓vdd/2可以被分別施加給第三nmos電晶體nm73的柵極和源極。第三nmos電晶體nm73的漏極可以耦接至第二節點n62。第三節點n63可以耦接至單元切換電路230的輸出線。

單元切換電路230的輸出線上的輸出電壓可以被供應至nvm單元。第一nmos電晶體nm71至第三nmos電晶體nm73以及第一pmos電晶體pm71至第三pmos電晶體pm73中的每一個的源極和塊體可以彼此耦接。因此,相同的偏壓被施加給第一nmos電晶體nm71至第三nmos電晶體nm73和第一pmos電晶體pm71至第三pmos電晶體pm73中的每一個的源極和塊體。

圖17是示出根據本發明一實施例的圖16的單元切換電路230的操作的電路圖。圖17示出單元切換電路230給nvm單元提供接地電壓gnd。

參見圖17,為了在第一電源電壓vdd是18伏特時給nvm單元供應接地電壓,可以將18伏特的第一控制信號ctrp1施加給第一pmos電晶體pm71的柵極,可以將9伏特的第二控制信號ctrp2施加給第二pmos電晶體pm72的柵極,並且可以將9伏特的第三控制信號ctrp3施加給第三pmos電晶體pm73的柵極。此外,可以將6伏特的第四控制信號ctrn1施加給第一nmos電晶體nm71的柵極,可以將9伏特的第五控制信號ctrn2施加給第二nmos電晶體nm72的柵極,並且可以將15伏特的第六控制信號ctrn3施加給第三nmos電晶體nm73的柵極。

在上述偏壓條件下,所有的第一nmos電晶體至第三nmos電晶體nm71、nm72和nm73可以導通,同時所有的第一pmos電晶體至第三pmos電晶體pm71、pm72和pm73關斷。因此,接地電壓gnd可以通過導通的第一nmos電晶體nm71和第二nmos電晶體nm72而被施加給第三節點n63,並且,接地電壓gnd可以通過與第三節點n63耦接的輸出線而被供應至nvm單元。由於第三nmos電晶體nm73導通,所以施加給第三nmos電晶體nm73的源極的第三電源電壓vdd/2可以被傳輸至第二節點n62。

由於上述操作的原因,可以分別在第一nmos電晶體nm71的柵極與源極之間以及漏極與源極之間產生6伏特和0伏特的電壓差,可以分別在第二nmos電晶體nm72的柵極與源極之間以及在漏極與源極之間產生9伏特和0伏特的電壓差,可以分別在第三nmos電晶體nm73的柵極與源極之間以及漏極與源極之間產生6伏特和0伏特的電壓差,可以分別在第一pmos電晶體pm71的柵極與源極之間以及漏極與源極之間產生0伏特和9伏特的電壓差,可以分別在第二pmos電晶體pm72的柵極與源極之間以及漏極與源極之間產生0伏特和9伏特的電壓差,並且,可以分別在第三pmos電晶體pm73的柵極與源極之間以及漏極與源極之間產生0伏特和9伏特的電壓差。

因此,在用於給nvm單元施加接地電壓gnd的上述操作期間,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第一nmos電晶體nm71至第三nmos電晶體nm73和第一pmos電晶體pm71至第三pmos電晶體pm73中的每一個的柵極與源極之間以及漏極與源極之間。

圖18是示出單元切換電路230的操作的電路圖。圖18示出給nvm單元提供第三電源電壓vdd/2的單元切換電路230。

參見圖18,為了在第一電源電壓vdd是18伏特時給nvm單元供應第三電源電壓vdd/2(即9伏特),可以將18伏特的第一控制信號ctrp1施加給第一pmos電晶體pm71的柵極,可以將3伏特的第二控制信號ctrp2施加給第二pmos電晶體pm72的柵極,並且可以將3伏特的第三控制信號ctrp3施加給第三pmos電晶體pm73的柵極。此外,可以將接地電壓gnd(即0伏特)的第四控制信號ctrn1施加給第一nmos電晶體nm71的柵極,可以將9伏特的第五控制信號ctrn2施加給第二nmos電晶體nm72的柵極,並且,可以將15伏特的第六控制信號ctrn3施加給第三nmos電晶體nm73的柵極。

在上述偏壓條件下,第三nmos電晶體nm73可以導通,並且,施加給第三nmos電晶體nm73的源極的9伏特的第三電源電壓vdd/2可以被傳輸至第二節點n62。因此,當第一pmos電晶體pm71關斷時,第二pmos電晶體pm72可以導通。因此,第三電源電壓vdd/2(即9伏特)可以通過與第三節點n63連接的輸出線而被供應至nvm單元。在上述偏壓條件下,第三pmos電晶體pm73也可以導通。因此,施加給第三pmos電晶體pm73的源極的第二電源電壓vdd/2(即9伏特)也可以被傳輸至第一節點n61。因此,第一nmos電晶體nm71和第二nmos電晶體nm72可以關斷。

由於上述操作,可以分別在第一nmos電晶體nm71的柵極與源極之間以及漏極與源極之間產生0伏特和9伏特的電壓差,可以在第二nmos電晶體nm72的柵極與源極之間以及漏極與源極之間產生0伏特的電壓差,可以分別在第三nmos電晶體nm73的柵極與源極之前以及漏極與源極之間產生6伏特和0伏特的電壓差,可以分別在第一pmos電晶體pm71的柵極與源極之間以及漏極與源極之間產生0伏特和9伏特的電壓差,可以分別在第二pmos電晶體pm72的柵極與源極之前以及漏極與源極之間產生6伏特和0伏特的電壓差,並且可以在第三pmos電晶體pm73的柵極與源極之間以及漏極與源極之前產生6伏特和0伏特的電壓差。

因此,在用於給nvm單元施加9伏特的第二電源電壓vdd/2的上述操作期間,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第一nmos電晶體nm71至第三nmos電晶體nm73和第一pmos電晶體pm71至第三pmos電晶體pm73中的每一個的柵極與源極之間以及漏極與源極之間。

圖19是示出單元切換電路230的操作的電路圖。圖19示出單元切換電路230給nvm單元提供第一電源電壓vdd。

參見圖19,為了在第一電源電壓vdd是18伏特時給nvm單元供應第一電源電壓vdd,可以將12伏特的第一控制信號ctrp1施加給第一pmos電晶體pm71的柵極,可以將9伏特的第二控制信號ctrp2施加給第二pmos電晶體pm72的柵極,並且可以將3伏特的第三控制信號ctrp3施加給第三pmos電晶體pm73的柵極。此外,可以將接地電壓gnd(即0伏特)的第四控制信號ctrn1施加給第一nmos電晶體nm71的柵極,可以將9伏特的第五控制信號ctrn2施加給第二nmos電晶體nm72的柵極,並且,可以將9伏特的第六控制信號ctrn3施加給第三nmos電晶體nm73的柵極。

在上述偏壓條件下,所有的第一pmos電晶體pm71至第三pmos電晶體pm73可以導通,同時所有的第一nmos電晶體nm71至第三nmos電晶體nm73可以關斷。因此,18伏特的第一電源電壓vdd可以可以通過導通的第一pmos電晶體pm71和第二pmos電晶體pm72而被施加給第三節點n63,並且,18伏特的第一電源電壓vdd可以通過與第三節點n63耦接的輸出線而被供應給nvm單元。由於第三pmos電晶體pm73導通,因此施加給第三pmos電晶體pm73的源極的第二電源電壓vdd/2可以被傳輸至第一節點n61。

由於上述操作,可以分別在第一nmos電晶體nm71的柵極與源極之間以及漏極與源極之間產生0伏特和9伏特的電壓差,可以分別在第二nmos電晶體nm72的柵極與源極之間以及漏極與源極之間產生0伏特和9伏特的電壓差,並且,可以分別在第三nmos電晶體nm73的柵極與源極之間以及漏極與源極之間產生0伏特和9伏特的電壓差。另外,可以分別在第一pmos電晶體pm71的柵極與源極之間以及漏極與源極之間產生6伏特和0伏特的電壓差,可以分別在第二pmos電晶體pm72的柵極與源極之間以及漏極與源極之間產生9伏特和0伏特的電壓差,並且,可以分別在第三pmos電晶體pm73的柵極與源極之間以及漏極與源極之間產生6伏特和0伏特的電壓差。

因此,在用於給nvm單元施加第一電源電壓vdd(即18伏特)的上述操作期間,可以將比與中壓mos電晶體的柵極源極擊穿電壓和漏極源極擊穿電壓對應的約10伏特低的電壓施加在第一nmos電晶體nm71至第三nmos電晶體nm73和第一pmos電晶體pm71至第三pmos電晶體pm73中的每一個的柵極與源極之間以及漏極與源極之間。因此,可以不使用具有約18伏特的高漏極結擊穿電壓的高壓mos電晶體,而是只使用具有約7伏特至約15伏特擊穿電壓的中壓mos電晶體,來實現單元切換電路230。

根據上述實施例,可以在不使用高壓mos電晶體的情況下,僅使用中壓mos電晶體,來將各種不同的電源電壓供應至nvm單元。

已經出於說明的目的公開了本公開的實施例。本領域的一般技術人員將理解,在不偏離由所附權利要求公開的本公開的範圍和精神的前提下,各種修改、添加和替代是可能的。

同类文章

一種新型多功能組合攝影箱的製作方法

一種新型多功能組合攝影箱的製作方法【專利摘要】本實用新型公開了一種新型多功能組合攝影箱,包括敞開式箱體和前攝影蓋,在箱體頂部設有移動式光源盒,在箱體底部設有LED脫影板,LED脫影板放置在底板上;移動式光源盒包括上蓋,上蓋內設有光源,上蓋部設有磨沙透光片,磨沙透光片將光源封閉在上蓋內;所述LED脫影

壓縮模式圖樣重疊檢測方法與裝置與流程

本發明涉及通信領域,特別涉及一種壓縮模式圖樣重疊檢測方法與裝置。背景技術:在寬帶碼分多址(WCDMA,WidebandCodeDivisionMultipleAccess)系統頻分復用(FDD,FrequencyDivisionDuplex)模式下,為了進行異頻硬切換、FDD到時分復用(TDD,Ti

個性化檯曆的製作方法

專利名稱::個性化檯曆的製作方法技術領域::本實用新型涉及一種檯曆,尤其涉及一種既顯示月曆、又能插入照片的個性化檯曆,屬於生活文化藝術用品領域。背景技術::公知的立式檯曆每頁皆由月曆和畫面兩部分構成,這兩部分都是事先印刷好,固定而不能更換的。畫面或為風景,或為模特、明星。功能單一局限性較大。特別是畫

一種實現縮放的視頻解碼方法

專利名稱:一種實現縮放的視頻解碼方法技術領域:本發明涉及視頻信號處理領域,特別是一種實現縮放的視頻解碼方法。背景技術: Mpeg標準是由運動圖像專家組(Moving Picture Expert Group,MPEG)開發的用於視頻和音頻壓縮的一系列演進的標準。按照Mpeg標準,視頻圖像壓縮編碼後包

基於加熱模壓的纖維增強PBT複合材料成型工藝的製作方法

本發明涉及一種基於加熱模壓的纖維增強pbt複合材料成型工藝。背景技術:熱塑性複合材料與傳統熱固性複合材料相比其具有較好的韌性和抗衝擊性能,此外其還具有可回收利用等優點。熱塑性塑料在液態時流動能力差,使得其與纖維結合浸潤困難。環狀對苯二甲酸丁二醇酯(cbt)是一種環狀預聚物,該材料力學性能差不適合做纖

一種pe滾塑儲槽的製作方法

專利名稱:一種pe滾塑儲槽的製作方法技術領域:一種PE滾塑儲槽一、 技術領域 本實用新型涉及一種PE滾塑儲槽,主要用於化工、染料、醫藥、農藥、冶金、稀土、機械、電子、電力、環保、紡織、釀造、釀造、食品、給水、排水等行業儲存液體使用。二、 背景技術 目前,化工液體耐腐蝕貯運設備,普遍使用傳統的玻璃鋼容

釘的製作方法

專利名稱:釘的製作方法技術領域:本實用新型涉及一種釘,尤其涉及一種可提供方便拔除的鐵(鋼)釘。背景技術:考慮到廢木材回收後再加工利用作業的方便性與安全性,根據環保規定,廢木材的回收是必須將釘於廢木材上的鐵(鋼)釘拔除。如圖1、圖2所示,目前用以釘入木材的鐵(鋼)釘10主要是在一釘體11的一端形成一尖

直流氧噴裝置的製作方法

專利名稱:直流氧噴裝置的製作方法技術領域:本實用新型涉及ー種醫療器械,具體地說是ー種直流氧噴裝置。背景技術:臨床上的放療過程極易造成患者的局部皮膚損傷和炎症,被稱為「放射性皮炎」。目前對於放射性皮炎的主要治療措施是塗抹藥膏,而放射性皮炎患者多伴有局部疼痛,對於止痛,多是通過ロ服或靜脈注射進行止痛治療

新型熱網閥門操作手輪的製作方法

專利名稱:新型熱網閥門操作手輪的製作方法技術領域:新型熱網閥門操作手輪技術領域:本實用新型涉及一種新型熱網閥門操作手輪,屬於機械領域。背景技術::閥門作為流體控制裝置應用廣泛,手輪傳動的閥門使用比例佔90%以上。國家標準中提及手輪所起作用為傳動功能,不作為閥門的運輸、起吊裝置,不承受軸向力。現有閥門

用來自動讀取管狀容器所載識別碼的裝置的製作方法

專利名稱:用來自動讀取管狀容器所載識別碼的裝置的製作方法背景技術:1-本發明所屬領域本發明涉及一種用來自動讀取管狀容器所載識別碼的裝置,其中的管狀容器被放在循環於配送鏈上的文檔匣或託架裝置中。本發明特別適用於,然而並非僅僅專用於,對引入自動分析系統的血液樣本試管之類的自動識別。本發明還涉及專為實現讀