光同步數字傳輸設備的分插復用器的製作方法
2023-06-02 23:57:16 1
專利名稱:光同步數字傳輸設備的分插復用器的製作方法
技術領域:
本發明涉及155Mbit/s光同步數字傳輸系統SDH中的分插復用器。
SDH是新一代的光纖傳輸系統,用SDH節點可形成自愈環網等多種拓撲結構,具有優越的組網性能。但現有的155Mb/s(即STM-1)傳輸節點實現方案中在實現分插復用時通常存在如下不足弱交叉或無交叉功能,從而影響了SDH傳輸節點充分發揮其組網的優越性。附圖1示出一種採用PMC公司晶片以實現帶有交叉功能的分插復用內核的方案,由於該方案需要採用兩片型號為PMC5361的支路淨荷處理晶片101以使來自支路的信號TU-入、TD-入與群路信號GU、GD實現對齊,並需要四片型號為PMC5371的交叉單元102以實現交叉功能,電路冗餘且價格昂貴。
本發明的目的在於提供一種克服了上述缺點,實現方式簡明、成本較低的具有交叉功能的STM-1分插復用器。
為實現上述目的,本發明STM-1分插復用器包括第一交叉單元,與所述第一交叉單元相連的支路單元、延遲單元,與所述支路單元以及所述延遲單元相連的插入單元,與所述插入單元相連的第二交叉單元,以及對各所述單元起協調、控制作用的主控單元。來自群路的輸入信號經所述第一交叉單元交叉連接後同時送給所述延遲單元和所述支路單元,作為本地業務上下路接口的所述支路單元完成PDH信號和SDH內虛容器(VC)的映射和解映射,所述支路單元形成的上行數據流在所述插入單元中完成與經所述延遲單元延遲後的信號的復接過程,經過數據復接的數據流經所述第二交叉單元交叉連接後輸出。
所述支路單元包括至少一個支路盤,所述STM-1分插復用器還包括接在所述支路單元和所述插入單元之間、對各個所述支路盤形成的上行信號進行復接的選擇單元。
本發明在STM-1分插復用器中很簡明地實現了帶交叉連接功能的分插復用,與附圖1所示方案相比其電路簡單,節約了兩片PMC5361及PMC5371,成本大大降低;輸入信號經第一交叉單元交叉連接後再送往支路單元,給支路單元帶來了很大的靈活性,支路單元可以安裝1.5M、2M、34M、140M和150M支路盤;信號輸出時經第二交叉單元再次交叉,便於實現業務調配,而且在本方案用於雙纖環網時,給合併保護通道和業務帶來很大的靈活性;此外,因為本發明STM-1分插復用器具有交叉功能,從而提高了本節點的組網靈活性,並可應用於樹形、HUB形等複雜拓撲結構。
現結合附圖詳細說明本發明STM-1分插復用器的實施例。
如下圖1為現有技術中利用PMC公司晶片實現帶交叉功能的STM-1分插復用器的一個實施例的示意圖;圖2為定義雙纖環網中信號方向的示意圖;圖3為本發明STM-1分插復用器第一實施例的結構框圖;圖4為圖3中所示選擇單元的電路示意圖;圖5為本發明第二實施例的結構框圖。
圖2示出SDH系統中常見的利用分插復用器組成的雙纖環網,對於每個節點,都有兩根光纖入、兩根光纖出,定義沿順時針方向傳輸的數據流為u-向,沿逆時針方向傳輸的數據流為d-向(下同)。
圖3為本發明第一實施例的結構框圖。如圖3所示,本發明STM-1分插復用器包括第一交叉單元301、第二交叉單元302、延遲單元303、插入單元304、支路單元306、選擇單元307以及CPU305。CPU305對各單元起協調、控制作用。第一交叉單元301和第二交叉單元302均採用晶片PMC5371,該晶片採用時分交換技術,提供基於時隙的交叉功能,來自群路的STM-1數據流在第一交叉單元301中完成交叉,交叉後的數據一路送給延遲單元303,另一路直接下往支路單元306;支路單元306作為本地業務上下路的接口單元,接收下行STM-1數據流,完成PDH信號和SDH內VC的映射和解映射,本實施例中,支路單元有8個支路盤Bi(I=0~7),在最大容量制約下可以混裝1個~8個1.5M、2M、34M、140M或155M支路盤,每個支路盤Bi(I=0~7)形成一路充滿/未充滿的155Mbit/s上行數據流送給選擇單元307;選擇單元307完成信號的復接,將8路來自各個支路盤Bi(I=0~7)的上行信號復接為一路送給插入單元304;因為在支路單元的處理過程中,STM-1數據流中STM識別符C1位元組被延遲,所以第一交叉單元輸出的數據流需經延遲單元303延遲X比特後(X取值範圍為3~12)送給插入單元304;插入單元304是基於時隙選擇功能的二選一選擇器,在選擇單元307產生的控制信號CTRL控制下完成延遲後的信號GU與支路上行信號的復接過程;經插入單元304復接後的STM-1數據流送給第二交叉單元302,再次交叉連接後輸出到群路。
圖4示出圖3中所示選擇單元307的電路圖。如圖所示,選擇單元307包括雙口RAM401、8個三態門402、計數器403和與門404,計數器403從0到269循環計數,作為雙口RAM的讀地址A0~A8;雙口RAM401內配置內容由CPU305寫入;在選擇單元307復接來自各個支路盤的信號時,讀信號RD接地,雙口RAM工作於只讀態,依次讀出CPU305寫入的配置內容Dj(j=0~7),Dj(j=0~7)作為各個三態門402的控制信號,控制任一時刻只有一個三態門處於「通」狀態,即8路來自各個支路盤Bi(I=0~7)的信號Uk(k=0~7)中只有一路可以通過三態門402輸出到插入單元304,例如,D0為「0」時,D0控制的三態門導通,信號U0送給插入單元304,從而完成對各支路盤上行信號的復接及支路信號的正確選擇插入;同時,Dj(j=0~7)送給與門404,得到插入單元304中二選一選擇器的控制信號CTRL送給插入單元304,當信號CTRL為低電平時,插入單元304輸出來自選擇單元307的上行數據流,反之則輸出來自延遲單元303的數據流GU。
參見圖5,該圖示出本發明第二實施例的結構框圖。由圖可見,本發明用於雙纖環網時,兩路分別為U-向入、D-向入的輸入信號經第一交叉單元交叉連接後分別送給延遲單元303A、303B,同時送給支路單元306,支路單元306處理後,每個支路盤Bi(I=0~7)輸出兩路充滿/未充滿的分別為U-向、D-向的STM-1上行數據流,由選擇單元307復接成兩路STM-1上行數據流送給插入單元,延遲單元303A、303B將輸入其的信號延遲X比特後得到數據流U-GU和D-GU送給插入單元304,插入單元304完成來自支路單元的上行數據流和來自延遲單元的數據流的復接過程,得到兩路分別為U-向、D-向的STM-1數據流由第二交叉單元302交叉連接後輸出。需要說明一下,此時插入單元304包括兩個相同的二選一選擇器304A、304B分別處理兩個方向U-向、D-向的群路與支路復接過程,選擇單元307中的雙口RAM、三態門402、與門404數目相應加倍並分為兩組(圖中未示出)以處理來自各個支路盤的U-向和D-向信號的復接過程。
以上雖已結合實施例描述了本發明,但顯然本發明的保護範圍並不局限於此,本領域的技術人員還可能作出種種顯而易見的變動,例如可以用FIFO寄存器代替選擇單元307中的雙口RAM401,此時省去計數器403,對雙口RAM的地址操作改為對FIFO寄存器的時鐘操作,時鐘信號由本地節點提供;三態門402的控制信號D0、D1···D7可設為高電平有效,此時產生插入單元304控制信號CTRL的與門改為或門;改變支路單元中的支路盤數目,等等。因此,本發明的保護範圍由權利要求書確定。
權利要求
1.一種STM-1分插復用器,包括對輸入信號進行交叉連接的第一交叉單元(301),與所述第一交叉單元(301)相連的將來自所述第一交叉單元(301)的數據流延遲一段時間的延遲單元(303)及作為本地業務上下路接口、完成PDH信號和SDH內虛容器(VC)的映射和解映射的支路單元(306),與所述支路單元(306)以及所述延遲單元(303)相連、完成來自所述支路單元(306)和來自所述延遲單元(303)的數據流的復接過程的插入單元(304),與所述插入單元(304)相連、對所述插入單元(304)復接後的信號進行交叉連接的第二交叉單元(302),以及對各所述單元起協調、控制作用的主控單元(305)。
2.如權利要求1所述STM-1分插復用器,其特徵在於所述支路單元(306)包括至少一個支路盤,所述STM-1分插復用器還包括選擇單元(307)將每個所述支路盤形成的上行信號復接後再送往所述插入單元(304)。
3.如權利要求2所述STM-1分插復用器,其特徵在於所述選擇單元(307)包括存儲控制信息的存儲器(401),與所述存儲器(401)及所述支路單元(306)中各個所述支路盤相連的選擇電路(402),以及與所述存儲器(401)各輸出端相連、產生所述插入單元(304)所需控制信號的邏輯門電路(404)。
4.如權利要求3所述STM-1分插復用器,其特徵在於所述存儲器(401)為一FIFO寄存器。
5.如權利要求3所述STM-1分插復用器,其特徵在於所述選擇單元(307)還包括產生所述存儲器讀地址的計數器(403)。
6.如權利要求5所述STM-1分插復用器,其特徵在於所述存儲器(401)為一雙口RAM。
7.如權利要求4或6所述STM-1分插復用器,其特徵在於所述選擇電路(402)為一個三態門。
8.如權利要求7所述STM-1分插復用器,其特徵在於所述邏輯門電路(404)為一與門。
9.如權利要求1或2所述STM-1分插復用器,其特徵在於所述插入單元(304)為基於時隙選擇功能的二選一電路。
10.如權利要求1或2所述STM-1分插復用器,其特徵在於所述延遲單元(303)的延遲時間為3~12比特。
全文摘要
一種STM-1分插復用器。包括對輸入信號進行交叉連接的第一交叉單元,與第一交叉單元相連的將來自第一交叉單元的數據流延遲一段時間的延遲單元及作為本地業務上下路接口的支路單元,完成來自支路單元和延遲單元的數據流復接過程的插入單元,對插入單元復接後的信號進行交叉連接的第二交叉單元,以及對各單元起協調、控制作用的主控單元。本發明很簡明地實現了帶交叉連接功能的分插復用,電路簡單,並具有很強的組網靈活性。
文檔編號H04J3/17GK1199965SQ9710891
公開日1998年11月25日 申請日期1997年5月17日 優先權日1997年5月17日
發明者黃耀旭, 段勇 申請人:深圳市華為技術有限公司