開關電源同步電路的製作方法
2023-05-31 13:45:56 1
專利名稱:開關電源同步電路的製作方法
技術領域:
本發明涉及開關電源領域,詳細地講是一種開關電源同步電路。
背景技術:
眾所周知,在很多時候,一個開關電源需要多路輸出,為了保證輸出的精度或者設計上的困難,往往需要一個電源分為兩路獨立的電源來設計;特別是在通信電源中,要求電壓精度比較高,功率比較大,要求電源頻譜單一,以避免由於頻率不一致,造成非線性器件對各種頻率進行混頻,當這種混頻信號進入通信系統的帶通濾波器的同頻帶內,就會對通信信號造成幹擾。如果採用線性穩壓,電壓精度問題可以解決,但是同時帶來的是效率的降低和發熱量增大,並且過流及短路保護都不好;採用兩路分立的電源設計就需要頻率的精確一致,以將頻率限制在一個很小的固定範圍內,減少噪聲;而目前大多數的電源控制晶片的頻率控制是通過外部接RC定時來確定電源的工作頻率的,而電阻電容的精度和晶片的誤差會造成兩路電源的頻率不一致。目前應用較多的是採用555產生三角波作為振蕩頻率,但是增加了電路的複雜程度,成本也要增加,最主要的就是效率會降低。
發明內容
為了克服現有技術的不足,本發明提供一種開關電源同步電路,電路結構簡單,不影響整機效率和成本的同時,可以保證兩路電源可以可靠的同步工作來降低因為頻率不同造成非線性器件對各種頻率進行混頻,防止混頻信號進入通信系統帶通濾波器的同頻帶內對通信信號造成幹擾。本發明解決其技術問題所採用的技術方案是一種開關電源同步電路,設有主控晶片ICl及從控晶片IC2,主控晶片ICl及從控晶片IC2採用UC3842晶片,其特徵是電阻 Rl接在主控晶片ICl的基準腳8和振蕩腳4之間,與電容Cl確定主控晶片ICl的頻率;三極體Ql基極與主控晶片ICl振蕩腳4相連,三極體Ql發射極與電容C2、電阻R2相連,三極體Ql集電極與主控晶片ICl基準電壓腳8、電阻R3、電阻R5、電容C3、三極體Q3的集電極相連;電阻R2 —端與三極體Ql發射極相連,電阻R2另一端連結GND ;電容C2 —端與三極體Ql發射極相連,電容C2另一端連接電阻R3、電阻R4及三極體Q2的基極;電阻R3 —端連接三極體Ql集電極,電阻R3另一端連接三極體Q2基極端、電容C2、電阻R4 ;電阻R4另一端連接GND ;電阻R5和電容C3 —端連接主控晶片ICl的基準腳8相連,電阻R5和電容C3 另一端連三極體Q2的發射極;電阻R6 —端連三極體Q2集電極、三極體Q3的基極,電阻R6 另一端接GND ;三極體Q3集電極接主控晶片ICl的基準腳8,三極體Q3發射極接R7、電容 C4 一端;電阻R7另一端接GND,電容C4另一端接電容C5、電阻R9 ;電阻R9另一端接GND ; 電容C5另一端接電阻R8和從控晶片IC2的振蕩腳4,電阻R8另一端接從控晶片IC2的基準腳8。本發明的有益效果是,電路結構簡單,不影響整機效率和成本的同時,可以保證兩路電源可以可靠的同步工作來降低因為頻率不同造成非線性器件對各種頻率進行混頻,防止混頻信號進入通信系統帶通濾波器的同頻帶內對通信信號造成幹擾。
下面結合附圖和實施例對本發明進一步說明。圖1為本發明的電路原理圖。圖中Rl R9.電阻,Q1、Q2、Q3.三極體,Cl C4.電容,ICl.主控晶片,IC2.從控晶片。
具體實施例方式圖1中,本發明設有主控晶片ICl及從控晶片IC2,主控晶片ICl及從控晶片IC2 採用UC3842晶片,電阻Rl接在主控晶片ICl的基準腳8和振蕩腳4之間,與電容Cl確定主控晶片ICl的頻率;三極體Ql基極與主控晶片ICl振蕩腳4相連,三極體Ql發射極與電容C2、電阻R2相連,三極體Ql集電極與主控晶片ICl基準電壓腳8、電阻R3、電阻R5、電容C3、三極體Q3的集電極相連;電阻R2 —端與三極體Ql發射極相連,電阻R2另一端連結 GND ;電容C2 —端與三極體Ql發射極相連,電容C2另一端連接電阻R3、電阻R4及三極體 Q2的基極;電阻R3 —端連接三極體Ql集電極,電阻R3另一端連接三極體Q2基極端、電容 C2、電阻R4 ;電阻R4另一端連接GND ;電阻R5和電容C3 —端連接主控晶片ICl的基準腳8 相連,電阻R5和電容C3另一端連三極體Q2的發射極;電阻R6 —端連三極體Q2集電極、三極體Q3的基極,電阻R6另一端接GND ;三極體Q3集電極接主控晶片ICl的基準腳8,三極體Q3發射極接R7、電容C4 一端;電阻R7另一端接GND,電容C4另一端接電容C5、電阻R9 ; 電阻R9另一端接GND ;電容C5另一端接電阻R8和從控晶片IC2的振蕩腳4,電阻R8另一端接從控晶片IC2的基準腳8。本發明採用電源管理晶片UC3842作為主控和從控晶片,通過中間電路Q1、Q2、Q3、 C2、C3、C4、R2、R3、R4、R5、R6、R7將由主控晶片IC1、Rl、Cl產生的三角波放大採樣後通過積分電路耦合到由從控晶片IC2、R8、C5、R9使從控晶片IC2在振蕩腳4產生的三角波與主控晶片ICl的振蕩腳4同步。主控晶片ICl在振蕩腳4產生三角波通過Ql、R2、C2組成的射隨器,在R3、R4分壓為2. 5V的基礎上通過主控晶片ICl振蕩腳4產生的三角波的上升和下降沿在R4上端產生一個以2. 5V為中心線的近似方波。採用射隨器的主要作用是輸出電壓與輸入電壓同相, 輸入電阻高,輸出電阻低,提高帶載能力。此近似方波在下降沿的時候通過R5、C3、R6、Q2在R6上方產生一個脈衝尖峰,即從主控晶片IC2振蕩腳4產生的三角波的最高點通過以上電路產生一個脈衝尖峰,此尖峰再通過一個由Q3、R7、C4組成的射隨器及積分電路在R9上產生一個脈衝尖峰,此脈衝尖峰的大小可以通過調整R9和C4的大小來調節。從控晶片IC2的頻率設置R8要比主控晶片ICl的Rl要大一些,這樣在主控晶片 ICl到達三角波頂端的時候,從控晶片IC2還沒有到達頂端,通過此電路在R9上產生的尖峰與C5的電壓之和達到三角波頂端截止線,從而使C5開始放電,三角波開始下降,這樣就可以保證從控晶片IC2與主控晶片ICl振蕩腳4的振蕩同步開始,同步截止,以保證從控晶片 IC2與主控晶片ICl的頻率和相位一致。
權利要求
1. 一種開關電源同步電路,設有主控晶片ICl及從控晶片IC2,主控晶片ICl及從控晶片IC2採用UC3842晶片,其特徵是電阻Rl接在主控晶片ICl的基準腳8和振蕩腳4之間,與電容Cl確定主控晶片ICl的頻率;三極體Ql基極與主控晶片ICl振蕩腳4相連,三極體Ql發射極與電容C2、電阻R2相連,三極體Ql集電極與主控晶片ICl基準電壓腳8、電阻R3、電阻R5、電容C3、三極體Q3的集電極相連;電阻R2 —端與三極體Ql發射極相連,電阻R2另一端連結GND ;電容C2 —端與三極體Ql發射極相連,電容C2另一端連接電阻R3、 電阻R4及三極體Q2的基極;電阻R3 —端連接三極體Ql集電極,電阻R3另一端連接三極體Q2基極端、電容C2、電阻R4 ;電阻R4另一端連接GND ;電阻R5和電容C3 —端連接主控晶片ICl的基準腳8相連,電阻R5和電容C3另一端連三極體Q2的發射極;電阻R6 —端連三極體Q2集電極、三極體Q3的基極,電阻R6另一端接GND ;三極體Q3集電極接主控晶片 ICl的基準腳8,三極體Q3發射極接R7、電容C4 一端;電阻R7另一端接GND,電容C4另一端接電容C5、電阻R9 ;電阻R9另一端接GND ;電容C5另一端接電阻R8和從控晶片IC2的振蕩腳4,電阻R8另一端接從控晶片IC2的基準腳8。
全文摘要
本發明涉及一種開關電源同步電路,屬於開關電源領域。R1接在主控晶片的基準8腳和振蕩4腳間與C1確定主控晶片的頻率;Q1基極與主控晶片振蕩腳相連,發射極與C2、R2相連,集電極與主控晶片基準電壓腳、R3、R5、C3、Q3的集電極相連;R2一端與Q1發射極相連,另一端連結GND;C2一端與Q1發射極相連,另一端連接R3、R4和Q2的基極;R3一端連接Q1集電極,另一端連接Q2基極端、C2、R4;R4另一端連接GND;R5和C3一端連接主控晶片基準電壓腳相連,另一端連Q2的發射極;R6一端連Q2集電極、Q3的基極,另一端接GND;Q3集電極接主控晶片基準電壓腳,發射極接R7、C4、R7另一端接GND,C4另一端接C5、R9;R9另一端接GND;C5另一端接R8和從控晶片的振蕩腳,R8另一端接從控晶片的基準電壓腳。
文檔編號H02M1/44GK102185471SQ20111010174
公開日2011年9月14日 申請日期2011年4月22日 優先權日2011年4月22日
發明者姜永巍 申請人:威海東興電子有限公司