新四季網

肖特基二極體的製作方法

2023-08-13 16:40:56

肖特基二極體的製作方法
【專利摘要】本發明總體上涉及一種肖特基二極體,所述肖特基二極體具有襯底、在所述襯底上所提供的漂移層和在所述漂移層的有源區域上所提供的肖特基層。選擇用於所述肖特基層的金屬以及用於所述漂移層的半導體材料,用以在所述漂移層和所述肖特基層之間提供低位壘高度肖特基結。
【專利說明】肖特基二極體
[0001]對相關申請的交叉引用
本申請與同此同時提交的題為 「EDGE TERMINATION STRUCTURE EMPLOYING RECESSES
FOR EDGE TERMINATION ELEMENTS」的美國實用專利申請號_相關;並且與同此同時
提交的題為 「SCHOTTKY DIODE EMPLOYING RECESSES FOR ELEMENTS OF JUNCTION BARRIERARRAY」的美國實用專利申請號_相關,其公開通過引用整體被結合於此。
【技術領域】
[0002]本公開涉及半導體器件。
【背景技術】
[0003]肖特基二極體利用金屬半導體結,其提供肖特基位壘並且在金屬層和摻雜半導體層之間被產生。對於具有N型半導體層的肖特基二極體,金屬層充當陽極,並且N型半導體層充當陰極。通常,肖特基二極體通過容易地在正向偏置方向上傳遞電流和在反向偏置方向上阻斷電流而像傳統p-n 二極體一樣起作用。在金屬半導體結處所提供的肖特基位壘提供優於p-n 二極體的兩個獨特優點。首先,所述肖特基位壘與較低位壘高度相關聯,所述較低位壘高度與較低正向電壓降相互關聯。因而,需要較小的正向電壓來導通器件以及允許電流在正向偏置方向上流動。其次,所述肖特基位壘通常具有比可比的P-n 二極體更小的電容。所述更低電容轉化成比P-n 二極體更高的開關速度。肖特基二極體是多數載流子器件並且不顯出導致開關損耗的少數載流子行為。
[0004]不幸地,肖特基二極體傳統上已遭受相對低的反向偏置額定電壓和高反向偏置漏電流。近年來,北卡羅萊納州的達勒姆的Cree公司已經引入一系列由碳化矽襯底和外延層所形成的肖特基二極體。這些器件已經並且繼續通過增大反向偏置額定電壓、降低反向偏置漏電流和增大正向偏置電流操縱來提升現有技術。然而,仍然有進一步改進肖特基器件性能以及減少這些器件的成本的需要。

【發明內容】

[0005]本公開總體上涉及肖特基二極體,其具有襯底、在所述襯底上所提供的漂移層和在所述漂移層的有源區域上所提供的肖特基層。用於肖特基層的金屬和用於漂移層的半導體材料被選擇以在漂移層和肖特基層之間提供低位壘.聞度肖特基結。
[0006]在一個實施例中,肖特基層由鉭(Ta)形成並且漂移層由碳化矽形成。因而,所述肖特基結的位壘高度可以小於0.9電子伏特。其它材料適合於形成肖特基層和漂移層。
[0007]在另一個實施例中,漂移層具有與有源區域相關聯的第一表面並且提供邊緣終端區域。所述邊緣終端區域與所述有源區域基本上橫向相鄰,並且在某些實施例中可以完全或基本上包圍所述有源區域。所述漂移層摻雜有第一導電類型的摻雜材料,並且所述邊緣終端區域可以包括從所述第一表面延伸到所述漂移層中的邊緣終端凹進。可以在所述邊緣終端凹進的底表面中形成諸如幾個同心保護環的邊緣終端結構。可以在所述邊緣終端凹進的底部處的漂浮層中形成摻雜阱。
[0008]在另一個實施例中,由於包括漂移層和肖特基層的上部外延結構在襯底的頂表面上形成,所以所述襯底是相對厚的。在形成所有或至少一部分上部外延結構之後,襯底的底部部分被去除以有效地使所述襯底「變薄」。因而,所得到的肖特基二極體具有變薄的襯底,其中在所述變薄的襯底的底部上可以形成陰極接觸。在所述肖特基層之上形成陽極接觸。
[0009]還在其它實施例中,在正好在肖特基層下方的漂移區域中可以提供結位壘陣列並且在所有或一部分有源區域附近的漂移層中可以提供臺面保護環。所述結位壘陣列、保護環和臺面保護環的元件通常是漂移層中的摻雜區域。為了增大這些摻雜區域的深度,在其中將形成所述結位壘陣列、保護環和臺面保護環的元件的漂移層的表面中可以形成單獨凹進。一旦在漂移層中形成了凹進,在所述凹進附近和底部處的這些區域被摻雜以形成所述結位壘陣列、保護環和臺面保護環的相應元件。
[0010]在閱讀與附圖相關聯的以下詳細描述之後,本領域技術人員將意識到本公開的範圍和領會其附加方面。
【專利附圖】

【附圖說明】
[0011]被結合在本說明書中並且形成本說明書的一部分的附圖示出了本公開的幾個方面,並且與描述一起用來解釋本公開的原理。
[0012]圖1是根據本公開的一個實施例的肖特基二極體的截面圖。
[0013]圖2是根據本公開的一個實施例的沒有肖特基層和陽極接觸的肖特基二極體的頂視圖。
[0014]圖3是根據本公開的第二實施例的沒有肖特基層和陽極接觸的肖特基二極體的頂視圖。
[0015]圖4是根據本公開的第三實施例的沒有肖特基層和陽極接觸的肖特基二極體的頂視圖。
[0016]圖5是根據本公開的第四實施例的沒有肖特基層和陽極接觸的肖特基二極體的頂視圖。
[0017]圖6是根據本公開的一個實施例的具有均勻JB陣列的肖特基二極體的部分截面圖。
[0018]圖7是根據本公開的另一個實施例的具有非均勻JB陣列的肖特基二極體的部分截面圖。
[0019]圖8是根據本公開的一個實施例的對於JB元件、保護環和臺面保護環中的每一個而在漂移層中採用凹進的肖特基二級管的部分截面圖。
[0020]圖9是根據本公開的另一個實施例的對於JB元件、保護環和臺面保護環中的每一個而在漂移層中採用凹進的肖特基二級管的部分截面圖。
[0021]圖10至25說明用於製造根據在圖1中所說明的實施例的肖特基二極體的選擇處
理步驟。
【具體實施方式】
[0022]以下所闡明的實施例表示使得本領域技術人員能夠實施本公開的必要信息並且說明實施本公開的最佳方式。在閱讀根據附圖的以下描述時,本領域技術人員將理解本公開的概念並且將認識到沒有在此處特別提出的這些概念的應用。應當被理解的是,這些概念和應用落在本公開和所附權利要求的範圍內。
[0023]將被理解的是,當諸如層、區域或襯底的元件被稱作在另一個元件「上」或延伸「到」另一個元件上時,其可以是直接在所述另一個元件上或直接延伸到所述另一個元件上或也可以存在中間元件。相比之下,當元件被稱作「直接在」另一個元件上或「直接延伸到」另一個元件上時,不存在中間元件。也將被理解的是,當元件被稱作被「連接」或「耦合」到另一個元件時,其可以被直接連接或耦合到所述另一個元件或可以存在中間元件。相比之下,當元件被稱作被「直接連接」或「直接耦合」到另一個元件時,不存在中間元件。
[0024]在此處可以使用諸如「以下」或「以上」或「上部」或「下部」或「水平」或「垂直」的相對術語,用以描述如在圖中所說明的一個元件、層或區域與另一個元件、層或區域的關係。將被理解的是,這些術語和以上所討論的那些術語意圖包括除在圖中所描繪的定向之外的不同器件定向。
[0025]最初,與圖1相關聯地提供示範性肖特基二極體10的總體結構的概觀。接著所述結構概觀的是肖特基二極體10的各種結構和功能方面的細節以及用於製造圖1的肖特基二極體10的示範性過程。特別地,此處所描述的實施例將各種半導體層或其中的元件參考為摻雜有N型或P型摻雜材料。摻雜有N型或P型材料指示所述層或元件分別具有N型或P型導電率。N型材料具有帶負電荷的電子的多數平衡濃度,並且P型材料具有帶正電荷的空穴的多數平衡濃度。用於各種層或元件的摻雜濃度可以被定義為是輕、正常或重摻雜。這些術語是相對術語,其意圖將用於一個層或元件的摻雜濃度與另一個層或元件聯繫起來。
[0026]此外,以下描述集中於在肖特基二極體中所使用的N型襯底和漂移層;然而,此處所提供的概念同等地適用於具有P型襯底和漂移層的肖特基二極體。因而,用於所公開的實施例中的每個層或元件的摻雜電荷可以被反轉以產生具有P型襯底和漂移層的肖特基二極體。此外,可以使用任何可用技術而由一個或多個外延層形成此處所描述的任何層,並且在此處所描述的那些層之間可以增加未被描述的附加層,而不一定偏離本公開的概念。
[0027]如所說明的,肖特基二極體10被形成在襯底12上並且具有居於邊緣終端區域16內的有源區域14,所述邊緣終端區域16可以但不需要完全或基本上包圍所述有源區域14。沿著襯底12的底面,陰極接觸18被形成並且可以在有源區域14和邊緣終端區域16這兩者下方延伸。在襯底12和陰極接觸18之間可以提供陰極歐姆層12,用以促進在其之間的低阻抗耦合。漂移層22沿襯底12的頂面延伸。所述漂移層22、陰極接觸18和陰極歐姆層20可以沿所述有源區域14和所述邊緣終端區域16這兩者延伸。
[0028]在有源區域14中,肖特基層24居於漂移層22的頂表面之上,並且陽極接觸26居於肖特基層24之上。如所描繪的,可以在肖特基層24和陽極接觸26之間提供位壘層28,用以防止來自肖特基層24和陽極接觸26中之一的材料擴散到另一個中。特別地,有源區域14基本上對應於其中肖特基二極體10的肖特基層24居於漂移層22之上的區域。只為了說明的目的,假定襯底12和漂移層22是碳化矽(SiC)。此外在以下討論用於這些和其它層的其它材料。
[0029]在所說明的實施例中,襯底12被重摻雜並且漂移層22被相對輕摻雜有N型材料。可以基本上均勻地摻雜或以梯度方式摻雜漂移層22。例如,漂移層22的摻雜濃度可以從在襯底12近旁是相對較重摻雜過渡到在鄰近肖特基層24的漂移層22的頂表面近旁是較輕摻雜。此外在以下提供摻雜細節。
[0030]在肖特基層24之下,沿漂移層22的頂表面提供多個結位壘(JB)元件30。在具有P型材料的漂移層22中的摻雜選擇區域形成這些JB元件30。因而,每個JB元件30從漂移層22的頂表面延伸到漂移層22中。JB元件30 —起形成JB陣列。JB元件30可以採取各種形狀,如在圖2至5中所說明的。如在圖2中所說明的,每個JB元件30是單一、長的細長條,其基本上延伸跨越有源區域14,其中JB陣列是多個平行JB元件30。在圖3中,每個JB元件30是短的細長劃線(dash),其中所述JB陣列具有多個劃線的平行行劃線,所述多個劃線被線性對準以延伸跨越所述有源區域14。在圖4中,JB元件30包括多個細長條(30 ;)和多個島(30 ")。如此外在以下所描述的,所述細長條和島可以具有基本上相同或基本上不同的摻雜濃度。在圖5中,JB元件30包括較小圓形島的陣列,其中利用較小圓形島的陣列將多個較大矩形島均勻地分散開。在閱讀此處所提供的公開之後,本領域技術人員將意識到JB元件30和由其所形成的最終JB陣列的其它形狀和配置。
[0031]繼續參考與圖2至5相關聯的圖1,邊緣終端區域16包括在漂移層22的頂表面中所形成的並且基本上包圍有源區域14的凹槽。該凹槽被稱作邊緣終端凹進32。所述邊緣終端凹進32的存在提供臺面,所述臺面由漂移層22中的邊緣終端凹進32包圍。在選擇的實施例中,在邊緣終端凹進32的表面和臺面的底表面之間的距離在大約0.2微米和0.5微米之間並且可能是大約0.3微米。
[0032]在居於邊緣終端凹進32的底表面下方的一部分漂移層22中形成至少一個凹阱
34。通過利用P型材料來輕摻雜居於邊緣終端凹進32的底表面下方的一部分漂移層22而形成所述凹阱34。因而,所述凹阱34是在漂移層22內的輕摻雜P型區域。沿著邊緣終端凹進32的底表面和在凹阱34內,形成多個同心保護環36。通過利用P型摻雜材料來重摻雜凹阱34的對應部分而形成所述保護環36。在選擇的實施例中,所述保護環彼此間隔開並且從邊緣終端凹進32的底表面延伸到凹阱34中。
[0033]除了居於邊緣終端凹進32中的保護環36之外,可以在由邊緣終端凹進32所形成的臺面的外部外圍周圍提供臺面保護環38。通過利用P型材料來重摻雜所述臺面的頂表面的外部部分而形成所述臺面保護環38,使得所述臺面保護環38在有源區域14的外圍附近形成並且延伸到所述臺面中。雖然在圖2至5中被說明為基本上是矩形,所述邊緣終端凹進32、保護環36和臺面保護環38可以是任何形狀的並且將通常對應於有源區域14的外圍的形狀,其在所說明的實施例中是矩形。這三個元件中的每一個可以在有源區域14附近提供連續或間斷(即虛線、點線等等)的環路。
[0034]在第一實施例中,圖6提供一部分有源區域14的放大視圖並且被用於幫助識別在肖特基二極體10的操作期間起作用的各種p-n結。對於該實施例,假定JB元件是細長條(如在圖2中所說明的)。在存在JB元件30的情況下,在有源區域14附近有至少兩種類型的結。第一個被稱作肖特基結Jl,並且是在肖特基層24和不具有JB元件30的漂移層22的頂表面的那些部分之間的任何金屬半導體(m-s)結。換句話說,肖特基結Jl是在肖特基層24和在兩個相鄰JB元件30之間或JB元件30和臺面保護環38 (未示出)之間的漂移層的頂表面的那些部分之間的結。第二個被稱作JB結J2,並且是在JB元件30和漂移層22之間的任何P-n結。[0035]當肖特基二極體10被正向偏置時,在JB結J2導通之前,肖特基結Jl導通。在低正向電壓處,肖特基二極體10中的電流輸送由在肖特基結Jl兩端所注入的多數載流子(電子)支配。因而,肖特基二極體10像傳統肖特基二極體一樣起作用。在該配置中,有很少的或沒有少數載流子注入,並且因而沒有少數電荷。結果,肖特基二極體10能夠在正常操作電壓處有快速開關速度。
[0036]當肖特基二極體10被反向偏置時,形成相鄰JB結J2的耗盡區域擴展,用以阻斷通過肖特基二極體10的反向電流。結果,所擴展的耗盡區域發揮作用,用以既保護肖特基結J1,又限制肖特基二極體10中的反向漏電流。在JB元件30的情況下,肖特基二極體10
像PIN 二極體一樣工作。
[0037]在另一個實施例中,圖7提供一部分有源區域14的放大視圖並且被用於幫助識別在肖特基二極體10的操作期間起作用的各種p-n結。對於該實施例,假定有兩種類型的JB元件30:成條的較低摻雜JB元件30 』和島狀的較高摻雜JB元件30 "(如在圖4中所說明的)。再次,肖特基結Jl是在肖特基層24和在兩個相鄰JB元件30之間或JB元件30和臺面保護環38 (未示出)之間的漂移層的頂表面的那些部分之間的任何金屬半導體結。初級JB結J2是在條JB元件30 』和漂移層22之間的任何p-n結。次級JB結J3是在島JB元件30 "和漂移層22之間的任何p-n結。在該實施例中,假定條JB元件30 '以相同於或低於島JB元件30 "的濃度摻雜有P型材料。
[0038]肖特基二極體10的有源區域14的由較低摻雜JB元件30』和較高摻雜JB元件30 "所佔據的表面積與有源區域14的總的表面積的比率可以影響肖特基二極體10的反向漏電流和正向電壓降這兩者。例如,如果相對於有源區域14的總面積增大由較低和較高摻雜JB元件30'、30 "所佔據的面積,則反向漏電流可以被減小,但是肖特基二極體10的正向電壓降可能增大。因而,對有源區域14的由較低和較高摻雜JB元件30 』和30 "所佔據的表面積的比率的選擇可以帶來在反向漏電流和正向電壓降之間的權衡。在一些實施例中,有源區域14的由較低和較高摻雜JB元件30丨、30 "所佔據的表面積與有源區域14的總的表面積的比率可以在大約2%和40%之間。
[0039]當肖特基二極體10被正向偏置超過第一閾值時,肖特基結Jl在初級JB結J2和次級JB結J3之前導通,並且所述肖特基二極體10在低正向偏置電壓處顯出傳統肖特基二極體行為。在低正向偏置電壓處,肖特基二極體10的操作由在肖特基結Jl兩端的多數載流子注入所支配。由於在正常操作條件下不存在少數載流子注入,肖特基二極體10可以具有非常快的開關能力,其通常是肖特基二極體的特性。
[0040]如所指示的,對於肖特基結Jl的導通電壓低於對於初級和次級JB結J2、J3的導通電壓。所述較低和較高摻雜JB元件30 '、30 "可以被設計使得如果正向偏置電壓繼續增大超過第二閾值,則次級JB結J3將開始傳導。如果正向偏置電壓增大超過第二閾值,諸如在通過肖特基二極體10的電流浪湧的情況下,則次級JB結J3將開始傳導。一旦次級JB結J3開始傳導,則肖特基二極體10的操作由在次級結J3兩端的少數載流子注入和複合所支配。在這種情況下,肖特基二極體10的導通電阻可以減小,其對於給定電流水平又可以減小由肖特基二極體10所耗散的功率量,並且可以幫助防止熱逸散。
[0041]在反向偏置條件下,由初級和次級JB結J2和J3所形成的耗盡區域可以擴展以阻斷通過肖特基二極體10的反向電流,因而保護肖特基結Jl並且限制在肖特基二極體10中的反向漏電流。再次,當被反向偏置時,肖特基二極體10可以基本上像PIN 二極體一樣發揮作用。
[0042]特別地,根據本發明的一些實施例的肖特基二極體10的電壓阻斷能力由較低摻雜的JB元件30丨的厚度和摻雜所確定。當足夠大的反向電壓被施加到肖特基二極體10時,較低摻雜JB元件30 '中的耗盡區域將穿通到與漂移層22相關聯的耗盡區域。結果,大的反向電流被準許流經肖特基二極體10。由於較低摻雜JB元件30丨跨有源區域14而被分布,該反向擊穿可以被均勻地分布和控制,使得其不損壞肖特基二極體10。本質上,肖特基二極體10的擊穿被定位於較低摻雜的JB元件30丨的穿通,所述穿通導致跨有源區域14而被均勻分布的擊穿電流。結果,肖特基二極體10的擊穿特性可以被控制,使得大的反向電流可以在不損壞或破壞肖特基二極體10的情況下被耗散。在一些實施例中,較低摻雜JB元件30丨的摻雜可以被選擇,使得穿通電壓稍小於另外可以由肖特基二極體10的邊緣終端所支持的最大反向電壓。
[0043]在圖1中所示出的邊緣終端區域16的設計進一步增強肖特基二極體10的正向和反向電流和電壓特性這兩者。特別地,尤其當反向電壓增大時,電場傾向於在肖特基層24的外圍附近構建。當電場增大時,反向漏電流增大,反向擊穿電壓減小,並且當超過擊穿電壓時控制雪崩電流的能力被減小。這些特性中的每一個與提供具有低反向漏電流、高反向擊穿電壓和被控制的雪崩電流的肖特基二極體10的需要背道而馳。
[0044]幸運地,在肖特基層24或有源區域14周圍提供保護環36通常傾向於減小電場在肖特基層24外圍附近的積聚(buildup)。在選擇的實施例中,諸如在圖1中所示出的,在居於邊緣終端凹進32的底部處的摻雜凹阱34中提供保護環36已經被證明比僅僅在漂移層22的頂表面中和在提供JB元件30的相同平面中提供保護環36多得多地減小這些電場的積聚。使用臺面保護環38甚至提供另外的場抑制(field suppression)。雖然沒有特別說明,臺面保護環38可以包裹於在漂移層22中所形成的臺面的邊緣之上並且延伸到邊緣終端凹進32中。在這樣的實施例中,所述臺面保護環38可以或可以不與另一個保護環36組合,其通常彼此間隔開。
[0045]因此,邊緣終端區域16和JB元件30的設計在確定肖特基二極體10的正向和反向電流和電壓特性中起重要作用。如以下進一步詳細描述的,使用離子注入來形成JB元件30、保護環36、臺面保護環38和凹阱34,其中適當摻雜材料的離子被注入到漂移層22的暴露頂表面中。 申請人:已經發現,使用更深的摻雜區域來形成所述JB元件30、保護環36、臺面保護環38和甚至凹阱34已經被證明在肖特基層24附近提供極好的電場抑制以及甚至進一步被改進的電流和電壓特性。不幸地,當漂移層22由有點抵抗離子注入的材料、諸如SiC形成時,產生以相對均勻和經控制的方式被摻雜的相對深的摻雜區域是有挑戰性的。
[0046]參考圖8,根據可替換實施例說明了肖特基二極體10的漂移層22和肖特基層24。如所說明的,在被蝕刻到漂移層22的頂表面中的對應凹進附近的漂移層22中形成JB元件
30、保護環36和臺面保護環38中的每個。在有源區域14中,多個JB元件凹進40和臺面保護環38被蝕刻到漂移層22中。在邊緣終端區域16中,邊緣終端凹進32被蝕刻在漂移層22中,並且然後,保護環凹進42在邊緣終端凹進32的底表面中被蝕刻到漂移層22中。如果期望,可以通過選擇性摻雜邊緣終端凹進32來形成凹阱34。一旦形成JB元件凹進40、保護環凹進42、臺面保護環凹進44和邊緣終端凹進32,沿所述凹進的側以及在所述凹進底部處的區域被選擇性地摻雜以形成杯或溝狀的JB元件30、保護環36和臺面保護環38。通過將凹進蝕刻到漂移層22中,可以往漂移層22中更深地形成相應的JB元件30、保護環36和臺面保護環38。如所注意到的,這對於SiC器件是特別有益的。各種JB元件凹進40、保護環凹進42和臺面保護環凹進44的深度和寬度可以是相同或不同的。當描述特定凹進的寬度時,所述寬度指的是具有寬度、長度和深度的凹進的較窄橫向尺寸。在一個實施例中,任何凹進的深度至少是0.1微米,並且任何凹進的寬度至少是0.5微米。在另一個實施例中,凹進的深度至少是1.0微米,並且任何凹進的寬度至少是3.0微米。
[0047]參考圖9,提供採用JB元件凹進40、保護環凹進42和臺面保護環凹進44的另一個實施例。然而,在該實施例中,沒有邊緣終端凹進32、臺面保護環凹進44或臺面保護環
38。代替地,在與JB元件凹進40相同的平面上形成保護環凹進42,並且沿這些凹進的側和在這些凹進的底部處形成JB元件30和保護環36。在圖7和8的實施例的任一個中,凹阱34是可選的。
[0048]雖然以上實施例針對的是肖特基二極體10,邊緣終端區域16的所有預期結構和設計,包括凹阱34、保護環36和保護環凹進42的結構和設計,同等地可適用於在有源區域外圍附近遭受不利場效應的其它半導體器件。可以受益於邊緣終端區域16的預期結構和設計的示範性器件包括所有類型的場效應電晶體(FET)、絕緣柵雙極電晶體(IGBT)和柵關斷晶閘管(GT0)。
[0049]影響肖特基二極體10的正向和反向電流和電壓特性這兩者的另一個特性是與肖特基結(圖6和7)相關聯的位壘高度,所述肖特基結Jl再次是在金屬肖特基層24和半導體漂移層22之間的金屬半導體結。當諸如肖特基層24的金屬層與諸如漂移層22的半導體層極鄰近時,在所述兩個層之間產生本地(native)勢壘。與肖特基結Jl相關聯的位壘高度對應於本地勢壘。不存在外部電壓的施加的情況下,該本地勢壘防止大多數電荷載流子(電子或空穴)從一層移動到另一層。當施加外部電壓時,從半導體層的角度,本地勢壘將有效地增大或減小。特別地,當施加外部電壓時,從金屬層的角度,勢壘將不改變。
[0050]當具有N型漂移層22的肖特基二極體10被正向偏置時,在肖特基層24處施加正電壓有效地減小本地勢壘並且使電子從半導體流動跨越金屬半導體結。本地勢壘的大小並且因而位壘高度對克服本地勢壘並且使電子從半導體層向金屬層流動所需要的電壓量產生影響。事實上,當肖特基二極體被正向偏置時,勢壘被減小。當肖特基二極體10被反向偏置時,勢壘被大大增大並且發揮作用以阻斷電子流動。
[0051]被用以形成肖特基層24的材料很大程度地決定與肖特基結Jl相關聯的位壘高度。在許多應用中,優選低位壘高度。較低位壘高度允許下述之一。首先,具有較小有源區域14的較低位壘高度器件可以被開發以具有與具有較大有源區域14和較高位壘高度的器件相同的正嚮導通和操作額定電流和電壓。換句話說,具有較小有源區域14的較低位壘高度器件在給定電流處可以與具有較高位壘高度和較大有源區域14的器件支持相同的正向電壓。可替換地,當這兩個器件具有相同尺寸的有源區域14時,當操縱與較高位壘高度器件相同或相似的電流時,較低位壘高度器件可以具有較低正嚮導通和操作電壓。較低位壘高度也降低器件的正向偏置導通電阻,其幫助使得器件更高效並且生成較少熱,所述熱對於器件可能是破壞性的。與採用SiC漂移層22的肖特基應用中的低位壘高度相關聯的示範性金屬(包括合金)包括但不限於鉭(Ta)、鈦(Ti)、鉻(Cr)和鋁(Al),其中鉭與該組的最低位壘高度相關聯。所述金屬被定義為低位壘高度電纜金屬。雖然位壘高度是用於肖特基層24的材料、用於漂移層22的材料、並且可能是漂移層22中的摻雜程度的函數,利用某些實施例可以實現的示範性位壘高度小於1.2電子伏特(eV)、小於1.leV、小於1.0eV、小於
0.9eV並且小於大約0.8eV。
[0052]現在轉到圖10-24,提供了用於製造諸如在圖1中所說明的一個之類的肖特基二極體10的示範性過程。在該示例中,假定JB元件30是細長條,如在圖2中所說明的。貫穿所述過程的描述,概述了示範性材料、摻雜類型、摻雜水平、結構尺寸和所選擇的替換方案。這些方面僅僅是說明性的,並且此處所公開的概念和隨後的權利要求不被限制於這些方面。
[0053]如在圖10中所示出的,過程通過提供N摻雜、單晶、4H SiC襯底12而開始。襯底12可以具有各種晶體多型,諸如2H、4H、6H、3C等等。所述襯底也可以由諸如氮化鎵(GaN)、砷化鎵(GaAs)、矽(Si)、鍺(Ge)、SiGe等等的其它材料系統形成。N摻雜、SiC襯底12的電阻率在一個實施例中在大約10毫歐-釐米和30毫歐-釐米之間。初始襯底12可以具有在大約200微米和500微米之間的厚度。
[0054]漂移層22可以生長在襯底12上並且被原位摻雜,其中漂移層22在其生長時被摻雜有N型摻雜材料,如在圖11中所示出的。特別地,在形成漂移層22之前,可以在襯底12上形成一個或多個緩衝層(未示出)。所述緩衝層可以被用作成核層並且相對重摻雜有N型摻雜材料。所述緩衝層在某些實施例中可以從0.5微米變化至5微米。
[0055]漂移層22可以貫穿地被相對均勻地摻雜或可以貫穿其全部或一部分而採用梯度摻雜。對於均勻摻雜的漂移層22,摻雜濃度在一個實施例中可以在大約2 X IO15CnT3和I X IO16CnT3之間。在梯度摻雜的情況下,摻雜濃度在襯底12近旁的漂移層22的底部處最高並且在肖特基層24近旁的漂移層22的頂部處最低。所述摻雜濃度通常以逐步或連續方式從在漂移層22的底部處或底部近旁的點至在漂移層22的頂部處或近旁的點減小。在採用梯度摻雜的一個實施例中,漂移層22的較低部分可以以大約I X IO15CnT3的濃度被摻雜並且漂移層22的較高部分可以以大約5X1016cm_3的濃度被摻雜。在採用梯度摻雜的另一個實施例中,漂移層22的較低部分可以以大約5X IO15CnT3的濃度被摻雜並且漂移層22的較高部分可以以大約IXlO16Cnr3的濃度被摻雜。
[0056]在選擇的實施例中,取決於所期望的反向擊穿電壓,漂移層22可以在四微米和十微米之間。在一個實施例中,漂移層22是大約每100伏特的所期望的反向擊穿電壓一微米厚。例如,具有600伏特的反向擊穿電壓的肖特基二極體10可以有具有大約六微米的厚度的漂移層22。
[0057]—旦漂移層22被形成,頂表面被蝕刻以產生邊緣終端凹進32,如在圖12中所示出的。基於所期望的器件特性,邊緣終端凹進32將在深度和寬度上變化。在具有600V的反向擊穿電壓和可以操控持續不變的50A正向電流的肖特基二極體10的一個實施例中,邊緣終端凹進32具有在大約0.2微米和0.5微米之間的深度和在大約10和120之間的寬度,其將最終取決於在所述器件中採用了多少保護環36。
[0058]接下來,通過利用P型材料選擇性注入居於邊緣終端凹進32的底部處的漂移層22的一部分而形成凹阱34,如在圖13中所示出的。例如,具有600伏特的反向擊穿電壓並且能夠操控持續不變的50A正向電流的肖特基二極體10可以具有以在大約5 X IO16CnT3和2X IO1W3之間的濃度被輕摻雜的凹阱34。凹阱34可以是在大約0.1微米和0.5微米深之間並且具有基本上對應於邊緣終端凹進32的寬度的寬度。
[0059]一旦凹阱34被形成,通過利用P型材料來選擇性地注入漂移層22的頂表面的對應部分(包括邊緣終端凹進32的底表面)而形成JB元件30、臺面保護環38和保護環36,如在圖14中所示出的。JB元件30、臺面保護環38和保護環36是相對重摻雜的並且可以使用相同離子注入過程而同時形成。在一個實施例中,具有600伏特的反向擊穿電壓和能夠操控持續不變的50A正向電流的肖特基二極體10可以具有都以在大約5X IO17CnT3和5 X IO19CnT3之間的濃度被摻雜的JB元件30、臺面保護環38和保護環36。在其它實施例中,可以使用相同或不同的離子注入過程、以不同濃度來摻雜這些元件。例如,當JB元件30的JB陣列包括如在圖4和5中所提供的不同形狀或尺寸時,或在不同JB元件30具有不同深度的情況下。在相鄰JB元件30之間、在臺面保護環38和JB元件30之間和在相鄰保護環36之間的深度和間隔可以基於所期望的器件特性而變化。例如,這些元件的深度可以從
0.2微米變化到大於1.5微米,並且相應元件可以彼此間隔開大約一微米和四微米之間。
[0060]對於像那些在圖8和9中所說明的、採用JB元件凹進或臺面保護環凹進44或保護環凹進42的實施例,相應JB元件30、臺面保護環38和保護環36更容易往漂移層22中更深地形成。對於由SiC所形成的漂移層22,相應凹進的深度可以在大約0.1微米和1.0微米之間並且具有在大約1.0微米和5.0微米之間的寬度。因而,JB元件30、臺面保護環38和保護環36的總深度可以容易地延伸至如從漂移層22的頂表面所測量的、在0.5和1.5之間的深度。
[0061]如在圖15中所說明的,在漂移層22的頂表面(包括邊緣終端凹進32的底表面)之上形成熱氧化物層46。對於SiC漂移層22,氧化物是二氧化矽(SiO2)。熱氧化物層46可以充當鈍化層,所述鈍化層為漂移層22和其中所形成的各種元件的保護或性能給予幫助。接下來,如在圖16中所示出的,與有源區域14相關聯的熱氧化物層46的部分被去除以形成其中將形成肖特基層24的肖特基凹進48。
[0062]一旦肖特基凹進48被形成,如在圖17中所說明的,在由肖特基凹進48所暴露的漂移層22的部分之上形成肖特基層24。肖特基層24的厚度將基於所期望的器件特性和用於形成肖特基層24的金屬而變化,並且將通常在大約100埃和4500埃之間。對於參考的600V器件,由鉭(Ta)所形成的肖特基層24可以在大約200埃和1200埃之間;由鈦(Ti)所形成的肖特基層24可以在大約500埃和2500埃之間;並且由鋁(Al)所形成的肖特基層24可以在大約3500埃和4500埃之間。如以上所注意到的,特別是當連同SiC被使用以形成肖特基結時,鉭(Ta)與非常低的位壘高度相關聯。鉭(Ta)相對於SiC也是非常穩定的。
[0063]取決於用於肖特基層24和將被形成的陽極接觸26的金屬,可以在肖特基層24上形成一個或多個位壘層28,如在圖18中所示出的。所述位壘層28可以由鈦鎢合金(TiW)、鈦鎳合金(TiN)、鉭(Ta)和任何其它合適材料形成並且在選擇的實施例中可以在大約75埃和400埃厚之間。所述位壘層28幫助防止在用於形成肖特基層24和將被形成的陽極接觸26的金屬之間的擴散。特別地,在其中肖特基層24是鉭(Ta)並且將被形成的陽極接觸26由鋁(Al)形成的某些實施例中不使用所述位壘層28。所述位壘層28通常在其中肖特基層是鈦(Ti)並且將被形成的陽極接觸26由鋁(Al)形成的實施例中是有益的。
[0064]接下來,在肖特基層24或(如果存在)位壘層28上形成陽極接觸26,如在圖19中所示出的。陽極接觸26通常相對厚、由金屬形成,並且充當用於肖特基二極體10的陽極的接合焊盤。所述陽極接觸26可以由鋁(Al)、金(Au)、銀(Ag)等等形成。
[0065]然後至少在陽極接觸26和熱氧化物層46的暴露表面上形成密封層50,如在圖20中所說明的。所述密封層50可以是諸如氮化矽(SiN)的氮化物並且充當保形塗層以保護下面的層不受不利環境條件影響。為了進一步抵抗劃痕或如同機械損壞的保護,可以在所述密封層50上提供聚醯亞胺層52,如在圖21中所說明的。所述聚醯亞胺層52的中央部分被去除以在所述密封層50上提供陽極開口 54。在該示例中,所述聚醯亞胺層52被用作蝕刻掩模,所述蝕刻掩模具有以陽極接觸26為中心的陽極開口 54。接下來,密封層50的由陽極開口 54所暴露的部分被去除以暴露陽極接觸26的頂表面,如在圖22中所說明的。最終,接合線等等可以通過密封層50中的陽極開口 54而被焊接或用別的方式連接到陽極接觸26的頂表面。
[0066]在該點上,處理從肖特基二極體10的正面(頂部)轉換到肖特基二極體10的背面(底部)。如在圖23中所說明的,基本上通過經由磨削、蝕刻或相似的過程來去除襯底12的底部來使襯底12變薄。對於600V參考肖特基二極體10,襯底12在第一實施例中可以被變薄至在大約50微米和200微米之間的厚度,並且在第二實施例中在大約75微米和125微米之間。使襯底12變薄或另外採用薄襯底12減小在肖特基二極體10的陽極和陰極之間的總電和熱阻並且允許器件操控更高的電流密度而沒有過熱。
[0067]最終,利用諸如鎳(Ni)、矽化鎳(NiSi)和鋁化鎳(NiAl)之類的歐姆金屬而在被變薄的襯底12的底部上形成陰極歐姆層20,如在圖24中所說明的。在採用聚醯亞胺層52的實施例中,所述陰極歐姆層20可以被雷射退火,而不是以高溫度烘烤整個器件以使所述歐姆金屬退火。雷射退火允許歐姆金屬被充分加熱以便退火,但是不將器件的其餘部分加熱至另外將會損壞或破壞聚醯亞胺層52的溫度。一旦陰極歐姆層20被形成並且被退火,則在陰極歐姆層20上形成陰極接觸18以提供用於肖特基二極體10的焊接或相似的接口,如在圖25中所說明的。
[0068]利用此處所公開的概念,非常高性能的肖特基二極體10可以被設計用於需要各種操作參數的各種應用。與DC正向偏置電流相關聯的電流密度在某些實施例中可以超過440安培/釐米,並且在其它實施例中可以超過500安培/釐米。此外,肖特基二極體10在各種實施例中可以被構造以具有大於0.275,0.3,0.325,0.35,0.375和0.4安培/皮克法拉(A/pF)的DC正向偏置電流密度與反向偏置陽極陰極電容的比率,其中當肖特基二極體被反向偏置到有源區域基本上被完全耗盡的點時,所述反向偏置陽極陰極電壓被確定。
[0069]本領域技術人員將意識到對本公開的實施例的改進和修改。所有這樣的改進和修改被認為是在此處所公開的概念和隨後的權利要求的範圍內。
【權利要求】
1.一種肖特基二極體,包括: 漂移層,其具有與有源區域和同所述有源區域基本上橫向相鄰的邊緣終端區域相關聯的第一表面,其中所述漂移層主要地摻雜有第一導電類型的摻雜材料,並且所述邊緣終端區域具有從所述第一表面延伸到所述漂移層中的邊緣終端凹進; 在所述第一表面的有源區域上的用以形成肖特基結的肖特基層,所述肖特基層由有低位壘高度能力的金屬形成; 在邊緣終端凹進的底表面中所形成的邊緣終端結構。
2.根據權利要求1所述的肖特基二極體,其中所述肖特基結具有小於0.9電子伏特的位壘高度。
3.根據權利要求1所述的肖特基二極體,其中: 所述肖特基層的有低位壘高度能力的金屬包括鉭;並且 所述邊緣終端凹進基本上在所述有源區域附近延伸;並且 所述邊緣終端結構包括基本上在所述有源區域附近延伸的多個保護環。
4.根據權利要求3所述的肖特基二極體,其中所述有源區域在所述漂移層中的檯面上被提供並且還包括基本上在所述肖特基層附近延伸的臺面保護環,使得所述臺面保護環居於肖特基層和所述多個保護環之間。
5.根據權利要求4所述的肖特基二極體,其中在所述邊緣終端凹進的底表面下方的所述漂移層中形成凹阱,並且所述凹阱摻雜有第二導電類型的摻雜材料,所述第二導電類型與所述第一導電類型相反。`
6.根據權利要求3所述的肖特基二極體,其中所述漂移層在被變薄的襯底上形成,所述被變薄的襯底是在形成所述漂移層之後被變薄的。
7.根據權利要求6所述的肖特基二極體,其中所述肖特基層的有低位壘高度能力的金屬基本上由鉭構成。
8.根據權利要求3所述的肖特基二極體,其中: 所述肖特基層的有低位壘高度能力的金屬包括鉭;並且 所述漂移層包括碳化矽。
9.根據權利要求8所述的肖特基二極體,其中所述肖特基層的有低位壘高度能力的金屬基本上由鉭構成。
10.根據權利要求1所述的肖特基二極體,其中所述肖特基層的有低位壘高度能力的金屬包括鉭。
11.根據權利要求1所述的肖特基二極體,其中所述肖特基層的有低位壘高度能力的金屬包括由鈦、鉻和鋁所構成的組中的至少一個。
12.根據權利要求1所述的肖特基二極體,其中所述肖特基層的有低位壘高度能力的金屬基本上由鉭構成。
13.根據權利要求1所述的肖特基二極體,其中所述邊緣終端結構包括至少一個保護環。
14.根據權利要求1所述的肖特基二極體,其中所述邊緣終端凹進基本上在所述有源區域附近延伸並且所述邊緣終端結構包括基本上在所述有源區域附近延伸的多個保護環。
15.根據權利要求14所述的肖特基二極體,其中所述有源區域在所述漂移層中的檯面上被提供並且還包括基本上在所述肖特基層附近延伸的臺面保護環,使得所述臺面保護環居於所述肖特基層和所述多個保護環之間。
16.根據權利要求15所述的肖特基二極體,其中在所述有源區域附近的所述漂移層的第一表面包括臺面保護環凹進,使得所述臺面保護環是延伸到在所述臺面保護環凹進附近的所述漂移層中的摻雜區域,並且所述摻雜區域摻雜有第二導電類型的摻雜材料,所述第二導電類型與所述第一導電類型相反。
17.根據權利要求14所述的肖特基二極體,其中在所述邊緣終端凹進的底表面下方的所述漂移層中形成凹阱,並且所述凹阱摻雜有第二導電類型的摻雜材料,所述第二導電類型與第一導電類型相反。
18.根據權利要求14所述的肖特基二極體,其中所述邊緣終端凹進的底表面包括多個保護環凹進,使得所述多個保護環中的至少一些是延伸到在所述多個保護環凹進中對應的一個附近的所述漂移層中的摻雜區域,並且所述摻雜區域摻雜有第二導電類型的摻雜材料,所述第二導電類型與第一導電類型相反。
19.根據權利要求1所述的肖特基二極體,其中所述漂移層在被變薄的襯底上形成,並且在所述被變薄的襯底的底表面上形成陰極接觸,所述被變薄的襯底是在形成所述漂移層之後被變薄的。
20.根據權利要求19所述的肖特基二極體,其中所述被變薄的襯底在大約50微米和200微米厚之間。
21.根據權利要求1 所述的肖特基二極體,其中所述邊緣終端凹進大於0.2微米深。
22.根據權利要求1所述的肖特基二極體,其中所述邊緣終端凹進在大約0.2微米和0.5微米深之間。
23.根據權利要求1所述的肖特基二極體,還包括在肖特基結下方的所述漂移層中所形成的結位壘元件的陣列。
24.根據權利要求23所述的肖特基二極體,其中所述結位壘元件陣列的每個結位壘元件與所述結位魚元件陣列的其它元件基本上相同。
25.根據權利要求23所述的肖特基二極體,其中所述結位壘元件陣列的至少第一結位魚元件在尺寸或形狀上與所述結位魚元件陣列的至少第二結位魚元件基本上不同。
26.根據權利要求23所述的肖特基二極體,其中在所述結位壘元件陣列中的至少某些結位魚元件是細長條。
27.根據權利要求23所述的肖特基二極體,其中在所述結位壘元件陣列中的至少某些結位壘元件基本上圍繞著所述第一表面。
28.根據權利要求23所述的肖特基二極體,其中所述漂移層的第一表面在所述有源區域中包括多個結位魚元件凹進,使得所述結位魚元件陣列的至少某些結位魚元件是延伸到在所述多個結位壘元件凹進中對應多個的附近的所述漂移層中的摻雜區域,並且所述摻雜區域摻雜有第二導電類型的摻雜材料,所述第二導電類型與所述第一導電類型相反。
29.根據權利要求1所述的肖特基二極體,其中所述漂移層以梯度方式主要地摻雜有第一導電類型的摻雜材料,其中所述漂移層在所述漂移層的第一表面近旁具有較低摻雜濃度並且在其第二表面近旁具有有意更高的摻雜濃度,所述第二表面與所述第一表面基本上相對。
30.根據權利要求1所述的肖特基二極體,其中所述漂移層包括碳化矽。
31.根據權利要求1所述的肖特基二極體,其中所述肖特基二極體當被正向偏置時支持至少440安培/釐米的DC電流密度。
32.根據權利要求1所述的肖特基二極體,其中所述肖特基二極體當被正向偏置時支持至少500安培/釐米的DC電流密度。
33.根據權利要求1所述的肖特基二極體,其中DC正向偏置電流密度與反向偏置陽極陰極電容的比率至少是0.275安培/皮克法拉(A/pF),其中當所述肖特基二極體被反向偏置到所述有源區域基本上完全被耗盡的點時,所述反向偏置陽極陰極電壓被確定。
34.根據權利要求1所述的肖特基二極體,其中DC正向偏置電流密度與反向偏置陽極陰極電容的比率至少是0.3安培/皮克法拉(A/pF),其中當所述肖特基二極體被反向偏置到所述有源區域基本上完全被耗盡的點時,所述反向偏置陽極陰極電壓被確定。
35.根據權利要求1所述的肖特基二極體,其中DC正向偏置電流密度與反向偏置陽極陰極電容的比率至少是0.35安培/皮克法拉(A/pF),其中當所述肖特基二極體被反向偏置到所述有源區域基本上完全被耗盡的點時,所述反向偏置陽極陰極電壓被確定。
36.一種肖特基二極體,包括: 漂移層,其具有與有源區域和同所述有源區域基本上橫向相鄰的邊緣終端區域相關聯的第一表面,其中所述漂移層包括碳化矽並且摻雜有第一導電類型的摻雜材料,並且所述邊緣終端區域具有從所述第一表面延伸到所述漂移層中的邊緣終端凹進; 在所述第一表面的有源區域上的用以形成肖特基結的肖特基層,所形成的肖特基層包括組;` 在所述邊緣終端凹進的底表面中所形成的邊緣終端結構;和 在所述肖特基結下方並且在所述漂移層中所形成的結位壘元件陣列。
37.根據權利要求36所述的肖特基二極體,其中所述漂移層在被變薄的碳化矽襯底上形成,並且在所述被變薄的碳化矽襯底的底表面上形成陰極接觸,所述被變薄的碳化矽襯底是在形成所述漂移層之後被變薄的。
38.根據權利要求37所述的肖特基二極體,其中所述漂移層的第一表面在所述有源區域中包括多個結位魚元件凹進,使得所述結位魚元件陣列的至少某些結位魚元件是延伸到在所述多個結位壘元件凹進中對應多個的附近的所述漂移層中的摻雜區域,並且所述摻雜區域摻雜有第二導電類型的摻雜材料,所述第二導電類型與所述第一導電類型相反。
39.一種肖特基二極體,包括: 襯底; 在所述襯底上所形成的並且具有第一表面的漂移層,所述第一表面與有源區域以及同所述有源區域基本上橫向相鄰的邊緣終端區域相關聯,其中所述漂移層主要地摻雜有第一導電類型的摻雜材料;和 在所述第一表面的有源區域上的用以形成肖特基結的肖特基層, 其中所述肖特基層由有低位壘高度能力的金屬形成,並且所述漂移層具有基本上在所述肖特基層附近延伸的臺面保護環,並且所述襯底在形成所述漂移層之後被變薄。
【文檔編號】H01L29/872GK103782393SQ201280044080
【公開日】2014年5月7日 申請日期:2012年9月7日 優先權日:2011年9月11日
【發明者】J.P.亨寧, Q.張, S-H.劉, A.K.阿加瓦爾, J.W.帕爾摩爾, S.艾倫 申請人:科銳

同类文章

一種新型多功能組合攝影箱的製作方法

一種新型多功能組合攝影箱的製作方法【專利摘要】本實用新型公開了一種新型多功能組合攝影箱,包括敞開式箱體和前攝影蓋,在箱體頂部設有移動式光源盒,在箱體底部設有LED脫影板,LED脫影板放置在底板上;移動式光源盒包括上蓋,上蓋內設有光源,上蓋部設有磨沙透光片,磨沙透光片將光源封閉在上蓋內;所述LED脫影

壓縮模式圖樣重疊檢測方法與裝置與流程

本發明涉及通信領域,特別涉及一種壓縮模式圖樣重疊檢測方法與裝置。背景技術:在寬帶碼分多址(WCDMA,WidebandCodeDivisionMultipleAccess)系統頻分復用(FDD,FrequencyDivisionDuplex)模式下,為了進行異頻硬切換、FDD到時分復用(TDD,Ti

個性化檯曆的製作方法

專利名稱::個性化檯曆的製作方法技術領域::本實用新型涉及一種檯曆,尤其涉及一種既顯示月曆、又能插入照片的個性化檯曆,屬於生活文化藝術用品領域。背景技術::公知的立式檯曆每頁皆由月曆和畫面兩部分構成,這兩部分都是事先印刷好,固定而不能更換的。畫面或為風景,或為模特、明星。功能單一局限性較大。特別是畫

一種實現縮放的視頻解碼方法

專利名稱:一種實現縮放的視頻解碼方法技術領域:本發明涉及視頻信號處理領域,特別是一種實現縮放的視頻解碼方法。背景技術: Mpeg標準是由運動圖像專家組(Moving Picture Expert Group,MPEG)開發的用於視頻和音頻壓縮的一系列演進的標準。按照Mpeg標準,視頻圖像壓縮編碼後包

基於加熱模壓的纖維增強PBT複合材料成型工藝的製作方法

本發明涉及一種基於加熱模壓的纖維增強pbt複合材料成型工藝。背景技術:熱塑性複合材料與傳統熱固性複合材料相比其具有較好的韌性和抗衝擊性能,此外其還具有可回收利用等優點。熱塑性塑料在液態時流動能力差,使得其與纖維結合浸潤困難。環狀對苯二甲酸丁二醇酯(cbt)是一種環狀預聚物,該材料力學性能差不適合做纖

一種pe滾塑儲槽的製作方法

專利名稱:一種pe滾塑儲槽的製作方法技術領域:一種PE滾塑儲槽一、 技術領域 本實用新型涉及一種PE滾塑儲槽,主要用於化工、染料、醫藥、農藥、冶金、稀土、機械、電子、電力、環保、紡織、釀造、釀造、食品、給水、排水等行業儲存液體使用。二、 背景技術 目前,化工液體耐腐蝕貯運設備,普遍使用傳統的玻璃鋼容

釘的製作方法

專利名稱:釘的製作方法技術領域:本實用新型涉及一種釘,尤其涉及一種可提供方便拔除的鐵(鋼)釘。背景技術:考慮到廢木材回收後再加工利用作業的方便性與安全性,根據環保規定,廢木材的回收是必須將釘於廢木材上的鐵(鋼)釘拔除。如圖1、圖2所示,目前用以釘入木材的鐵(鋼)釘10主要是在一釘體11的一端形成一尖

直流氧噴裝置的製作方法

專利名稱:直流氧噴裝置的製作方法技術領域:本實用新型涉及ー種醫療器械,具體地說是ー種直流氧噴裝置。背景技術:臨床上的放療過程極易造成患者的局部皮膚損傷和炎症,被稱為「放射性皮炎」。目前對於放射性皮炎的主要治療措施是塗抹藥膏,而放射性皮炎患者多伴有局部疼痛,對於止痛,多是通過ロ服或靜脈注射進行止痛治療

新型熱網閥門操作手輪的製作方法

專利名稱:新型熱網閥門操作手輪的製作方法技術領域:新型熱網閥門操作手輪技術領域:本實用新型涉及一種新型熱網閥門操作手輪,屬於機械領域。背景技術::閥門作為流體控制裝置應用廣泛,手輪傳動的閥門使用比例佔90%以上。國家標準中提及手輪所起作用為傳動功能,不作為閥門的運輸、起吊裝置,不承受軸向力。現有閥門

用來自動讀取管狀容器所載識別碼的裝置的製作方法

專利名稱:用來自動讀取管狀容器所載識別碼的裝置的製作方法背景技術:1-本發明所屬領域本發明涉及一種用來自動讀取管狀容器所載識別碼的裝置,其中的管狀容器被放在循環於配送鏈上的文檔匣或託架裝置中。本發明特別適用於,然而並非僅僅專用於,對引入自動分析系統的血液樣本試管之類的自動識別。本發明還涉及專為實現讀