具有寬擺幅輸出端的d觸發器的製造方法
2024-02-13 23:07:15 1
具有寬擺幅輸出端的d觸發器的製造方法
【專利摘要】本發明涉及涉及具有寬擺幅輸出端的D觸發器,該D觸發器包括內置的第一開關、電平轉換器和第二開關。第一開關包括第一輸入端和第一輸出端。電平轉換器包括連接至第一輸入端的第二輸入端,和第二輸出端。第二開關包括連接至第二輸出端的第三輸入端,和第三輸出端。第一輸入端和第三輸出端形成D觸發器的輸入端和輸出端。
【專利說明】具有寬擺幅輸出端的D觸發器
[0001]本申請要求於2012年7月20日臨時提交的美國專利申請第61/674,134號題為「具有寬擺幅輸出端的D觸發器」的權益,其全部內容結合於此作為參考。
【技術領域】
[0002]本發明總體涉及集成電路領域,更具體地,涉及具有寬擺幅輸出端的D觸發器。
【背景技術】
[0003]D觸發器廣泛用於集成電路器件。D觸發器包括數據輸入端、數據輸出端和時鐘輸入端。D觸發器捕捉在時鐘周期的確定部分時的數據輸入端上的值,如,時鐘輸入端接收的時鐘信號的上升沿。在另一個時刻,例如,在時鐘信號的互補時鐘的上升沿,將捕捉的值發送給輸出端。在其他時刻,D觸發器的輸出端不會發生變化。可以將D觸發器看成是存儲單元、零階保持器、或延遲線。在集成電路中D觸發器具有很多作用。例如,D觸發器可以用作移位寄存器。
【發明內容】
[0004]為解決上述問題,本發明提供了一種器件,包括:第一開關,包括第一輸入端和第一輸出端;電平轉換器,包括:第二輸入端,連接到第一輸入端;和第二輸出端;以及第二開關,包括:第三輸入端,連接到第二輸出端;和第三輸出端,第一開關、電平轉換器和第二開關形成D觸發器,並且第一輸入端和第三輸出端形成D觸發器的輸入端和輸出端。
[0005]其中,電平轉換器被配置成根據第一輸入端上的小擺幅信號產生大擺幅信號,大擺幅信號的擺幅大於小擺幅信號的擺幅。
[0006]其中,電平轉換器進一步包括第四輸出端,第四輸出端被配置成將大擺幅信號輸出至D觸發器的外部。
[0007]其中,電平轉換器包括佔空比控制輸入端,並且電平轉換器被配置成響應於佔空比控制輸入端上的電壓變化調整第三輸出端上的信號的佔空比。
[0008]其中,第一開關是多輸入端開關,其包括:第四輸入端;以及至少一個輸入選擇節點,第一開關被配置成響應於至少一個輸入選擇節點上的選擇信號選擇來自第一輸入端或第四輸入端的信號,並將該信號傳送到第一輸出端。
[0009]其中,第一開關包括:第一 NMOS電晶體,包括連接到第一開關的第一輸入端的第一源極/漏極區以及連接到第一輸出端的第二源極/漏極區;以及第二 NMOS電晶體,包括連接到第一開關的第四輸入端的第三源極/漏極區以及連接到第一輸出端的第四源極/漏極區,並且至少一個輸入選擇節點包括:第一時鐘輸入端,連接到第一 NMOS電晶體的柵極;以及第二時鐘輸入端,連接到第二 NMOS電晶體的柵極。
[0010]該器件進一步包括時鐘源,時鐘源包括:第一輸出端,連接到第一 NMOS電晶體的柵極;第二輸出端,連接到第二 NMOS電晶體的柵極;以及第三輸出端,連接到第二開關,其中,時鐘源被配置成:將第一時鐘信號輸出至時鐘源的第一輸出端;將第二時鐘信號輸出至時鐘源的第二輸出端,時鐘源被配置成使第一時鐘信號和第二時鐘信號中的至多一個在一個時間段內進行切換;以及將第三時鐘信號輸出至時鐘源的第三輸出端,時鐘源被配置成產生第三時鐘信號作為第一時鐘信號和第二時鐘信號中的被切換時鐘信號的互補信號。
[0011]此外,還提供了一種器件,包括:第一開關,包括:第一輸入端和第二輸入端;第一輸出端;和至少一個輸入選擇節點,被配置成控制第一輸入端和第二輸入端中的第一端與第一輸出端之間的第一連接,以及控制第一輸入端和第二輸入端中的第二端與第一輸出端之間的第二連接;以及第二開關,包括:第三輸入端,連接到第一輸出端;和第二輸出端,第一開關和第二開關形成多輸入D觸發器。
[0012]其中,第一開關進一步包括:第一 NMOS電晶體,包括:第一源極/漏極區,連接到第一輸入端;第二源極/漏極區,連接到第一輸出端;和第一柵極,連接到至少一個輸入選擇節點;以及第二NMOS電晶體,包括:第三源極/漏極區,連接到第二輸入端;第四源極/漏極區,連接到第一輸出端;以及第二柵極,連接到至少一個輸入選擇節點。
[0013]該器件進一步包括時鐘源,時鐘源包括:第一輸出端,連接到第一柵極,時鐘源被配置成輸出第一時鐘信號至第一柵極;第二輸出端,連接到第二柵極,時鐘源被配置成輸出第二時鐘信號至第二柵極;以及第三輸出端,連接到第二開關的控制節點,時鐘源被配置成輸出第三時鐘信號至第二開關的控制節點,並且時鐘源被配置成產生第三時鐘信號作為第一時鐘信號和第二時鐘信號中的被切換時鐘信號的互補信號。
[0014]其中,時鐘源被配置成使第一時鐘信號和第二時鐘信號中的至多一個時鐘信號在一個時間段內進行切換。
[0015]其中,時鐘源被配置成產生第一時鐘信號、第二時鐘信號和第三時鐘信號,第一時鐘信號、第二時鐘信號和第三時鐘信號的擺幅大於第一輸入端和第二輸入端上的輸入信號的擺幅。
[0016]該器件進一步包括連接在第一開關和第二開關之間的電平轉換器。
[0017]其中,電平轉換器被配置成根據第一輸出端上的小擺幅信號產生大擺幅信號,大擺幅信號的擺幅大於小擺幅信號的擺幅。
[0018]其中,電平轉換器進一步包括第四輸出端,第四輸出端被配置成輸出大擺幅信號。
[0019]其中,電平轉換器包括佔空比控制輸入端,電平轉換器被配置成響應於佔空比控制輸入端上的電壓變化調整電平轉換器的第四輸出端上的信號的佔空比。
[0020]此外,還提供了一種方法,包括:在第一時間段內,響應於第一時鐘信號,接收來自D觸發器的第一輸入節點的第一輸入信號至D觸發器,其中,第一輸入信號具有第一擺幅;根據第一輸入信號產生具有第二擺幅的第二信號,第二擺幅大於第一擺幅;從D觸發器的第一輸出端輸出第二信號;以及響應於與第一時鐘信號互補的第二時鐘信號,從D觸發器的第二輸出端輸出第一輸入信號。
[0021]其中,使用電平轉換器進行產生第二信號的步驟。
[0022]該方法進一步包括:在第二時間段內,響應於第三時鐘信號,接收來自D觸發器的第二輸入節點的第二輸入信號至D觸發器,其中,第二輸入信號具有第一擺幅;根據第二輸入信號產生具有第二擺幅的第三信號;從D觸發器的第一輸出端輸出第三信號;以及響應於與第三時鐘信號互補的第二時鐘信號,從D觸發器的第二輸出端輸出第二輸入信號。
[0023]其中,在第一時間段內,第三時鐘是非切換信號,以及在第二時間段內,第一時鐘 是非切換信號。
【專利附圖】
【附圖說明】
[0024]為了更全面地理解實施例及其優勢,現將結合附圖所進行的描述作為參考,其中:
[0025]圖1示出了根據示例性實施例的D觸發器的框圖,其中,D觸發器包括多個輸入端和內置在D觸發器中的電平轉換器;
[0026]圖2示出了根據可選的示例性實施例的D觸發器的框圖,其中,D觸發器包括內置在D觸發器中的電平轉換器,用來接收來自多輸入端開關(switch)的輸出;
[0027]圖3示出了實現圖1所示的D觸發器的D觸發器的電路圖;
[0028]圖4示出了圖3所示的D觸發器中節點電壓的示例性時序圖;以及
[0029]圖5示出了圖3所示的D觸發器使用的示例性時鐘信號。
【具體實施方式】
[0030]下面,詳細討論本發明各實施例的製造和使用。然而,應該理解,本發明提供了許多可以在各種具體環境中實現的可應用的概念。所討論的具體實施例僅僅示出了製造和使用本發明的具體方式,而不用於限制本發明的範圍。
[0031]根據不同的示例性實施例,提供了 D觸發器(DFF)。討論了實施例的變化和操作。在所有圖和示出的實施例中,相同的參考數字用於表示相同元件。
[0032]圖1示出了 DFFlO的框圖。在一些實施例中,DFFlO是包括多個輸入端DIN1、DIN2...和DINx的多輸入端DFF,其中,x是等於或大於2的整數。在可選的實施例中,DFFlO是單輸入端DFF,其包括作為單輸入端的DINl。輸入選擇節點SEL用於從輸入端DINl、DIN2...和DINx中選擇一個輸入端,被選擇的輸入端上的數據被傳送到輸出節點Q0UT,而未被選擇的輸入端上的數據不被傳送到輸出節點Q0UT。在一個特定的時段內,從輸入端DINUDIN2...和DINx中最多選擇一個輸入端。輸入選擇節點SEL上的信號可以不斷地變化,使得在不同時期內,可從輸入端DIN1、DIN2...和DINx中選擇出不同的輸入端。因此,通過控制輸入選擇節點SEL上的選擇控制信號,從輸入端DIN1、DIN2...和DINx中被選擇的輸入端上的數據就可以穿過開關SWl並提供給輸出節點Q0UT。
[0033]圖1還包括電平轉換器20,其用於接收穿過開關SWl的第一信號以及產生第二信號,其中第一信號具有第一擺幅,且第二信號的第二擺幅大於第一擺幅。根據一些實施例,第一擺幅等於或小於正電源電壓VDDL,例如,可以是1.2V。電平轉換器20將輸出信號輸出至輸出節點14,其中,輸出信號的擺幅等於大約正電源電壓VDDH。輸出節點14也是D觸發器10的輸出節點。在一些示例性實施例中,正電源電壓VDDH可以是大約2.5V。在一些實施例中,正電源電壓VDDH也可以介於大約正電源電壓VDDL的150%到250%之間,但是它們的相對值可以不同。電平轉換器20具有第二輸出節點16,第二輸出節點16的擺幅等於或小於正電源電壓VDDL。節點16上的輸出信號穿過開關SW2並且輸出至輸出節點Q0UT,輸出節點QOUT是DFFlO的輸出節點。
[0034]電平轉換器20進一步包括輸入節點18,該輸入節點18用於接收電壓(佔空比控制電壓)並且使用佔空比控制電壓調節電平轉換器20的佔空比。因此,通過調整佔空比控制信號,就可以調節電平轉換器20的輸出節點14上的輸出信號的佔空比。
[0035]互補時鐘CLK和CLKB用來操作DFF10,並且被提供給各自的時鐘節點(也可分別使用參考符號CLK和CLKB來表示)。在一些示例性實施例中,在時鐘信號CLK的上升沿將從輸入端DIN1,DIN2...DINx之間選擇的輸入端上的數據傳送給節點12,然後再傳送給電平轉換器20的輸出節點16。在可選的實施例中,可以使用時鐘信號CLK的下降沿。在時鐘信號CLKB的上升沿可以將節點16上存儲的數據傳送到輸出節點Q0UT,但是,也可以使用下降沿。因此,圖1所示的DFFlO具有捕捉來自其輸入端(如節點12)上的值的功能,也具有將該值傳送到輸出節點14和16的功能。
[0036]圖2示出了根據可選的實施例的DFF10。除了圖1所示的多輸入端的開關SWl被分隔成多輸入端開關SWO和開關SW1』之外,這些實施例與圖1所不的實施例相似。在不出的實施例中,開關SW1』是DFFlO的集成部分,且多輸入端開關SWO在DFFlO的外部。但是,在可選的實施例中,多輸入端開關SWO也可以是DFFlO的集成部分。
[0037]圖3示出了實現圖1所示的DFFlO的示例性電路圖。在示出的示例性實施例中,開關SWl包括NMOS電晶體麗I和麗2,每個電晶體具有連接到節點12的源極/漏極(即源極或漏極)。例如,輸入端DF和DR對應於圖1所示的輸入端DINl和DIN2。雖然用兩個輸入端作為例子,但是可以將附加的輸入端和附加的MOS電晶體(未示出)添加並連接到節點12,其中,附加的輸入端和MOS電晶體可以與輸入端DF和DR以及NMOS電晶體麗I和MN2大致相同。在一些實施例中,可以具有16、32、64、128、256或更多輸入端以及連接到節點12的相應的NMO電晶體。在可選的實施例中,在開關SWl中可以使用PMOS電晶體代替NMOS電晶體。
[0038]時鐘節點CLKlF和CLKlR形成圖1所示的輸入選擇節點SEL。時鐘節點CLKlF和CLKlR上的時鐘信號也可分別表示為CLKlF和CLK1R。時鐘信號CLKlF和CLKlR分別提供給NMOS電晶體麗I和麗2的柵極,以控制輸入節點DF和DR與節點12之間的連接。使用時鐘源24可以產生時鐘信號CLK1F、CLKlR和CLKB。這樣配置時鐘源24,使得在一段時間內,最多可以切換(toggle)時鐘信號CLKlF和CLKlR中的一個,但不切換其他時鐘信號。通過整篇描述,切換的時鐘信號(CLK1F或CLK1R,但不是兩者都)被稱為有源時鐘信號,而不接收切換的時鐘信號的節點CLKlF和CLKlR中的一個用作接收無源時鐘信號。被有源時鐘信號控制的輸入節點DF或DR也被稱為有源輸入節點,且被無源時鐘信號控制的輸入節點DF或DR被稱為無源輸入節點。例如,假如在一時刻,時鐘信號CLKlF進行切換,而時鐘節點CLKlR不接收任何切換的時鐘信號,在該時間段內,時鐘信號CLKlF被稱為有源時鐘信號,時鐘信號CLK1R(因為其不切換,所以從理論上講,其不是時鐘信號)被稱為無源時鐘信號。因此,輸入節點DF和DR被分別稱為有源輸入節點和無源節點。如果存在兩個以上輸入端,也會存在兩個以上時鐘信號,並且在一時間段內,時鐘信號中最多一個是有源時鐘信號,而其他時鐘信號是不切換的無源時鐘信號。
[0039]時鐘信號CLKB是切換的有源時鐘信號的互補信號,在一已選擇的時間段內,該時鐘信號CLKB可以是時鐘信號CLKlF或者CLK1R,但不可兩者皆是。例如,圖5示出了示例性時鐘信號CLK1F、CLKlR和CLKB。在時間段TPl內,時鐘信號CLKlF是有源的,時鐘信號CLKlR是無源的。因此,在時間段TPl內,時鐘信號CLKB是時鐘信號CLKlF的互補信號。在時間段TP2內,時鐘信號CLKlR是有源的,且時鐘信號CLKlF是無源的。因此,在時間段TP2內,時鐘信號CLKB是時鐘信號CLKlR的互補信號。
[0040]在後續的實施例討論中,假設輸入節點DF是有源輸入節點,來解釋實施例的概念。圖4示出了圖3所示的DFFlO的示例性序列時序圖,其中,示出了 DFFlO的不同節點的波形。在這些波形中,信號LCLK表示被時鐘源24使用的示例性信號,以產生時鐘信號CLK1F、CLKlR和CLKB。在下列關於DFFlO的示例性操作的討論中,可以從引用的圖3和圖4中找到討論的參考符號。參見圖4,在時鐘CLKlF的上升沿(圖4中的時間點Tl),接通導通NMOS電晶體麗I (圖3),因此輸入節點DF上的信號被傳送到節點12。如圖4所示,在時間點Tl的輸入節點DF上的輸入信號是邏輯高信號,如,1.2V。由於NMOS電晶體麗I的特點,節點12上的信號擺幅小於時鐘信號CLKlF的擺幅,兩者差值等於NMOS電晶體麗I的閾值電壓。為了補償這種差值,可以過驅動時鐘信號CLKlF(和CLKlR和CLKB)以保證使節點12上的信號擺幅增大。例如,假設輸入節點DF(圖3)上的輸入信號的擺幅等於電源電壓VDDL (例如,1.2V),那麼,將時鐘信號CLKlF的擺幅設置為1.5V,再假設NMOS電晶體麗I的閾值電壓是0.3V,這樣,從而將節點12上的信號擺幅恢復到VDDL。由於過驅動時鐘信號CLK1F、CLK1R和CLKB,所以開關SWl和SW2 (圖1)可以具有簡單的結構,例如,使用單NMOS電晶體而不是通道柵極(passing gate),這樣,使得開關SWl和SW2的晶片佔用面積減少了。
[0041]由於邏輯高信號被發送到節點12,反相器INVl (圖3)將節點12上的邏輯高信號轉換為邏輯低信號(VSS,例如,其可以是電接地)並將該邏輯低信號放置在節點22上。因此,節點16通過電平轉換器20的操作獲得邏輯低信號。在時間點T2(圖4)上,時鐘信號CLKB的上升沿使NMOS電晶體麗3 (圖3)被接通導通,因此,反相器INV2 (圖3)的輸入端接收邏輯低信號且輸出邏輯高信號至輸出節點Q0UT。因此,在時間點Tl (圖4)被捕捉到的邏輯高信號被輸出到節點Q0UT。
[0042]示出的時間點Τ3和Τ4用來表示在時間點Τ3,從輸入節點DF上捕捉邏輯低信號,然後在時間點Τ4,將該邏輯低信號輸出到輸出節點Q0UT。
[0043]輸入節點DF和DR上的輸入信號和節點12、22、16和QOUT上的信號被稱為具有第一擺幅的小擺幅信號。小擺幅信號可以在OV和VDDL(例如1.2V)之間進行切換,因此,第一擺幅是VDDL。電平轉換器20接收來自節點12和22的輸入信號,然後將輸入信號電平位移成具有第二擺幅的高擺幅信號,其中第二擺幅大於第一擺幅。例如,高擺幅信號可以在OV和VDDH(例如,2.5V)之間進行切換,因此,第二擺幅是VDDH。高擺幅信號可以通過輸出節點14從DFFlO中輸出。圖4示出了輸出節點14上的輸出信號的波形。
[0044]再參見圖3,在一些示例性實施例中,電平轉換器20包括NMOS電晶體MN4、麗5、MN6和MN7以及PMOS電晶體MP1、MP2、MP3和MP4。電晶體MN4、MN6、MP3和MPl是串聯在一起,且電晶體麗5、麗7、MP4和MP2是串聯在一起。NMOS電晶體MN6和麗7的柵極連接到正電源電壓VDDL。正電源電壓VDDH為電平轉換器20供電。PMOS電晶體MPl、MP2、MP3和MP4形成鎖存器。
[0045]PMOS電晶體MP3和MP4的柵極連接到輸入節點18,用於接收佔空比控制電壓VDCC。佔空比控制電壓VDCC接近於電壓VDDL並且可以在電壓VDDL周圍進行調整。通過調整佔空比控制電壓VDCC,就可以調整提供給輸出節點14和QOUT的輸出信號的佔空比。例如,參見圖4中節點14上的輸出信號,可以調節脈衝寬度PWl等於脈衝寬度PW2,其中,脈衝寬度PWl是半電壓電平VDDH/2以上的脈衝的寬度,而脈衝寬度PW2是半電壓電平VDDH/2以下的脈衝的寬度。
[0046]在電平轉換器20中,所有的MOS電晶體都可以使用薄氧化物。例如,假設電源電壓VDDH是大約2.5V,電源電壓VDDL和佔空比控制電壓VDCC是大約1.2V,可以將電平轉換器20中的所有MOS電晶體的柵極氧化物配置為電壓等於或小於大約1.3V。因此,使用薄氧化物可以形成電平轉換器20中的所有MOS電晶體,使得電平轉換器20的晶片佔用面積變小。類似地,DFFlO中的所有MOS電晶體可以使用薄氧化物。
[0047]在實施例中,多輸入端DFF可以選擇性地接收來自多個輸入端的輸入信號並且將被選擇的輸入信號輸出。因此,提高了操作效率。此外,內置的電平轉換器從接收的小擺幅信號中產生高擺幅信號。從多輸入端DFF中產生的高擺幅信號可以用於不同應用中,包括但不限於,動態圖案生成器(DPG),它們是用於控制電子束的電子反應裝置,而電子束直接寫入集成電路製造過程中的晶圓。
[0048]根據實施例,D觸發器包括內置的第一開關、電平轉換器以及第二開關。第一開關包括第一輸入端和第一輸出端。電平轉換器包括連接到第一輸入端的第二輸入端,和第二輸出端。第二開關包括連接到第二輸出端的第三輸入端,和第三輸出端。第一輸入端和第三輸出端形成D觸發器的輸入端和輸出端。
[0049]根據其他實施例,器件包括第一開關和第二開關。第一開關包括第一輸入端,第二輸入端,第一輸出端和至少一個輸入選擇節點。將至少一個輸入選擇節點配置成控制第一和第二輸入端中的第一個和第一輸出端之間的第一連接,以及配置成控制第一和第二輸入端中的第二個和第一輸出端之間的第二連接。第二開關包括連接到第一輸出端的第三輸入端,和第二輸出端。第一開關和第二開關形成一個多輸入端D觸發器。
[0050]根據其他實施例,一種方法包括:在第一時間段內,響應於第一時鐘信號,接收來自D觸發器的第一輸入節點的第一輸入信號至D觸發器,其中,第一輸入信號具有第一擺幅。該方法還包括:從第一輸入信號產生具有第二擺幅的第二信號,其中第二擺幅大於第一擺幅;從D觸發器的第一輸出端輸出第二信號;以及響應於第二時鐘信號,其是第一時鐘信號的互補信號,從D觸發器的第二輸出端輸出第一輸入信號。
[0051]儘管已經詳細地描述了本發明及其優勢,但應該理解,可以在不背離所附權利要求限定的本發明主旨和範圍的情況下,做各種不同的改變,替換和更改。而且,本申請的範圍並不僅限於本說明書中描述的工藝、機器、製造、材料組分、裝置、方法和步驟的特定實施例。作為本領域普通技術人員應理解,通過本發明,現有的或今後開發的用於執行與根據本發明所採用的所述相應實施例基本相同的功能或獲得基本相同結構的工藝、機器、製造、材料組分、裝置、方法或步驟本發明可以被使用。因此,所附權利要求應該包括在這樣的工藝、機器、製造、材料組分、裝置、方法或步驟的範圍內。此外,每條權利要求構成單獨的實施例,並且多個權利要求和實施例的組合在本發明的範圍內。
【權利要求】
1.一種器件,包括: 第一開關,包括第一輸入端和第一輸出端; 電平轉換器,包括: 第二輸入端,連接到所述第一輸入端;和 第二輸出端;以及 第二開關,包括: 第三輸入端,連接到所述第二輸出端;和 第三輸出端,所述第一開關、所述電平轉換器和所述第二開關形成D觸發器,並且所述第一輸入端和第三輸出端形成所述D觸發器的輸入端和輸出端。
2.根據權利要求1所述的器件,其中,所述電平轉換器被配置成根據所述第一輸入端上的小擺幅信號產生大擺幅信號,所述大擺幅信號的擺幅大於所述小擺幅信號的擺幅。
3.根據權利要求2所述的器件,其中,所述電平轉換器進一步包括第四輸出端,所述第四輸出端被配置成將所述大擺幅信號輸出至所述D觸發器的外部。
4.根據權利要求1所述的器件,其中,所述電平轉換器包括佔空比控制輸入端,並且所述電平轉換器被配置成響應於所述佔空比控制輸入端上的電壓變化調整所述第三輸出端上的信號的佔空比。
5.根據權利要求1所述的器件,其中,所述第一開關是多輸入端開關,其包括: 第四輸入端;以及 至少一個輸入選擇節點,所述第一開關被配置成響應於所述至少一個輸入選擇節點上的選擇信號選擇來自所述第一輸入端或所述第四輸入端的信號,並將該信號傳送到所述第一輸出端。
6.根據權利要求5所述的器件,其中,所述第一開關包括: 第一 NMOS電晶體,包括連接到所述第一開關的所述第一輸入端的第一源極/漏極區以及連接到所述第一輸出端的第二源極/漏極區;以及 第二 NMOS電晶體,包括連接到所述第一開關的所述第四輸入端的第三源極/漏極區以及連接到所述第一輸出端的第四源極/漏極區,並且所述至少一個輸入選擇節點包括: 第一時鐘輸入端,連接到所述第一 NMOS電晶體的柵極;以及 第二時鐘輸入端,連接到所述第二 NMOS電晶體的柵極。
7.根據權利要求6所述的器件,進一步包括時鐘源,所述時鐘源包括: 第一輸出端,連接到所述第一 NMOS電晶體的柵極; 第二輸出端,連接到所述第二 NMOS電晶體的柵極;以及 第三輸出端,連接到所述第二開關,其中,所述時鐘源被配置成: 將第一時鐘信號輸出至所述時鐘源的第一輸出端; 將第二時鐘信號輸出至所述時鐘源的第二輸出端,所述時鐘源被配置成使所述第一時鐘信號和所述第二時鐘信號中的至多一個在一個時間段內進行切換;以及 將第三時鐘信號輸出至所述時鐘源的第三輸出端,所述時鐘源被配置成產生所述第三時鐘信號作為所述第一時鐘信號和所述第二時鐘信號中的被切換時鐘信號的互補信號。
8.一種器件,包括: 第一開關,包括:第一輸入端和第二輸入端; 第一輸出端;和 至少一個輸入選擇節點,被配置成控制所述第一輸入端和所述第二輸入端中的第一端與所述第一輸出端之間的第一連接,以及控制所述第一輸入端和所述第二輸入端中的第二端與所述第一輸出端之間的第二連接;以及第二開關,包括: 第三輸入端,連接到所述第一輸出端;和 第二輸出端,所述第一開關和所述第二開關形成多輸入D觸發器。
9.根據權利要求8所述的器件,其中,所述第一開關進一步包括: 第一 NMOS電晶體,包括: 第一源極/漏極區,連接到所述第一輸入端; 第二源極/漏極區,連接到所述第一輸出端;和 第一柵極,連接到所述至少一個輸入選擇節點;以及 第二 NMOS電晶體,包括: 第三源極/漏極區,連接到所述第二輸入端; 第四源極/漏極區,連接到所述第一輸出端;以及 第二柵極,連接到所述至少一個輸入選擇節點。
10.一種方法,包括: 在第一時間段內,響應於第一時鐘信號,接收來自D觸發器的第一輸入節點的第一輸入信號至所述D觸發器,其中,所述第一輸入信號具有第一擺幅; 根據所述第一輸入信號產生具有第二擺幅的第二信號,所述第二擺幅大於所述第一擺幅; 從所述D觸發器的第一輸出端輸出所述第二信號;以及 響應於與所述第一時鐘信號互補的第二時鐘信號,從所述D觸發器的第二輸出端輸出所述第一輸入信號。
【文檔編號】H03K3/012GK103580650SQ201310153258
【公開日】2014年2月12日 申請日期:2013年4月27日 優先權日:2012年7月20日
【發明者】詹豪傑, 餘宗欣 申請人:臺灣積體電路製造股份有限公司