電平轉換器、包括其的片上系統、和包括其的多媒體設備的製作方法
2023-09-13 02:18:30
專利名稱:電平轉換器、包括其的片上系統、和包括其的多媒體設備的製作方法
電平轉換器、包括其的片上系統、和包括其的多媒體設備技術領域
示範性實施例涉及電子電路,而且更具體地,涉及電平轉換器、包括其的片上系統、和包括其的多媒體設備。
背景技術:
電平轉換器(shifter)可以是接收第一電壓域的信號並輸出不同於第一電壓域的第二電壓域的信號的組件。電平轉換器可以在其中使用不同的電壓的電壓域之間使用。
片上系統(system-on-chip,S0C)可以包括多個智慧財產權(IP)塊和處理器。處理器與IP塊相比可以相對快地操作。為了改善處理器的性能,可以將提供給處理器的時鐘的電壓電平設置為比提供給IP塊的高。片上系統可以使用電平轉換器來提高提供給處理器的時鐘的電壓電平。發明內容
一個或多個實施例提供一種電平轉換器,其包括輸入節點;第一和第二電壓轉換器電路,被配置為響應於經由輸入節點輸入的第一電壓域的輸入時鐘產生第二電壓域的輸出時鐘;以及輸出節點,輸出該輸出時鐘,其中第一和第二電壓轉換器電路具有相同的結構並且並聯連接在輸入節點與輸出節點之間。
第一電壓轉換器電路可以包括在第二電壓域操作的至少兩個逆變器。
第二電壓轉換器電路可以包括在第一電壓域操作的至少一個逆變器和在第二電壓域操作的至少一個逆變器。
在第二電壓域操作的至少一個逆變器可以被配置為接收在第一電壓域操作的至少一個逆變器的輸出。
第一電壓轉換器電路可以包括第一逆變器,被配置為根據輸入節點的電壓輸出第二電壓或地電壓;以及第二逆變器,被配置為根據第一逆變器的輸出輸出第二電壓或地電壓到輸出節點,並且第二電壓轉換器電路包括第三逆變器,被配置為根據輸入節點的電壓輸出第一電壓或地電壓;以及第四逆變器,被配置為根據第三逆變器的輸出輸出第二電壓或地電壓到輸出節點。
第一到第四逆變器可以是CMOS逆變器。
一個或多個實施例提供一種片上系統,其包括鎖相環,被配置為產生第一電壓域的第一時鐘;外圍塊、音頻塊、顯示塊、圖形塊、圖像處理塊、和編解碼器塊,響應於第一時鐘操作;電平轉換器,被配置為基於第一時鐘產生第二電壓域的第二時鐘;以及處理器,響應於第二時鐘操作,其中該電平轉換器包括被配置為具有相同的結構並且並聯連接在輸入節點與輸出節點之間的第一和第二電壓轉換器電路。
第一電壓轉換器電路可以包括串聯連接並被配置為在第二電壓域操作的第一逆變器和第二逆變器,而且第二電壓轉換器電路包括被配置為在第一電壓域操作的第三逆變器和被配置為在第二電壓域操作的第四逆變器。5
第二電壓域的電壓電平可以比第一電壓域的電壓電平高。
一個或多個實施例提供一種多媒體設備,其包括處理器;處理器的工作存儲器; 數據機,被配置為根據處理器的控制與外部通信;存儲器,被配置為根據處理器的控制存儲數據;用戶接口,被配置為感測外部信號並將感測信號傳送到處理器;顯示控制單元, 被配置為根據處理器的控制經由顯示單元顯示圖像;聲音控制單元,被配置為根據處理器的控制經由揚聲器輸出聲音;編解碼器單元,被配置為根據處理器的控制執行編碼和解碼操作;時鐘產生單元,被配置為根據振蕩器的輸出產生時鐘;鎖相環,被配置為產生與時鐘同步的第一電壓域的第一時鐘;以及電平轉換器,被配置為響應於第一時鐘產生第二電壓域的第二時鐘,其中處理器響應第二時鐘操作,而且其中電平轉換器包括被配置為具有相同的結構且並聯連接在輸入節點與輸出節點之間的第一和第二電壓轉換器電路。
電平轉換器可以包括第一逆變器,被配置為根據輸入節點的電壓輸出第二電壓域的第二電壓或地電壓;第二逆變器,被配置為根據第一逆變器的輸出輸出第二電壓或地電壓到輸出節點;第三逆變器,被配置為根據輸入節點的電壓輸出第一電壓域的第一電壓或地電壓;以及第四逆變器,被配置為根據第三逆變器的輸出輸出第二電壓或地電壓到輸出節點。
本實施例中,處理器、工作存儲器、顯示控制單元、聲音控制單元、編解碼器單元、 和鎖相環構成片上系統,並且工作存儲器、顯示控制單元、聲音控制單元、和編解碼器單元響應於第一時鐘操作。
多媒體設備可以包括被配置為根據處理器的控制處理經由攝像頭拍攝的圖像數據的圖像處理單元。
處理器、顯示控制單元、聲音控制單元、圖像處理單元、工作存儲器、編解碼器單元、和鎖相環可以被提供為片上系統,並且工作存儲器、顯示控制單元、聲音控制單元、圖像處理單元、和編解碼器單元可以響應於第一時鐘操作。
處理器、顯示控制單元、聲音控制單元、數據機、圖像處理單元,工作存儲器、 編解碼器單元、和鎖相環可以被提供為片上系統,並且顯示控制單元、聲音控制單元、數據機、圖像處理單元、工作存儲器、和編解碼器單元可以響應於第一時鐘操作。
處理器、顯示控制單元、聲音控制單元、工作存儲器、編解碼器單元、和鎖相環可以被提供為片上系統,並且顯示控制單元、聲音控制單元、工作存儲器、和編解碼器單元可以響應於第一時鐘操作。
本實施例中,處理器、顯示控制單元、聲音控制單元、工作存儲器、和鎖相環可以被提供為片上系統,並且顯示控制單元、聲音控制單元、和工作存儲器可以響應於第一時鐘操作。
本實施例中,處理器、顯示控制單元、工作存儲器、和鎖相環可以被提供為片上系統,並且顯示控制單元和工作存儲器可以響應於第一時鐘操作。
本實施例中,處理器、工作存儲器、和鎖相環可以被提供為片上系統,並且工作存儲器可以響應於第一時鐘操作。
本實施例中,處理器、聲音控制單元、工作存儲器、和鎖相環可以被提供為片上系統,並且聲音控制單元和工作存儲器可以響應於第一時鐘操作。
本實施例中,處理器、工作存儲器、數據機、存儲單元、用戶接口、顯示控制單元、顯示單元、聲音控制單元、揚聲器、振蕩器、時鐘產生單元、攝像頭,圖像處理單元、編解碼器單元、和鎖相環可以被包括在行動裝置內。
本實施例中,處理器、工作存儲器、數據機、存儲單元、用戶接口、顯示控制單元、顯示單元、聲音控制單元、揚聲器、振蕩器、時鐘產生單元、攝像頭,圖像處理單元、編解碼器單元、和鎖相環可以被包括在智能電視機內。
一個或多個實施例提供一種電平轉換器,包括第一電壓轉換器電路;以及第二電壓轉換器電路,與第一電壓轉換器電路並聯連接在輸入節點與輸出節點之間,其中響應於在輸入節點輸入的第一電壓域的第一時鐘從輸出節點輸出第二電壓域的第二時鐘,並且第一時鐘的上升沿和第二時鐘的上升沿之間的延遲時間與第一時鐘的下降沿和第二時鐘的下降沿之間的延遲時間相同。
通過參考附圖詳細描述示範性實施例,特徵對於本領域普通技術人員將變得更加顯而易見,其中
圖1說明電平轉換器的示範性實施例的框圖2說明圖1的電平轉換器的示範性實施例的電路圖3說明在第一時鐘的低到高轉變期間圖2的第一到第四逆變器的示範性操作的示意圖4說明在第一時鐘的高到低轉變期間圖2的第一到第四逆變器的示範性操作的示意圖5說明採用這裡描述的一個或多個特徵的電平轉換器的一個或多個實施例的輸入和輸出時鐘之間的示範性關係的時序圖6說明包括採用這裡描述的一個或多個特徵的電平轉換器的一個示範性實施例的片上系統的示範性實施例的框圖7說明包括採用這裡描述的一個或多個特徵的電平轉換器的一個示範性實施例的多媒體設備的示範性實施例的框圖8說明包括採用這裡描述的一個或多個特徵的電平轉換器的一個示範性實施例的多媒體設備的示範性實施例的框圖9說明包括採用這裡描述的一個或多個特徵的電平轉換器的另一個示範性實施例的多媒體設備的示範性實施例的框圖10說明包括採用這裡描述的一個或多個特徵的電平轉換器的另一個示範性實施例的多媒體設備的示範性實施例的框圖11說明包括採用這裡描述的一個或多個特徵的電平轉換器的另一個示範性實施例的多媒體設備的示範性實施例的框圖12說明包括採用這裡描述的一個或多個特徵的電平轉換器的另一個示範性實施例的多媒體設備的示範性實施例的框圖13說明包括採用這裡描述的一個或多個特徵的電平轉換器的另一個示範性實施例的多媒體設備的示範性實施例的框圖14說明包括採用這裡描述的一個或多個特徵的電平轉換器的另一個示範性實施例的多媒體設備的示範性實施例的框圖15說明智慧型電話機的示範性實施例的框圖16說明平板計算機的示範性實施例的示意圖17說明移動計算機的示範性實施例的示意圖18說明計算機的示範性實施例的示意圖;以及
圖19說明電視機的示範性實施例的示意圖。
具體實施方式
以下參考其中示出本發明構思的特徵的附圖更充分地描述示範性實施例。然而特徵可以以許多不同的形式具體化並且不應當被解讀為限於這裡闡明的實施例。相反,提供這些實施例以使得本公開徹底和完整,並且充分地向本領域技術人員傳達本發明構思的範圍。附圖中,為了清楚,層和區域的尺寸和相對尺寸可以被誇大。說明書通篇中類似的數字指代類似的元件。
圖1說明電平轉換器100的示範性實施例的框圖。參照圖1,電平轉換器100可以包括多個電壓轉換器電路,例如,第一電壓轉換器電路110和第二電壓轉換器電路120。第一和第二電壓轉換器電路110和120可以並聯連接在輸入節點A與輸出節點F之間。
第一電壓轉換器電路110可以經由輸入節點A接收與第一電壓Vl對應的第一電壓域的第一時鐘。第一時鐘CLKl可以具有第一電壓Vl的擺動寬度。第一電壓轉換器電路 110可以基於第一時鐘CLKl產生與第二電壓V2對應的第二電壓域的信號。第二時鐘CLK2 可以具有第二電壓V2的擺動寬度。
第一電壓轉換器電路110可以包括多個逆變器,例如,第一和第二逆變器111和 113。第一逆變器111可以響應於第一時鐘CLKl而輸出第二電壓V2和地電壓VSS中的一個。第二逆變器113可以響應於第一逆變器111的輸出而輸出第二電壓V2和地電壓VSS 中的一個。即,第二逆變器113可以輸出與第一時鐘CLKl同步的第二電壓域的信號。
第二電壓轉換器電路120可以經由輸入節點A接收第一電壓域的第一時鐘CLK1。 第二電壓轉換器電路可以基於第一時鐘CLKl產生第二電壓域的信號。
第二電壓轉換器電路120可以包括多個逆變器。第二電壓轉換器電路120可以被配置為與第一電壓轉換器電路Iio相同。例如第二電壓轉換器電路120可以包括第三和第四逆變器121和123。第三逆變器121可以響應於第三時鐘CLKl輸出第一電壓Vl和地電壓VSS中的一個。第四逆變器123可以響應於第三逆變器121的輸出而輸出第二電壓V2 和地電壓VSS中的一個。即,第四逆變器123可以輸出與第一時鐘CLKl同步的第二電壓域的信號。
第一和第二電壓轉換器電路110和120的輸出可以在輸出節點F混合。第一電壓轉換器電路110可以輸出與第一時鐘CLKl同步的第二電壓域的信號。第二電壓轉換器電路120可以輸出與第一時鐘CLKl同步的第二電壓域的信號。即,可以從輸出節點F輸出與第一時鐘CLKl同步的第二電壓域的信號。輸出節點F的信號可以被輸出為第二電壓域的第二時鐘CLK2。
圖2說明圖1的電平轉換器100的示範性實施例的電路圖。圖2中,示範性地說明參照圖1描述的第一到第四逆變器111、113、121、123的內部電路。在一個或多個實施例中,例如逆變器111、113、121、123的一個、一些或全部可以包括CMOS逆變器。
參照圖1和2,第一逆變器111可以包括第一 PMOS電晶體Pl和第一 NMOS電晶體 m。第一 PMOS電晶體Pl可以具有連接到輸入節點A的柵極。第一 PMOS電晶體Pl的一端可以被提供第二電壓V2,並且它的另一端可以與輸出節點B相連接。第一 NMOS電晶體m 的柵極可以連接到輸入節點A。第一 NMOS電晶體m的一端可以接地,並且它的另一端可以與輸出節點B相連接。
第二逆變器113可以具有與第一逆變器111相同的結構。第二逆變器113可以包括第二 PMOS電晶體P2和第二 NMOS電晶體N2。第二 PMOS電晶體P2的柵極可以連接到輸出節點B,S卩,第一逆變器111的輸出。第二 PMOS電晶體P2的一端可以被提供第二電壓V2, 並且它的另一端可以與輸出節點C相連接。第二 NMOS電晶體N2的柵極可以連接到輸出節點B。第二 NMOS電晶體N2的一端可以接地,並且它的另一端可以與輸出節點C相連接。
第三逆變器121可以具有與第一逆變器111相同的結構。第三逆變器121可以包括PMOS電晶體P3和第三NMOS電晶體N3。第三PMOS電晶體P3可以具有連接到輸入節點 A的柵極。第三PMOS電晶體P3的一端可以被提供第一電壓VI,並且它的另一端可以與輸出節點D相連接。第三NMOS電晶體N3的柵極可以連接到輸入節點A。第三NMOS電晶體 N3的一端可以接地,並且它的另一端可以與輸出節點D相連接。
第四逆變器123可以具有與第一逆變器111相同的結構。第四逆變器123可以包括第四PMOS電晶體P4和第四NMOS電晶體N4。第四PMOS電晶體P4的柵極可以連接到輸出節點D,即,第三逆變器121的輸出。第四PMOS電晶體P4的一端可以被提供第二電壓V2, 並且它的另一端可以與輸出節點E相連接。第四NMOS電晶體N4的柵極可以連接到輸出節點D。第四NMOS電晶體N4的一端可以接地,並且它的另一端可以與輸出節點E相連接。
輸出節點C可以連接到輸出節點E作為輸出節點F。
圖3說明在第一時鐘CLKl的低到高轉變期間圖2的第一到第四逆變器111、113、 131,123的示範性操作的圖。參照圖2和3,第一時鐘CLKl的電壓可以從地電壓VSS上升到第一電壓VI。當第一時鐘CLKl具有第一電壓Vl時,第一逆變器111的第一 PMOS電晶體Pi可以被截止,並且它的第一NMOS電晶體m可以被導通。即,第一逆變器111的輸出節點B可以接地。
當第一時鐘CLKl具有地電壓VSS時,第二電壓V2可以經由第一 PMOS電晶體Pl 被提供到第一逆變器111的輸出節點B。當第一時鐘CLKl的電壓可以從地電壓VSS上升到第一電壓Vl時,第一逆變器111的輸出節點B的電壓可以被從第二電壓V2放電到地電壓 VSS。
具體地,在第二電壓V2被施加到第一 NMOS電晶體m的漏極Dl的情況下,輸出節點B的電壓可以經由第一 NMOS電晶體m溝道被放電,第一電壓Vl被施加到它的柵極G1, 並且地電壓VSS被施加到它的源極Si。將第一逆變器111的輸出節點B的電壓放電到地電壓VSS花費的時間可以被稱為第一時間Tl。第一時間Tl可以是當輸出節點B的電壓與第一時鐘CLKl的上升沿同步地下降到地電壓VSS時產生的延遲時間。
當第一逆變器111的輸出電壓是地電壓VSS時,第二逆變器113的第二 NMOS電晶體N2可以被截止,並且它的第二 PMOS電晶體P2可以被導通。S卩,第二電壓V2可以被提供到第二逆變器113的輸出節點C。
當第一逆變器111的輸出電壓是第二電壓V2時,地電壓VSS可以經由第二 NMOS 電晶體N2被提供到第二逆變器113的輸出節點C。當第一逆變器111的輸出電壓是地電壓 VSS時,例如,從第二電壓V2轉變到地電壓VSS,第二逆變器113的輸出節點C可以被從地電壓VSS充電到第二電壓V2。
更具體地,當第二電壓V2被施加到第二 PMOS電晶體P2的源極S2並且第二 PMOS 電晶體P2的柵極G2和漏極D2接地時,輸出節點C可以經由第二 PMOS電晶體P2的溝道被充電。將第一逆變器111的輸出節點B充電到第二電壓V2花費的時間可以被稱為第二時間T2。第二時間T2可以是當輸出節點C的電壓與第一逆變器111的輸出電壓的下降沿同步地上升到第二電壓V2時產生的延遲時間。
第一時鐘CLKl的電壓可以從地電壓VSS轉變為第一電壓VI。當第一時鐘CLKl具有第一電壓Vl時,第三逆變器121的第三PMOS電晶體P3可以被截止,並且它的第三NMOS 電晶體N3可以被導通。即,第三逆變器121的輸出節點D可以接地。
當第一時鐘CLKl具有地電壓VSS時,第一電壓Vl可以經由第三PMOS電晶體P3 被提供到第三逆變器121的輸出節點D。當第一時鐘CLKl的電壓從地電壓VSS上升到第一電壓Vl時,第三逆變器121的輸出節點D的電壓可以被從第一電壓Vl放電到地電壓VSS。
更具體地,例如,當第一電壓Vl被施加到第三NMOS電晶體N3的漏極D3、第一電壓 Vl被施加到它的柵極Gl、並且地電壓VSS被施加到它的源極Sl時,輸出節點D的電壓可以經由第三NMOS電晶體N3的溝道被放電。將第三逆變器121的輸出節點D的電壓放電到地電壓VSS花費的時間可以被稱為第三時間T3。第三時間T3可以是當輸出節點D的電壓與第一時鐘CLKl的上升沿同步地下降到地電壓VSS時產生的延遲時間。
當第三逆變器131的輸出電壓是地電壓VSS時,第四逆變器123的第四NMOS電晶體N4可以被導通,並且它的第四PMOS電晶體P4可以被截止。S卩,第二電壓V2可以被提供到第四逆變器123的輸出節點E。
當第三逆變器121的輸出電壓是第一電壓Vl時,地電壓VSS可以經由第四NMOS 電晶體N4被提供到第三逆變器123的輸出節點E。當第三逆變器121的輸出電壓從第一電壓Vl轉變為地電壓VSS時,第四逆變器123的輸出節點E可以被從地電壓VSS充電到第二電壓V2。
更具體地,例如,當第二電壓V2被施加到第二 PMOS電晶體P2的源極S2並且第四 PMOS電晶體P4的柵極G2和漏極D2接地時,輸出節點E可以經由第四PMOS電晶體P4的溝道被充電到第二電壓V2。在一個或多個實施例中,第四逆變器123的第四PMOS電晶體P4 的偏置條件可以與第二逆變器113的第二 PMOS電晶體P2的偏置條件相同。在這樣的實施例中,將第四逆變器123的輸出節點充電到第二電壓V2花費的時間也可以對應於第二時間 T2。第二時間T2可以是當輸出節點E的電壓與第三逆變器121的輸出電壓的下降沿同步地上升到第二電壓V2時產生的延遲時間。
圖4說明在第一時鐘CLKl的高到低轉變期間圖2的第一到第四逆變器111、113、 121、123的示範性操作的圖。參照圖2和4,第一時鐘CLKl的電壓可以從第一電壓Vl轉變為地電壓VSS。當第一時鐘CLKl具有地電壓VSS時,第一逆變器111的第一 PMOS電晶體Pl 可以被導通,並且它的第一匪OS電晶體m可以被截止。即,第一逆變器111的輸出節點Β 可以被提供第二電壓V2。
當第一時鐘CLKl具有第一電壓Vl時,地電壓VSS可以經由第一 NMOS電晶體附被提供到第一逆變器111的輸出節點B。當第一時鐘CLKl的電壓從第一電壓Vl下降到地電壓VSS時,第一逆變器111的輸出節點B的電壓可以被從地電壓VSS充電到第二電壓V2。
更具體地,例如,當第二電壓V2被施加到第一 PMOS電晶體Pl的源極S5、地電壓 VSS被施加到它的柵極G5、並且地電壓VSS被施加到它的漏極D5時,輸出節點B可以經由第一 PMOS電晶體Pl的溝道被充電。在一個或多個實施例中,第一 PMOS電晶體Pl的偏置條件可以與圖3描述的第二逆變器113的第二 PMOS電晶體P2的偏置條件相同。利用第二電壓V2將第一逆變器111的輸出節點B充電花費的時間可以對應於第二時間T2。第二時間T2可以是當輸出節點B與第一時鐘CLKl的下降沿同步地充電到第二電壓V2時產生的延遲時間。
當第一逆變器111的輸出電壓是第二電壓V2時,第二逆變器113的第二 NMOS電晶體N2可以被導通,並且它的第二 PMOS電晶體P2可以被截止。S卩,地電壓VSS可以被提供到第二逆變器113的輸出節點C。
當第一逆變器111的輸出電壓是地電壓VSS時,第二電壓V2可以被提供到第二逆變器113的輸出節點C。當第一逆變器111的輸出電壓從地電壓VSS上升到第二電壓V2 時,第二逆變器113的輸出節點C的電壓可以被從第二電壓V2放電到地電壓VSS。
更具體地,例如,當第二電壓V2被施加到第二 NMOS電晶體N2的漏極D6、第二電壓 V2被施加到它的柵極G6、並且地電壓VSS被施加到它的源極S6時,輸出節點C的電壓可以經由第二 NMOS電晶體N2的溝道被放電。
第二 NMOS電晶體N2的偏置條件可以與第一逆變器111的第一 PMOS電晶體Pl 的偏置條件相同。第二 NMOS電晶體N2的柵極-源極電壓差可以是第二電壓V2,並且第一 PMOS電晶體Pl的柵極-源極電壓差可以是第二電壓V2。第二 NMOS電晶體N2的源極-漏極電壓差可以是第二電壓V2,並且第一 PMOS電晶體Pl的源極漏極電壓差可以是第二電壓 V2。
第一到第四逆變器111、113、121、123的每一個可以包括PMOS電晶體和NMOS電晶體。當第一到第四逆變器111、113、121、123的輸入電壓具有低電平時,第一到第四逆變器 111、113、121、123的輸出電壓可以分別由PMOS電晶體PI、P2、P3、P4產生。當第一到第四逆變器111、113、121、123的輸入電壓具有高電平時,第一到第四逆變器111、113、121、123 的輸出電壓可以分別由匪OS電晶體N1、N2、N3、N4產生。
第一到第四逆變器111、113、121、123可以包括對稱的低電平和高電平輸出。例如,第一到第四逆變器111、113、121、123可以被形成為使得在高電平輸出處充電的電流量與在低電平輸出處放電的電流量相同。第一到第四NMOS電晶體m到N4可以被形成為在相同的偏置條件下與第一到第四PMOS電晶體Pl到P4 —樣操作。流經第二 NMOS電晶體N2 的電流量與在相同的偏置條件下流經第一 PMOS電晶體Pl的電流量相同。
在一個或多個實施例中,第二 NMOS電晶體N2的偏置條件可以與第一 PMOS電晶體 Pl的偏置條件相同。該情況下,將第二逆變器113的輸出節點C的電壓放電花費的時間可以被稱為第二時間T2。第二時間T2可以是當第二逆變器113的輸出節點C的電壓與第一逆變器111的輸出電壓的上升沿同步地下降時產生的延遲時間。
當第一時鐘CLKl具有地電壓VSS時,第三逆變器121的第三NMOS電晶體N3可以11被截止,並且第三PMOS電晶體P3可以被導通。第一電壓Vl可以被提供到第三逆變器121 的輸出節點D。
當第一時鐘CLKl具有第一電壓Vl時,地電壓VSS可以經由第三NMOS電晶體N3 被提供到第三逆變器121的輸出節點D。當第一時鐘CLKl的電壓從第一電壓Vl轉變為地電壓VSS時,第三逆變器121的輸出節點D可以被從地電壓VSS充電到第一電壓VI。
更具體地,例如,當第一電壓Vl被施加到第三PMOS電晶體P3的源極S7、地電壓 VSS被施加到它的柵極G7、並且地電壓VSS被施加到它的漏極D7時,輸出節點D可以經由第三PMOS電晶體P3的溝道被充電。
第三PMOS電晶體P3的偏置條件可以與參照圖3描述的第三NMOS電晶體N3的偏置條件相同。例如,第三PMOS電晶體P3的柵極-源極電壓差可以是第一電壓VI,並且第三 NMOS電晶體N3的柵極-源極電壓差可以是第一電壓VI。第三PMOS電晶體P3的源極-漏極電壓差可以是第一電壓VI,並且第三NMOS電晶體N3的源極-漏極電壓差可以是第一電壓VI。
將第三逆變器121的輸出節點D充電到第一電壓Vl花費的時間可以被稱為第三時間T3。第三時間T3可以是當第三逆變器121的輸出節點D的電壓與第一時鐘信號CLKl 的下降沿同步地上升時產生的延遲時間。
當第三逆變器121的輸出電壓是第一電壓Vl時,第四逆變器123的第四PMOS電晶體P4可以被截止,並且第四NMOS電晶體N4可以被導通。第四逆變器123的輸出節點E 可以被接地。
當第三逆變器121的輸出電壓是地電壓VSS時,第二電壓V2可以經由第四PMOS 電晶體P4被提供到第四逆變器123的輸出節點E。當第三逆變器121的輸出電壓從地電壓 VSS轉變為第一電壓Vl時,第四逆變器123的輸出節點E的電壓可以被從第二電壓V2放電到地電壓VSS。
更具體地,例如,當第二電壓V2被施加到第四NMOS電晶體N4的漏極D8、第一電壓 Vl被施加到它的柵極G8、並且地電壓VSS被施加到它的源極S8時,輸出節點E的電壓可以經由第四PMOS電晶體P4的溝道被放電。
此時,第四逆變器123的第四NMOS電晶體N4的偏置條件可以與參照圖3描述的第一 NMOS電晶體m的偏置條件相同。將第四逆變器123的輸出節點E的電壓放電花費的時間可以被稱為第一時間Tl。第一時間Tl可以是當輸出節點E的電壓與第三逆變器121 的輸出電壓的上升沿同步地下降時產生的延遲時間。
圖5說明採用這裡描述的一個或多個特徵的電平轉換器的一個或多個實施例(例如電平轉換器100)的輸入和輸出時鐘CLK1、CLK2之間的示範性關係的示範性時序圖。
參照圖1到5,第一時鐘CLKl可以被施加到電平轉換器100。第一時鐘CLKl可以具有第一電壓Vl的擺動寬度。第一時鐘CLKl可以具有周期性地重複的上升和下降沿。
第二時鐘CLK2可以從電平轉換器100輸出。第二時鐘CLK2可以具有第二電壓V2 的擺動寬度。第二時鐘CLK2可以與第一時鐘CLKl的上升沿同步地產生。第二時鐘CLK2 可以通過第一電壓轉換器電路110的第一和第二逆變器111、113的充電和放電以及第二電壓轉換器電路120的第三和第四逆變器121、123的充電和放電來提高。
如參照圖3所述,在第一時鐘CLKl上升並且第一時間Tl逝去之後,第一逆變器111的輸出電壓可以達到地電壓VSS。在第一逆變器111的輸出電壓下降並且第二時間逝去之後,第二逆變器113的輸出電壓可以達到第二電壓V2。在第一時鐘CLKl上升並且第三時間T3逝去之後,第三逆變器121的輸出電壓可以達到地電壓VSS。在第三逆變器121 的輸出電壓下降並且第二時間T2逝去之後,第四逆變器123的輸出電壓可以達到第二電壓 V2。
第二和第四逆變器113、123的輸出電壓可以被混合以產生第二時鐘CLK2。第一時鐘CLKl的上升沿與第二時鐘CLK2的上升沿之間的延遲Dl可以對應於第一到第三時間Tl 到T3的和。
如參照圖4所述,在第一時鐘CLKl下降並且第二時間T2逝去之後,第一逆變器 111的輸出電壓可以達到第二電壓V2。在第一逆變器111的輸出電壓上升並且第二時間T2 逝去之後,第二逆變器113的輸出電壓可以達到地電壓VSS。在第一時鐘CLKl下降並且第三時間T3逝去之後,第三逆變器121的輸出電壓可以達到第一電壓VI。在第三逆變器121 的輸出電壓上升並且第一時間Tl逝去之後,第四逆變器123的輸出電壓可以達到地電壓 VSS。
第二和第四逆變器113和123的輸出電壓可以被混合以產生第二時鐘CLK2。第一時鐘CLKl的下降沿與第二時鐘CLK2的下降沿之間的延遲D2可以通過合併第一到第三時間Tl到T3來產生。
導致第一和第二時鐘CLKl和CLK2的上升沿之間的延遲Dl的時間因子T1、T2、T3 可以與導致它們的下降沿之間的延遲D2的時間因子相同。因此,第一和第二時鐘CLKl和 CLK2的上升沿之間的延遲Dl可以與它們的下降沿之間的延遲D2相同。
在上升沿之間的延遲Dl不同於下降沿之間的延遲D2的情況下,第二時鐘CLK2的一個周期的高電平和低電平時段的佔空比可以變化。
例如,如果上升沿之間的延遲Dl大於下降沿之間的延遲D2,則與第一時鐘CLKl相比較,第二時鐘CLK2的周期的高電平時段的佔空比可以減少。
如果下降沿之間的延遲D2大於上升沿之間的延遲D1,則與第一時鐘CLKl相比較, 第二時鐘CLK2的周期的低電平時段的佔空比可以減少。根據本發明構思的示範性實施例, 電平轉換器100可以被配置為使得輸入信號的佔空比與輸出信號的佔空比相同,並且可以產生不同於第一時鐘CLKl的一電壓域的第二時鐘CLK2。因此,能夠改善電平轉換器100的輸出時鐘的可靠性。
在實施例中、第二電壓V2的電平可以低於或高於第一電壓Vl的電平。
圖6說明包括電平轉換器100的片上系統500的示範性實施例的框圖。參照圖6, 片上系統500可以包括處理器510、鎖相環(PLL) 520、外圍塊530、音頻塊Μ0、顯示塊550、 圖形塊560、圖像處理器塊570、和編解碼器塊580。
處理器510可以包括多個觸發器,例如,第一到第八觸發器512到519。處理器510 可以進一步包括電平轉換器100,或可以與電平轉換器100相連接。電平轉換器100可以從 PLL 520接收第一時鐘CLKl。第一時鐘CLKl可以具有第一電壓Vl的擺動寬度。電平轉換器100可以相對於輸入和輸出時鐘相同地保持高電平和低電平的佔空比,並可以產生與第一時鐘CLKl同步的第二時鐘CLK2。第二時鐘CLK2可以具有第二電壓V2的擺動寬度。第二電壓V2的電平可以比第一電壓Vl的電平高。
從電平轉換器100產生的第二時鐘CLK2可以被分別提供給觸發器512到519。處理器510的觸發器512到519可以響應於第二時鐘CLK2而操作。
PLL 520可以從外部設備接收時鐘CLK。PLL 520可以產生與輸入時鐘CLK同步的第一時鐘CLK1。第一時鐘CLKl可以被分別提供給外圍塊530、音頻塊M0、顯示塊550、圖形塊560、圖像處理器塊570、和編解碼器塊580。
外圍塊530、音頻塊M0、顯示塊550、圖形塊560、圖像處理器塊570、和編解碼器塊580可以響應於第一時鐘CLKl操作。外圍塊530、音頻塊MO、顯示塊550、圖形塊560、 圖像處理器塊570、和編解碼器塊580可以是IP塊。
音頻塊540可以處理音頻數據。顯示塊550可以產生用於控制諸如監視器(未示出)的顯示設備的信號。圖形塊560可以處理將要通過諸如監視器(未示出)的顯示設備顯示的圖形數據。圖像處理器塊570可以處理通過諸如攝像頭(未示出)的傳感裝置拍攝的圖像數據。編解碼器塊580可以執行音頻數據的編碼或解碼。編解碼器塊580可以執行圖形數據的編碼或解碼。
如圖6所示,片上系統500內的外圍塊530、音頻塊M0、顯示塊550、圖形塊560、 圖像處理器塊570、和編解碼器塊580可以響應於第一時鐘CLKl操作。處理器510可以響應於使用第一時鐘CLKl產生的第二電壓域的第二時鐘CLK2操作。第二電壓V2的電平可以比第一電壓Vl的電平高。
電平轉換器100可以是參照圖1到5描述的電平轉換器。示範性地,電平轉換器 100可以包括並聯連接在輸入節點A與輸出節點F之間且被配置為具有相同的結構的第一和第二電壓轉換器電路110和120。在電平轉換器100中,輸入時鐘CLKl的上升沿和輸出時鐘CLK2的上升沿之間的延遲Dl可以與在輸入時鐘CLKl的下降沿和輸出CLK2的下降沿之間的延遲D2相同。因此,包括包含這裡描述的一個或多個特徵的電平轉換器(例如電平轉換器100)和/或根據其操作的電路和/或裝置(例如,處理器510和/或SOC 500)可以具有改善的可靠性。參照圖6的示範性實施例,例如,通過響應於電平轉換器100產生的、其中延遲Dl與延遲D2相同的第二時鐘CLK2進行操作,可以改善處理器510和/或SOC 500的可靠性。
在處理器510被設計為以高速操作的實施例中,處理器510可以與第二時鐘CLK2 的上升沿和下降沿兩者同步地操作。電平轉換器100可以保持高電平和低電平時段的佔空比,並可以將第一電壓域的第一時鐘CLKl轉換為第二電壓域的第二時鐘CLK2。如果高電平和低電平時段的佔空比被相同地保持,則第二時鐘CLK2的上升沿與下降沿之間的間距 (即,高電平時段的佔空比)可以保持最佳。因此,通過採用包括這裡描述的一個或多個特徵的電平轉換器(例如,電平轉換器100),能夠改善處理器510和包括處理器510的片上系統500的可靠性。處理器510可以與第二時鐘CLK2的兩個邊沿(即,上升沿和下降沿)同步地操作。
圖7說明包括採用這裡描述的一個或多個特徵的電平轉換器(例如電平轉換器 100)的多媒體設備1000的示範性實施例的框圖。參照圖7,多媒體設備1000可以包括振蕩器1010、時鐘產生單元1020、鎖相環(PLL) 1030、處理器1040、存儲器1050、顯示控制單元 1060、顯示單元1070、聲音控制單元1080、揚聲器1090、存儲單元1100、數據機1110、圖像處理單元1120、攝像頭1130、用戶接口 1140、和編解碼器單元1150。
振蕩器1010可以產生根據特定頻率振蕩的振蕩信號。振蕩信號可以被提供給時鐘產生單元1020。時鐘產生単元1020可以響應於從振蕩器1010提供的振蕩信號產生時鐘CLK。時鐘時鐘CLK可以被提供給PLL 1030。PLL 1030可以被配置為響應於從時鐘產生単元1020輸入的時鐘CLK產生第一時鐘CLK1。第一時鐘CLKl可以與輸入時鐘CLK同步。第一時鐘CLKl可以被施加到處理器 1040。處理器1040可以被配置為控制多媒體設備1000的整體操作。處理器1040可以控制多媒體設備1000的硬體組件。處理器1040可以驅動多媒體設備1000的軟體組件。處理器1040可以包括根據本發明構思的示範性實施例電平轉換器LS或可以與電平轉換器LS相連接。電平轉換器LS可以基於從PLL 1030提供的第一電壓域的第一時鐘 CLKl產生第二電壓域的第二時鐘CLK2。可以使用第二時鐘CLK2作為處理器1010的內部時鐘。存儲器1050可以是處理器1040的工作存儲器。示範性地,存儲器1050可以包括諸如SRAM、DRAM、SDRAM等的易失性存儲器、或諸如PRAM、MRAM、RRAM、FRAM、閃速存儲器等的非易失性存儲器。顯示控制単元1060可以響應於處理器1040的控制進行操作。顯示控制単元1060 可以被配置為產生和控制經由顯示單元1070顯示的圖像。顯示單元1060可以包括圖形處理單元(GPU)。顯示單元1070可以被配置為顯示通過顯示控制單元1060產生的圖像。顯示單元 1070可以包括液晶顯示器(LCD)、有機發光二極體(OLED)顯示器、有源矩陣有機發光二極體(AMOLED)顯示器、電子傳呼機(pager)等。聲音控制單元1080可以響應於處理器1040的控制進行操作。聲音控制單元1080 可以產生和控制將要經由揚聲器1090輸出的聲音。揚聲器1090可以根據聲音控制單元 1080的控制輸出聲音。存儲單元1100可以被配置為在處理器1040的控制下存儲數據。存儲單元1100 可以包括諸如閃速存儲器、PRAM、MRAM、RRAM、FRAM等的非易失性存儲器。存儲單元1100可以包括硬碟驅動器(HDD)、固態驅動器(SSD)等。數據機1110可以在處理器1040的控制下與外部設備通信。示範性地,數據機1110可以經由無線或有線信道與外部設備通信。數據機1110可以根據諸如 CDMA(碼分多址)、GSM(全球移動通信系統)、CDMA2000、WCDMA(寬帶碼分多址)、LTE(長期演進)、WiBro (無線寬帶網際網路)、移動WiMAX (世界互用性)、WiFi等的無線協議與外部設備通信。數據機1110可以根據諸如ADSL(非対稱數字用戶線)、VDSL(超高速數字用戶線)、ISDN(綜合業務數字網)等的有線協議與外部設備通信。圖像處理單元1130可以響應於處理器1040的控制進行操作。圖像處理單元1130 可以被配置為處理通過攝像頭1140拍攝的圖像數據。用戶接ロ 1140可以被配置為將從外界感測的信號傳送到處理器1140。示範性地, 用戶接ロ 1120可以包括麥克風、觸摸墊、觸控螢幕、按鈕、滑鼠、鍵盤等。編解碼器単元1150可以解碼或編碼音頻數據、視頻數據等。
示範性地,PLL 1030、處理器1040、存儲器1050、顯示控制單元1060、聲音控制單元1080、圖像處理單元1120、和編解碼器単元1150可以被提供為片上系統1200。片上系統1200可以具有參照圖6描述的結構。處理器1040可以對應於圖6中的處理器510。存儲器1050可以對應於圖6中的外圍塊530。顯示控制単元1060可以對應於圖6中的顯示和圖形塊550和560。聲音控制單元1080可以對應於圖6中的音頻塊MO。圖像處理單元 1120可以對應於圖6中的圖像處理器塊570。編解碼器単元1150可以對應於圖6中的編解碼器塊580。時鐘產生単元1020可以將時鐘CLK提供給片上系統1200,並且可以提供給多媒體設備1000的組件當中需要時鐘CLK的組件。片上系統1200的PLL 1030可以產生與時鐘CLK同步的第一時鐘CLK1。如參照圖 1到5所述,電平轉換器LS可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以產生與第一時鐘CLKl同步的第二時鐘CLK2。處理器1040可以響應於第二時鐘CLK2進行操作。片上系統1200的其他組件,例如,存儲器1050、顯示控制単元1060、 聲音控制單元1080、圖像處理單元1120、和編解碼器単元1150,可以響應於第一時鐘CLKl 進行操作。圖8說明包括採用這裡描述的ー個或多個特徵的電平轉換器LS (例如,電平轉換器100)的示範性實施例的多媒體設備2000的框圖。參照圖8,多媒體設備2000可以包括振蕩器2010、時鐘產生單元2020、鎖相環(PLL) 2030、處理器2040、存儲器2050、顯示控制單元 2060、顯示單元2070、聲音控制單元2080、揚聲器2090、存儲單元2120、數據機2110、圖像處理單元2120、攝像頭2130、用戶接ロ 2140、和編解碼器単元2150。一般地,下面將僅僅描述圖7的多媒體設備1000與圖8的多媒體設備2000之間的差別。圖8的多媒體設備2000中,PLL 2030、處理器2040、存儲器2050、顯示控制單元 2060、聲音控制單元2080、數據機2110、圖像處理單元2120、和編解碼器單元2150可以被提供為片上系統2200。片上系統2200可以具有參照圖6描述的結構。處理器2040可以對應於圖6中的處理器510。存儲器2050和數據機2110可以對應於圖6中的外圍塊530。顯示控制單元2060可以對應於圖6中的顯示和圖形塊550和560。聲音控制單元 2080可以對應於圖6中的音頻塊M0。圖像處理單元2120可以對應於圖6中的圖像處理器塊570。編解碼器単元2150可以對應於圖6中的編解碼器塊580。時鐘產生単元2020可以將時鐘CLK提供給片上系統2200,並且可以提供給多媒體設備2000的組件當中需要時鐘CLK的組件。片上系統2200的PLL 2030可以產生與時鐘CLK同步的第一時鐘CLK1。如參照圖 1到5所述,處理器2050的電平轉換器LS可以保持高電平和低電平時段的佔空比,並可以基於第一時鐘CLKl產生第二時鐘CLK2。處理器2040可以響應於第二時鐘CLK2進行操作。 片上系統2200的其他組件,例如,存儲器2050、顯示控制単元2060、聲音控制單元2080、圖像處理單元2120、和編解碼器単元2150,可以響應於第一時鐘CLKl進行操作。圖9說明包括採用這裡描述的ー個或多個特徵的電平轉換器LS (例如,電平轉換器100)的示範性實施例的多媒體設備3000的框圖。參照圖9,多媒體設備3000可以包括振蕩器3010、時鐘產生單元3020、鎖相環(PLL) 3030、處理器3040、存儲器3050、顯示控制單元 3060、顯示單元3070、聲音控制單元3080、揚聲器3090、存儲單元3100、數據機3110、圖像處理單元3120、攝像頭3130、用戶接ロ 3140、和編解碼器単元3150。一般地,下面將僅僅描述圖7的多媒體設備1000與圖9的多媒體設備3000之間的差別。圖9的多媒體設備3000中,PLL 3030、處理器3040、存儲器3050、顯示控制單元 3060、聲音控制單元3080、和編解碼器単元3150可以被提供為片上系統3200。時鐘產生単元3020可以將時鐘CLK提供給片上系統3200,並且可以提供給多媒體設備3000的組件當中需要時鐘CLK的組件。片上系統3200的PLL 3030可以產生與時鐘CLK同步的第一時鐘CLK1。如參照圖 1到5所述,處理器3050的電平轉換器LS可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以基於第一時鐘CLKl產生第二時鐘CLK2。處理器3040可以響應於第二時鐘CLK2進行操作。片上系統3200的其他組件,例如存儲器3050、顯示控制単元 3060、聲音控制單元3080、和編解碼器單元3150,可以響應於第一時鐘CLKl進行操作。圖10說明包括採用這裡描述的ー個或多個特徵的電平轉換器LS(例如,電平轉換器100)的示範性實施例的多媒體設備4000的框圖。參照圖10,多媒體設備4000可以包括振蕩器4010、時鐘產生單元4020、鎖相環(PLL)4030、處理器4040、存儲器4050、顯示控制單元4060、顯示單元4070、聲音控制單元4080、揚聲器4090、存儲單元4100、數據機 4110、圖像處理單元4120、攝像頭4130、用戶接ロ 4140、和編解碼器單元4150。一般地,下面將僅僅描述圖7的多媒體設備1000與圖10的多媒體設備4000之間的差別。參照圖10,在多媒體設備4000中,PLL 4030、處理器4040、存儲器4050、顯示控制單元4060、和聲音控制單元4080可以被提供為片上系統4200。時鐘產生単元4020可以將時鐘CLK提供給片上系統4200,並且可以提供給多媒體設備4000的組件當中需要時鐘CLK的組件。片上系統4200的PLL 4030可以產生與時鐘CLK同步的第一時鐘CLK1。如參照圖 1到5所述,處理器4050的電平轉換器LS可以保持高電平和低電平時段的佔空比,並可以基於第一時鐘CLKl產生第二時鐘CLK2。處理器4040可以響應於第二時鐘CLK2進行操作。 片上系統4200的其他組件,例如,存儲器4050、顯示控制單元4060、和聲音控制單元4080, 可以響應於第一時鐘CLKl進行操作。圖11說明包括採用這裡描述的ー個或多個特徵的電平轉換器LS(例如,電平轉換器100)的示範性實施例的多媒體設備5000的框圖。參照圖11,多媒體設備5000可以包括振蕩器5010、時鐘產生單元5020、鎖相環(PLL) 5030、處理器5040、存儲器5050、顯示控制單元5060、顯示單元5070、聲音控制單元5080、揚聲器5090、存儲單元5100、數據機 5110、圖像處理單元5120、攝像頭5130、用戶接ロ 5140、和編解碼器單元5150。一般地,下面將僅僅描述圖7的多媒體設備1000與圖11的多媒體設備5000之間的差別。參照圖11,在多媒體設備5000中,PLL 5030、處理器5040、存儲器5050、和顯示控制単元5060可以被提供為片上系統5200。時鐘產生単元5020可以將時鐘CLK提供給片上系統5200,並且可以提供給多媒體設備5000的組件當中需要時鐘CLK的組件。片上系統5200的PLL 5030可以產生與時鐘CLK同步的第一時鐘CLKl。如參照圖1到5所述,處理器5050的電平轉換器LS可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以基於第一時鐘CLKl產生第二時鐘CLK2。處理器5040可以響應於第二時鐘CLK2進行操作。片上系統5200的其他組件,例如,存儲器5050和顯示控制單元5060,可以響應於第一時鐘CLKl進行操作。圖12說明包括採用這裡描述的ー個或多個特徵的電平轉換器LS(例如,電平轉換器100)的示範性實施例的多媒體設備6000的框圖。參照圖12,多媒體設備6000可以包括振蕩器6010、時鐘產生單元6020、鎖相環(PLL) 6030、處理器6040、存儲器6050、顯示控制單元6060、顯示單元6070、聲音控制單元6080、揚聲器6090、存儲單元6100、數據機 6110、圖像處理單元6120、攝像頭6130、用戶接ロ 6140、和編解碼器單元6150。一般地,下面將僅僅描述圖12的多媒體設備6000與圖7的多媒體設備1000之間的差別。參照圖12,在多媒體設備60000中,PLL 6030、處理器6040、和存儲器6050可以被提供為片上系統6200。時鐘產生単元6020可以將時鐘CLK提供給片上系統6200,並且可以提供給多媒體設備6000的組件當中需要時鐘CLK的組件。片上系統6200的PLL 6030可以產生與時鐘CLK同步的第一時鐘CLKl。如參照圖1到5所述,處理器6050的電平轉換器LS可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以基於第一時鐘CLKl產生第二時鐘CLK2。處理器6040可以響應於第二時鐘CLK2進行操作。片上系統6200的其他組件,例如,存儲器6050,可以響應於第一時鐘CLKl進行操作。圖13說明包括採用這裡描述的ー個或多個特徵的電平轉換器LS(例如,電平轉換器100)的示範性實施例的多媒體設備7000的框圖。參照圖13,多媒體設備7000可以包括振蕩器7010、時鐘產生單元7020、鎖相環(PLL) 7030、處理器7040、存儲器7050、顯示控制單元7060、顯示單元7070、聲音控制單元7080、揚聲器7090、存儲單元7100、數據機 7110、圖像處理單元7120、攝像頭7130、用戶接ロ 7140、和編解碼器単元7150。一般地,下面將僅僅描述圖7的多媒體設備1000與圖13的多媒體設備7000之間的差別。參照圖13,在多媒體設備70000中,PLL 7030、處理器7040、存儲器7050、和聲音控制單元7080可以被提供為片上系統7200。時鐘產生単元7020可以將時鐘CLK提供給片上系統7200,並且可以提供給多媒體設備7000的組件當中需要時鐘CLK的組件。片上系統7200的PLL 7030可以產生與時鐘CLK同步的第一時鐘CLKl。如參照圖1到5所述,處理器7050的電平轉換器LS可以保持高電平和低電平時段的佔空比,並可以基於第一時鐘CLKl產生第二時鐘CLK2。處理器7040可以響應於第二時鐘CLK2進行操作。片上系統7200的其他組件,例如,存儲器7050和聲音控制單元7080,可以響應於第一時鐘CLKl進行操作。圖14說明包括採用這裡描述的ー個或多個特徵的電平轉換器LS(例如,電平轉換器100)的示範性實施例的多媒體設備8000的框圖。參照圖14,多媒體設備8000可以包括振蕩器8010、時鐘產生單元8020、鎖相環(PLL) 8030、處理器8040、存儲器8050、顯示控制單元8060、顯示單元8070、聲音控制單元8080、揚聲器8090、存儲單元8100、數據機 8110、用戶接ロ 8140、和編解碼器單元8150。一般地,下面將僅僅描述圖7的多媒體設備1000與圖14的多媒體設備8000之間的差別。參照圖14,在多媒體設備8000中,PLL 8030、處理器8040、存儲器8050、顯示控制単元8060、聲音控制單元8080和編解碼器単元8150可以被提供為片上系統8200。參照圖 14,多媒體設備8000中可以不包括圖像處理單元和攝像頭。時鐘產生単元8020可以將時鐘CLK提供給片上系統8200,並且可以提供給多媒體設備8000的組件當中需要時鐘CLK的組件。片上系統8200的PLL 8030可以產生與時鐘CLK同步的第一時鐘CLKl。如參照圖1到5所述,處理器8050的電平轉換器LS可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以基於第一時鐘CLKl產生第二時鐘CLK2。處理器8040可以響應於第二時鐘CLK2進行操作。片上系統8200的其他組件,例如,存儲器8050和聲音控制單元8080,可以響應於第一時鐘CLKl進行操作。如參照圖8到13所述,片上系統8200中包括的組件可以改變。然而,在一個或多個這樣的實施例中,可以不提供圖像處理單元和攝像頭。參照圖7到14描述了多媒體設備的示範性實施例。多媒體設備(例如,多媒體設備1000、2000、3000、4000、5000、6000、7000、8000)可以應用於多種產品。多媒體設備的示例包括計算機、移動計算機、超移動PC(UMPC)、工作站、上網本、PDA、網絡平板計算機、無線電話機、行動電話機、智慧型電話機、電子書、PMP(可攜式多媒體播放器)、數字攝像頭、數字音頻錄放機、數字畫面/視頻錄放機、可攜式遊戲機、導航系統、黑盒子、3維電視機、能在無線環境下發送和接收信息的設備、組成家庭網絡的多種電子設備之一、組成計算機網絡的多種電子設備之一、組成遠程通信網絡的多種電子設備之一、RFID、(例如,SSD、存儲卡等)、組成計算系統的多種電子設備之一等。圖15說明智慧型電話機9100的示範性實施例的框圖。參照圖15,智慧型電話機9100 可以包括外殼9110、屏幕9120、攝像頭9130、揚聲器9140、和操作按鈕9150。屏幕9120可以對應於參照圖7到14描述的顯示單元1070到8070。攝像頭9130 可以對應於參照圖7到14描述的攝像頭1130到7130。操作按鈕9150可以對應於參照圖 7到14描述的用戶接ロ 1140到8140。如果屏幕9120由觸控螢幕形成,則屏幕9120可以對應於參照圖7到14描述的用戶接ロ 1140到8140。揚聲器9140可以對應於參照圖7到14 描述的揚聲器1090到8090。可以在外殼9110內提供振蕩器1010-8010、時鐘產生單元1020-8020、鎖相環 1030-8030、處理器1040-8040、存儲器1050-8050、顯示控制單元1060-8060、聲音控制單元 1080-8080、存儲單元1100-8100、數據機1110-8110、和編解碼器單元1150-8150。可以在外殼9110內進ー步提供圖像處理單元1120-7120。存儲器1050-8050、顯示控制単元 1060-8060、聲音控制單元1080-8080、存儲單元1100-8100、數據機1110-8110、圖像處理單元1120-7120、和編解碼器單元1150-8150的至少ー個可以與鎖相環1030-8030和處理器1040-8040 —起形成片上系統1200-8200。時鐘產生單元1020-8020可以響應於從振蕩器1010-8010輸入的振蕩信號產生時鐘CLK。時鐘CLK可以被提供給片上系統1200-8200。鎖相環1030-8030可以產生與時鐘 CLK同步的第一時鐘CLK1。第一時鐘CLK可以被提供給片上系統1200-8200的組件。處理器1040-8040可以包括根據本發明構思的示範性實施例的電平轉換器100,或可以與電平轉換器100相連接。電平轉換器100可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以將第一電壓域的第一時鐘CLKl轉換為第二電壓域的第二時鐘CLK2。處理器1040-8040可以響應於第二時鐘CLK2進行操作。片上系統1200-8200的其他組件可以響應於第一時鐘CLKl進行操作。雖然圖15中未示出,但是顯示單元1070-8070、揚聲器1090-8090、和用戶接ロ 1140-8140也可以被提供在智慧型電話機9100的後面、上面、下面、和側面的至少ー個上。圖16說明平板計算機9200的示範性實施例的示意圖。參照圖16,平板計算機 9200可以包括外殼9210、屏幕9220、攝像頭9230、和操作按鈕9240。屏幕9220可以對應於參照圖7到14描述的顯示單元1070到8070。攝像頭9230 可以對應於參照圖7到13描述的攝像頭1130到7130。操作按鈕9240可以對應於參照圖 7到14描述的用戶接ロ 1140到8140。如果屏幕9220由觸控螢幕形成,則屏幕9220可以對應於用戶接ロ 1140到8140。揚聲器9240可以對應於參照圖7到14描述的揚聲器1090到 8090。可以在外殼9210內提供振蕩器1010-8010、時鐘產生單元1020-8020、鎖相環 1030-8030、處理器1040-8040、存儲器1050-8050、顯示控制單元1060-8060、聲音控制單元 1080-8080、存儲單元1100-8100、數據機1110-8110、和編解碼器單元1150-8150。可以在外殼9210內進ー步提供圖像處理單元1120-7120。存儲器1050-8050、顯示控制単元 1060-8060、聲音控制單元1080-8080、存儲單元1100-8100、數據機1110-8110、圖像處理單元1120-7120、和編解碼器單元1150-8150的至少ー個可以與鎖相環1030-8030和處理器1040-8040 —起形成片上系統1200-8200。時鐘產生單元1020-8020可以響應於從振蕩器1010-8010輸入的振蕩信號產生時鐘CLK。時鐘CLK可以被提供給片上系統1200-8200。鎖相環1030-8030可以產生與時鐘 CLK同步的第一時鐘CLKl。第一時鐘CLKl可以被提供給片上系統1200-8200的組件。處理器1040-8040可以包括根據本發明構思的示範性實施例的電平轉換器100,或可以與電平轉換器100相連接。電平轉換器100可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以將第一電壓域的第一時鐘CLKl轉換為第二電壓域的第二時鐘 CLK2。處理器1040-8040可以響應於第二時鐘CLK2進行操作。片上系統1200-8200的其他組件可以響應於第一時鐘CLKl進行操作。雖然圖16中未示出,但是顯示單元1070-8070、揚聲器1090-8090、和用戶接ロ 1140-8140也可以被提供在平板計算機9200的後側、上面、下面、和側面的至少ー個上。此外,顯示單元1070-8070、揚聲器1090-8090、和用戶接ロ 1140-8140可以進ー步被提供為與平板計算機9200相連接的附件。圖17說明移動計算機9300的示範性實施例的示意圖。參照圖17,移動計算機 9300可以包括外殼9310、屏幕9320、攝像頭9330、揚聲器9340、鍵盤9350、和觸摸墊9360。屏幕9320可以對應於參照圖7到14描述的顯示単元1070到8070。攝像頭9330 可以對應於參照圖7到13描述的攝像頭1130到7130。鍵盤9350和觸摸墊9360可以對應於參照圖7到14描述的用戶接ロ 1140到8140。如果屏幕9320由觸控螢幕形成,則屏幕 9320也可以對應於用戶接ロ 1140到8140。揚聲器9340可以對應於參照圖7到14描述的揚聲器1090到8090。可以在外殼9310內提供振蕩器1010-8010、時鐘產生單元1020-8020、鎖相環 1030-8030、處理器1040-8040、存儲器1050-8050、顯示控制單元1060-8060、聲音控制單元1080-8080、存儲單元1100-8100、數據機1110-8110、和編解碼器單元1150-8150。可以在外殼9310內進ー步提供圖像處理單元1120-7120。存儲器1050-8050、顯示控制単元 1060-8060、聲音控制單元1080-8080、存儲單元1100-8100、數據機1110-8110、圖像處理單元1120-7120、和編解碼器單元1150-8150的至少ー個可以與鎖相環1030-8030和處理器1040-8040 —起形成片上系統1200-8200。時鐘產生單元1020-8020可以響應於從振蕩器1010-8010輸入的振蕩信號產生時鐘CLK。時鐘CLK可以被提供給片上系統1200-8200。鎖相環1030-8030可以產生與時鐘 CLK同步的第一時鐘CLKl。第一時鐘CLKl可以被提供給片上系統1200-8200的組件。處理器1040-8040可以包括根據本發明構思的示範性實施例的電平轉換器100,或可以與電平轉換器100相連接。電平轉換器100可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以將第一電壓域的第一時鐘CLKl轉換為第二電壓域的第二時鐘 CLK2。處理器1040-8040可以響應於第二時鐘CLK2進行操作。片上系統1200-8200的其他組件可以響應於第一時鐘CLKl進行操作。移動計算機9300可以是筆記本式計算機或上網本。雖然圖17中未示出,但是顯示單元1070-8070、揚聲器1090-8090、和用戶接ロ 1140-8140也可以被提供在移動計算機9300的後側、上面、下面、和側面的至少ー個上。此外,顯示單元1070-8070、揚聲器 1090-8090、和用戶接ロ 1140-8140可以進一歩被提供為與移動計算機9300相連接的附件。圖18說明計算機9400的示範性實施例的示意圖。參照圖18,計算機9400可以包括機身9410、監視器9420、和鍵盤9430。監視器9420可以對應於參照圖7到14描述的顯示単元1070到8070。鍵盤9430 可以對應於參照圖7到14描述的用戶接ロ 1140到8140。如果監視器9420由觸控螢幕形成, 則監視器9420可以對應於用戶接ロ 1140到8140。可以在機身9410內提供振蕩器1010-8010、時鐘產生單元1020-8020、鎖相環 1030-8030、處理器1040-8040、存儲器1050-8050、顯示控制單元1060-8060、聲音控制單元 1080-8080、存儲單元1100-8100、數據機1110-8110、和編解碼器單元1150-8150。可以在機身9410內進ー步提供圖像處理單元1120-7120。存儲器1050-8050、顯示控制単元 1060-8060、聲音控制單元1080-8080、存儲單元1100-8100、數據機1110-8110、圖像處理單元1120-7120、和編解碼器單元1150-8150的至少ー個可以與鎖相環1030-8030和處理器1040-8040 —起形成片上系統1200-8200。時鐘產生單元1020-8020可以響應於從振蕩器1010-8010輸入的振蕩信號產生時鐘CLK。時鐘CLK可以被提供給片上系統1200-8200。鎖相環1030-8030可以產生與時鐘 CLK同步的第一時鐘CLKl。第一時鐘CLKl可以被提供給片上系統1200-8200的組件。處理器1040-8040可以包括根據本發明構思的示範性實施例的電平轉換器100,或可以與電平轉換器100相連接。電平轉換器100可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以將第一電壓域的第一時鐘CLKl轉換為第二電壓域的第二時鐘 CLK2。處理器1040-8040可以響應於第二時鐘CLK2進行操作。片上系統1200-8200的其他組件可以響應於第一時鐘CLKl進行操作。雖然圖18中未示出,但是顯示單元1070-8070、揚聲器1090-8090、和用戶接ロ 1140-8140也可以被提供在計算機9400的後側、上面、下面、和側面的至少ー個上。此外,顯
21示單元1070-8070、揚聲器1090-8090、和用戶接ロ 1140-8140可以進ー步被提供為與計算機9400相連接的附件。圖19說明電視機9500的示範性實施例的示意圖。參照圖19,電視機9500可以包括外殼9510、屏幕9520、和操作按鈕9530。屏幕9520可以對應於參照圖7到14描述的顯示単元1070到8070。操作按鈕 9530可以對應於參照圖7到14描述的用戶接ロ 1140到8140。如果屏幕9520由觸控螢幕形成,則屏幕9520可以對應於用戶接ロ 1140到8140。可以在外殼9510內提供振蕩器1010-8010、時鐘產生單元1020-8020、鎖相環 1030-8030、處理器1040-8040、存儲器1050-8050、顯示控制單元1060-8060、聲音控制單元 1080-8080、存儲單元1100-8100、數據機1110-8110、和編解碼器單元1150-8150。可以在外殼9510內進ー步提供圖像處理單元1120-7120。存儲器1050-8050、顯示控制單元 1060-8060、聲音控制單元1080-8080、存儲單元1100-8100、數據機1110-8110、圖像處理單元1120-7120、和編解碼器單元1150-8150的至少ー個可以與鎖相環1030-8030和處理器1040-8040 —起形成片上系統1200-8200。時鐘產生單元1020-8020可以響應於從振蕩器1010-8010輸入的振蕩信號產生時鐘CLK。時鐘CLK可以被提供給片上系統1200-8200。鎖相環1030-8030可以產生與時鐘 CLK同步的第一時鐘CLKl。第一時鐘CLKl可以被提供給片上系統1200-8200的組件。處理器1040-8040可以包括根據本發明構思的示範性實施例的電平轉換器100,或可以與電平轉換器100相連接。電平轉換器100可以相對於輸入和輸出時鐘相同地保持高電平和低電平時段的佔空比,並可以將第一電壓域的第一時鐘CLKl轉換為第二電壓域的第二時鐘 CLK2。處理器1040-8040可以響應於第二時鐘CLK2進行操作。片上系統1200-8200的其他組件可以響應於第一時鐘CLKl進行操作。電視機可以是三維(3D)電視機或智能電視機。雖然圖19中未示出,但是顯示單元1070-8070、揚聲器1090-8090、和用戶接ロ 1140-8140也可以被提供在電視機9500的後側、上面、下面、和側面的至少ー個上。此外,顯示單元1070-8070、揚聲器1090-8090、和用戶接ロ 1140-8140可以進一歩被提供為與電視機9500相連接的附件。示範性地,可以進ー 步提供與電視機9500通信的遙控器作為用戶接ロ 1140-8140。不難理解,雖然這裡可以使用術語第一、第二、第三等來描述各種元件、組件、區域、層和/或部件,但這些元件、組件、區域、層和/或部件不應當受這些術語的限制。這些術語僅僅用於將ー個元件、組件、區域、層或部件與另ー個元件、組件、區域、層或部件區分開來。因而,下面討論的第一元件、組件、區域、層或部件也可以稱為第二元件、組件、區域、 層或部件,而不會脫離本發明構思的教導。為了便於描述,這裡可以使用諸如「之下」、「下方」、「低幹」、「下面」、「上方」、「上面」
等的空間關係術語來描述附圖中所示的一個元件或特徵與其他元件或特徵的關係。不難理解,所述空間關係術語意圖涵蓋使用或操作中的設備的除了附圖中描繪的方向之外的其他方向。例如,如果附圖中的設備被翻轉,則被描述為在其他元件或特徵「下方」或「之下」或 「下面」的元件的方向將改為在所述其他元件或特徵的「上方」。因而,示範性術語「下方」 和「下面」可以涵蓋上和下兩個方向。設備也可以具有其他朝向(旋轉90度或處於其他方向),並相應地解釋其中使用的空間相對描述符。此外,還不難理解,當ー個層被稱為在兩個層「之間」吋,它可以是所述兩個層之間僅有的層,或者也可以存在一個或多個介於其間的広。這裡使用的術語僅僅是用於描述特定實施例的目的,並非意在限制本發明構思。 這裡使用的単數形式「一」、「ー個」、和「該」意在同樣包括複數形式,除非上下文明確給出相反指示。還不難理解,術語「包括」和/或「包含」在本說明書中使用吋,表明存在所述特徵、 整體、步驟、操作、元件、和/或組件,但是不排除存在或附加ー個或多個其他特徵、整體、步驟、操作、元件、組件、和/或它們的組合。這裡使用的詞語「和/或」包括相關的所列項目中的任何一個或其中的ー個或多個的全部組合。不難理解,當元件或層被稱為在另一元件或層「上」,或者「連接到」、「耦合到」、或 「鄰近」另一元件或層時,其可以直接在該另一元件或層上,或者直接連接到、耦合到、或鄰近該另一元件或層,或者也可以存在介於其間的元件或層。相反,當元件被稱為「直接」在另一元件或層「上」,或「直接連接到」、「直接耦合到」、或「緊鄰」另一元件或層時,不存在介於其間的元件或層。除非另外定義,否則這裡使用的所有術語(包括技術術語和科學術語)具有與本發明構思所屬技術領域的普通技術人員所通常理解的含義的相同的含義。還不難理解,術語,諸如,常用詞典中定義的術語,應當被解釋為具有與它們在相關領域和/或本說明書的上下文中的含義一致的含義,而不應當理想化或過分形式化地解釋,除非這裡明確地如此定義。以上公開的主題應被看作是說明性的,而不是限制性的,並且所附權利要求書意在覆蓋落入真實精神和範圍內的所有這樣的修改、改進、以及其他實施例。因而,在法律允許的最大限度內,本發明的範圍將由權利要求書及其等效物的最寬泛允許解釋來確定,而不應當限制或局限於前述詳細說明。對相關申請的交叉引用本申請要求題為「Level Shifter, System-On-Chip Including the Same, and Multimedia Device Including the Same」 的、2010 年 11 月 12 日提交的美國臨時申請 No. 61/412,952、和2011年1月18日提交的韓國專利申請No. 10-2011-0005020的優先權。 通過引用將兩個申請整體合併於此。
權利要求
1.一種電平轉換器,包括輸入節點;第一和第二電壓轉換器電路,被配置為響應於經由輸入節點輸入的第一電壓域的輸入時鐘產生第二電壓域的輸出時鐘;以及輸出節點,被配置為輸出該輸出時鐘,其中,第一和第二電壓轉換器電路具有相同的結構而且並聯連接在輸入節點與輸出節點之間。
2.如權利要求1所述的電平轉換器,其中第一電壓轉換器電路包括在第二電壓域操作的至少兩個逆變器。
3.如權利要求1所述的電平轉換器,其中第二電壓轉換器電路包括在第一電壓域操作的至少一個逆變器和在第二電壓域操作的至少一個逆變器。
4.如權利要求3所述的電平轉換器,其中在第二電壓域操作的至少一個逆變器被配置為接收在第一電壓域操作的至少一個逆變器的輸出。
5.如權利要求1所述的電平轉換器,其中第一電壓轉換器電路包括被配置為根據輸入節點的電壓輸出第二電壓或地電壓的第一逆變器、和被配置為根據第一逆變器的輸出向輸出節點輸出第二電壓或地電壓的第二逆變器,而且第二電壓轉換器電路包括被配置為根據輸入節點的電壓輸出第一電壓或地電壓的第三逆變器、和被配置為根據第三逆變器的輸出向輸出節點輸出第二電壓或地電壓的第四逆變器。
6.如權利要求5所述的電平轉換器,其中第一到第四逆變器是CMOS逆變器。
7.一種片上系統,包括鎖相環,被配置為產生第一電壓域的第一時鐘;外圍塊、音頻塊、顯示塊、圖形塊、圖像處理塊、和編解碼器塊,響應於第一時鐘而操作;電平轉換器,被配置為基於第一時鐘產生第二電壓域的第二時鐘;以及處理器,響應於第二時鐘而操作,其中,電壓轉換器包括被配置為具有相同的結構且並聯連接在輸入節點與輸出節點之間的第一和第二電壓轉換器電路。
8.如權利要求7所述的片上系統,其中第一電壓轉換器電路包括串聯連接且被配置為在第二電壓域操作的第一逆變器和第二逆變器,而且其中第二電壓轉換器電路包括被配置為在第一電壓域操作的第三逆變器、和被配置為在第二電壓域操作的第四逆變器。
9.如權利要求7所述的片上系統,其中第二電壓域的電壓電平高於第一電壓域的電壓電平。
10.一種多媒體設備,包括處理器;處理器的工作存儲器;數據機,被配置為根據處理器的控制與外部通信;存儲單元,被配置為根據處理器的控制存儲數據;用戶接口,被配置為感測外部信號並將感測信號傳送到處理器; 顯示控制單元,被配置為根據處理器的控制經由顯示單元顯示圖像; 聲音控制單元,被配置為根據處理器的控制經由揚聲器輸出聲音; 編解碼器單元,被配置為根據處理器的控制執行編碼和解碼操作; 時鐘產生單元,被配置為根據振蕩器的輸出產生時鐘; 鎖相環,被配置為產生與時鐘同步的第一電壓域的第一時鐘;以及電平轉換器,被配置為響應於第一時鐘產生第二電壓域的第二時鐘, 其中處理器響應於第二時鐘而操作,而且其中,電壓轉換器包括被配置為具有相同的結構且並聯連接在輸入節點與輸出節點之間的第一和第二電壓轉換器電路。
11.如權利要求10所述的多媒體設備,其中電平轉換器包括第一逆變器,被配置為根據輸入節點的電壓輸出第二電壓域的第二電壓或地電壓; 第二逆變器,被配置為根據第一逆變器的輸出向輸出節點輸出第二電壓或地電壓, 第三逆變器,被配置為根據輸入節點的電壓輸出第一電壓域的第一電壓或地電壓;以及第四逆變器。被配置為根據第三逆變器的輸出向輸出節點輸出第二電壓或地電壓。
12.如權利要求10所述的多媒體設備,其中處理器、工作存儲器、顯示控制單元、聲音控制單元、編解碼器單元、和鎖相環構成片上系統,而且其中工作存儲器、顯示控制單元、聲音控制單元、和編解碼器單元響應於第一時鐘操作。
13.如權利要求10所述的多媒體設備,進一步包括圖像處理單元,被配置為根據處理器的控制處理經由攝像頭拍攝的圖像數據。
14.如權利要求13所述的多媒體設備,其中處理器、顯示控制單元、聲音控制單元、圖像處理單元、工作存儲器、編解碼器單元、和鎖相環構成片上系統,而且其中工作存儲器、顯示控制單元、聲音控制單元、圖像處理單元、和編解碼器單元響應於第一時鐘操作。
15.如權利要求13所述的多媒體設備,其中處理器、顯示控制單元、聲音控制單元、數據機、圖像處理單元、工作存儲器、編解碼器單元、和鎖相環被包括在一起作為片上系統,而且其中顯示控制單元、聲音控制單元、數據機、圖像處理單元、工作存儲器、和編解碼器單元響應於第一時鐘操作。
16.如權利要求13所述的多媒體設備,其中處理器、顯示控制單元、聲音控制單元、工作存儲器、編解碼器單元、和鎖相環被包括在一起作為片上系統,而且其中顯示控制單元、聲音控制單元、工作存儲器、和編解碼器單元響應於第一時鐘操作。
17.如權利要求13所述的多媒體設備,其中處理器、顯示控制單元、聲音控制單元、工作存儲器、和鎖相環被包括在一起作為片上系統,而且其中顯示控制單元、聲音控制單元、和工作存儲器響應於第一時鐘操作。
18.如權利要求13所述的多媒體設備,其中處理器、顯示控制單元、工作存儲器、和鎖相環被包括在一起作為片上系統,而且其中顯示控制單元和工作存儲器響應於第一時鐘操作。
19.如權利要求13所述的多媒體設備,其中處理器、工作存儲器、和鎖相環被包括在一起作為片上系統,而且工作存儲器響應於第一時鐘操作。
20.如權利要求13所述的多媒體設備,其中處理器、聲音控制單元、工作存儲器、和鎖相環被包括作為片上系統,而且其中聲音控制單元和工作存儲器響應於第一時鐘操作。
21.如權利要求13所述的多媒體設備,其中處理器、工作存儲器、數據機、存儲單元、用戶接口、顯示控制單元、顯示單元、聲音控制單元、揚聲器、振蕩器、時鐘產生單元、攝像頭,圖像處理單元、編解碼器單元、和鎖相環被包括在行動裝置內。
22.如權利要求13所述的多媒體設備,其中處理器、工作存儲器、數據機、存儲單元、用戶接口、顯示控制單元、顯示單元、聲音控制單元、揚聲器、振蕩器、時鐘產生單元、攝像頭,圖像處理單元、編解碼器單元、和鎖相環被包括在智能電視機內。
23.一種電平轉換器,包括第一電壓轉換器電路;以及第二電壓轉換器電路,與第一電壓轉換器電路並聯連接在輸入節點與輸出節點之間,其中響應於在輸入節點輸入的第一電壓域的第一時鐘從輸出節點輸出第二電壓域的第二時鐘,而且第一時鐘的上升沿和第二時鐘的上升沿之間的延遲時間與第一時鐘的下降沿和第二時鐘的下降沿之間的延遲時間相同。
全文摘要
公開了一種電平轉換器,其包括輸入節點;第一和第二電壓轉換器電路,被配置為響應於經由輸入節點輸入的第一電壓域的輸入時鐘產生第二電壓域的輸出時鐘;以及輸出節點,被配置為輸出該輸出時鐘,其中,第一和第二電壓轉換器電路具有相同的結構而且並聯連接在輸入節點與輸出節點之間。
文檔編號H04N5/14GK102545874SQ201110359418
公開日2012年7月4日 申請日期2011年11月14日 優先權日2010年11月12日
發明者具滋天, 林慶默 申請人:三星電子株式會社