用於電容性負載的esd防護電路的製作方法
2024-02-13 23:02:15 2
專利名稱:用於電容性負載的esd防護電路的製作方法
技術領域:
本實用新型涉及一種用於電容性負載的ESD防護電路,例如,用於MEMSV0A等電容性負載的ESD防護。
背景技術:
靜電放電ESD是英文electrostatic discharge的縮寫,是通過一非傳導表面瞬間所洩放的靜態電流,靜電放電會造成電路中電子元器件的損壞和性能的下降,其產生根源是多方面的,很多產品莫名其妙的損壞就與靜電放電有關,因此,對靜電放電的防護越來越受到各企業的重視。尤其當電子器件本身具有儲電能力,即具有電容的特性時,例如光通訊領域裡的MEMS VOA, MEMS TF等器件,則常規的ESD防護電路會存有放電不充分,電路結構複雜所導致的成本增加或排版難度增加等問題。
發明內容為了解決現有技術中存在的問題,本實用新型提供一種用於電容性負載的ESD防護電路。本實用新型的技術方案具體為用於電容性負載的ESD防護電路包含一瞬態電壓抑制器和一與所述瞬態電壓抑制器並聯的電阻,所述瞬態電壓抑制器和所述電阻與所述電容性負載並聯連接。其中,所述電容性負載可以為MEMS VOA, MEMS TF等,所述瞬態電壓抑制器可以採用一穩壓二極體或一齊納二極體或一 TVS 二極體來實現,也可以採用一壓敏電阻來實現。與現有技術相比,本實用新型的優點和積極效果是當有靜電放電時,瞬時高電壓、大電流通過所述瞬時電壓抑制器被引開釋放掉,而殘餘的靜電電壓、電流則通過與所述瞬時電壓抑制器並聯的電阻而得到徹底釋放,最終,使得負載器件避免了靜電影響。因此, 本實用新型所提供的ESD電路具體放電充分的優點,而且,本實用新型的電路結構簡單,成本也較低些。
圖1是本實用新型所述ESD防護電路的電路原理圖。
具體實施方式
以下結合附圖和具體實施方式
對本實用新型做更進一步詳細說明。如圖1所示,瞬時電壓抑制器採用的是穩壓二極體,將穩壓二極體Dl和電阻Rl與負載器件VOA並聯連接,其中,穩壓二極體Dl的負極與負載器件VOA的正極VOA+相連,其正極與負載器件VOA的負極VOA-相連,而且,從穩壓二極體Dl兩端引出有兩電極A和B。當電極A點有瞬間高壓湧入時,穩壓二極體D5將A、B兩點電壓抑制在穩壓二極體 Dl的反向擊穿電壓附近,同時,通過電阻Rl將一部分電流引向電極B點。[0011]而當電極B點有瞬間高壓湧入時,穩壓二極體Dl則處於正嚮導通狀態,其將大部分電荷從電極B點引向電極A點,同時,通過電阻Rl將一部分電流引向電極A點。當瞬間高壓放電結束時,負載器件VOA兩端的殘餘的電勢差將通過Rl逐漸釋放掉,使負載器件VOA兩極板最終達到平衡。從而,使負載器件VOA兩極板免受因電壓差過高而損毀的結果。由於齊納二極體和TVS 二極體與穩壓二極體一樣,都具有在反向高壓狀態下產生齊納雪崩的特性,壓敏電阻也具有穩壓管的伏安特性,因此,當穩壓二極體改由齊納二極體或者TVS 二極體或壓敏電阻時,也能對負載器件起到相同的保護作用,其工作過程與上述穩壓二極體近似。以上所述,僅為本實用新型最佳實施例而已,並非用於限制本實用新型的範圍,凡依本實用新型申請專利範圍所作的等效變化或修飾,皆為本實用新型所涵蓋。
權利要求1.用於電容性負載的ESD防護電路,其特徵在於,包含一瞬態電壓抑制器和一與所述瞬態電壓抑制器並聯的電阻,所述瞬態電壓抑制器,所述電阻與所述電容性負載並聯連接。
2.如權利要求1所述的ESD防護電路,其特徵在於,所述電容性負載為MEMSV0A。
3.如權利要求1所述的ESD防護電路,其特徵在於,所述瞬態電壓抑制器為一穩壓二極體或一齊納二極體或一 TVS 二極體。
4.如權利要求1所述的ESD防護電路,其特徵在於,所述瞬態電壓抑制器為一壓敏電阻。
專利摘要本實用新型公開了一種用於電容性負載的ESD防護電路,包含一瞬態電壓抑制器和一與所述瞬態電壓抑制器並聯的電阻,所述瞬態電壓抑制器和所述電阻與所述電容性負載並聯連接,所述電容性負載可以為MEMS VOA等器件,所述瞬態電壓抑制器可以是穩壓二極體或齊納二極體或TVS二極體或壓敏電阻。當有靜電放電時,利用所述瞬態電壓抑制器的開關功能,能將大部分靜電釋放掉,同時,利用所述電阻能將殘餘靜電釋放徹底,充分保護了負載器件,提高了系統工作的可靠性,而且,本實用新型所提供的ESD防護電路,結構簡單,成本低廉。
文檔編號H02H9/02GK202034777SQ20112015119
公開日2011年11月9日 申請日期2011年5月12日 優先權日2011年5月12日
發明者羅科 申請人:昂納信息技術(深圳)有限公司