獲取串行接口數據的系統的製作方法
2023-11-12 05:28:57 1
獲取串行接口數據的系統的製作方法
【專利摘要】本發明提供一種獲取串行接口數據的系統,運行於一電子設備的微處理器上,該微處理器與一串行接口及一顯卡連接。該串行接口數據的系統包括:一偵測模塊,用於偵測是否有一顯示器連接至顯卡;一轉換模塊,用於在有顯示器連接至顯卡時,將串行接口的數據轉換成VGA數據;及一輸出模塊,用於將轉換後的VGA數據通過顯卡輸出至顯示器顯示。該獲取串行接口數據的系統在計算機關機時,將串行接口的數據轉換後通過顯卡輸出至顯示屏幕,給用戶提供了方便。
【專利說明】獲取串行接口數據的系統
【技術領域】
[0001]本發明涉及一種獲取串行接口數據的系統,特別涉及一種無需開機即可獲取串行接口數據的系統。
【背景技術】
[0002]一般若需要接收串行接口(Serial Port)的數據,必須通過計算機輸出,即只能進入作業系統並且使用計算機將串行接口的數據在顯示器顯示出來。因此,如果計算機無法開機時,若需獲取串行接口的數據,則十分不便。
【發明內容】
[0003]有鑑於此,有必要提供一種無需開機即可獲取串行接口數據的系統。
[0004]一種獲取串行接口數據的系統,運行於一電子設備的微處理器上,該微處理器與一串行接口及一顯卡連接。該串行接口數據的系統包括:一偵測模塊,用於偵測是否有一顯示器連接至顯卡;一轉換模塊,用於在有顯示器連接至顯卡時,將串行接口的數據轉換成VGA數據;及一輸出模塊,用於將轉換後的VGA數據通過顯卡輸出至顯示器顯示。
[0005]本發明獲取串行接口數據的系統,在計算機關機時將串行接口的數據轉換後通過顯卡輸出至顯示屏幕,給用戶提供了方便。
【專利附圖】
【附圖說明】
[0006]圖1為本發明第一實施方式下獲取串行接口數據的系統的結構示意圖。
[0007]圖2為本發明第二實施方式下獲取串行接口數據的系統的結構示意圖。
[0008]主要元件符號說明
[0009]串行接口10
[0010]系統2020』
[0011]CPU30
[0012]顯卡4040,
[0013]顯示器50
[0014]開關60
[0015]偵測模塊201
[0016]轉換模塊202
[0017]輸出模塊203
[0018]設置模塊204
[0019]切換模塊205
[0020]第一輸出埠401
[0021]第二輸出埠402
[0022]公用輸出埠403
[0023]如下【具體實施方式】將結合上述附圖進一步說明本發明。
【具體實施方式】
[0024]請參閱圖1,為本發明第一實施方式下的獲取串行接口數據的系統的結構示意圖。該系統20運行於一電子設備的微處理器上。該系統20為一可編程系統。該電子設備可為計算機、平板電腦等裝置。
[0025]該微處理器與一串行接口 10、一中央處理單元(CPU) 30及一顯卡(VGA CARD)40連接。顯卡40包括一第一輸出埠 401及第二輸出埠 402。
[0026]該系統20包括一偵測模塊201、一轉換模塊202、一輸出模塊203及一設置模塊204。偵測模塊201用於偵測是否有一顯示器50連接至顯卡40。轉換模塊202用於在有顯示器50連接至顯卡40時,將串行接口 10的數據轉換成VGA數據。輸出模塊203用於將轉換後的VGA數據通過顯卡40的第二輸出埠 402輸出至顯示器50顯示。設置模塊204用於設置波特率(baud rate)及串行分類(serial sort)等參數的設定機制及輸出模塊203的輸出解析度。
[0027]在計算機處於開機狀態時,CPU30產生的數據通過顯卡40的第一輸出埠 401輸出至顯示器50顯示;轉換模塊202在有顯示器50連接至顯卡40時,將串行接口 10的數據轉換成VGA數據,輸出模塊203通過顯卡40的第二輸出埠 402輸出至顯示器50顯示。
[0028]在計算機處於關機狀態時,CPU30不工作,轉換模塊202在有顯示器50連接至顯卡40時,將串行接口 10的數據轉換成VGA數據,輸出模塊203通過顯卡40的第二輸出埠 402輸出至顯示器50顯示。
[0029]請參閱圖2,為本發明第二實施方式下的獲取串行接口數據的系統的結構示意圖。
[0030]與圖1相比不同的是,顯卡40』具有一公用輸出埠 403。所述微處理器還通過一開關60與該顯卡40』連接。所述系統20』還包括一切換模塊205用於控制開關60開啟或關閉,從而使微處理器連接顯卡40』或斷開連接顯卡40』。
[0031]具體的,在計算機處於開機狀態時,CPU30產生的數據通過顯卡40』的公用輸出埠 403輸出至顯示器50顯示。此時,若需要串行接口的數據,則切換模塊205控制開關60開啟,從而連接顯卡40』,使轉換模塊202在有顯示器50連接至顯卡40時,將串行接口 10的數據轉換成VGA數據,輸出模塊203通過顯卡40』的公用輸出埠 403輸出至顯示器50顯示,而停止顯示中央處理單元(CPU) 30產生的數據。
[0032]在計算機處於關機狀態時,CPU30不工作,轉換模塊202在有顯示器50連接至顯卡40時,將串行接口 10的數據轉換成VGA數據,輸出模塊203通過顯卡40』的公用輸出埠 403輸出至顯示器50顯示。
[0033]系統20及20』與開關60需要3.3V的等待電源。
[0034]本發明的系統20及20』可以將串行接口 10的數據轉換成VGA數據,通過顯卡40及40』輸出至顯示器50顯示,尤其是在計算機處於關機狀態時,不需要開啟計算機即可將串行接口的數據在顯示器顯示出來,給用戶提供了方便。
[0035]總之,本【技術領域】的普通技術人員應當認識到,以上的實施方式僅是用來說明本發明,而並非用作為對本發明的限定,只要在本發明的實質精神範圍之內,對以上實施例所作的適當改變和變化都落在本發明要求保護的範圍之內。
【權利要求】
1.一種獲取串行接口數據的系統,運行於一電子設備的微處理器上,該微處理器與一串行接口及一顯卡連接,其特徵在於, 該串行接口數據的系統包括: 一偵測模塊,用於偵測是否有一顯示器連接至顯卡; 一轉換模塊,用於在有顯示器連接至顯卡時,將串行接口的數據轉換成VGA數據;及 一輸出模塊,用於將轉換後的VGA數據通過顯卡輸出至顯示器顯示。
2.如權利要求1所述的獲取串行接口數據的系統,其特徵在於,所述獲取串行接口數據的系統為一可編程系統。
3.如權利要求2所述的獲取串行接口數據的系統,其特徵在於,所述系統還包括一設置模塊用於設置波特率及串行分類參數的設定機制及輸出模塊的輸出解析度。
4.如權利要求2所述的獲取串行接口數據的系統,其特徵在於,所述顯卡包括一第一輸出埠用於及一第二輸出埠,其中,所述輸出模塊通過顯卡的第二輸出埠輸出至顯示器顯示。
5.如權利要求4所述的獲取串行接口數據的系統,其特徵在於,所述微處理器需要3.3V的等待電源。
6.如權利要求2所述的獲取串行接口數據的系統,其特徵在於,所述顯卡包括一公用輸出埠,所述微處理器還通過一開關與該顯卡連接,所述系統還包括一切換模塊,用於控制開關開啟或關閉,從而使微處理器連接顯卡或斷開連接顯卡。
7.如權利要求6所述的獲取串行接口數據的系統,其特徵在於,所述微處理器與開關需要3.3V的等待電源。
【文檔編號】G06F3/14GK104049924SQ201310079447
【公開日】2014年9月17日 申請日期:2013年3月13日 優先權日:2013年3月13日
【發明者】吳志偟 申請人:鴻富錦精密工業(深圳)有限公司, 鴻海精密工業股份有限公司