一種基於emif總線的數字視頻編解碼電路的製作方法
2023-05-18 05:33:01 9
專利名稱:一種基於emif總線的數字視頻編解碼電路的製作方法
技術領域:
本實用新型涉及數字視頻編解碼領域,尤其是一種基於EMIF總線的數字視頻編解碼電路。
背景技術:
目前,在監控行業中的視頻識別和分析設備中,因為面對目前處理晶片的處理能力以及接口局限的問題通常做法都是採用雙系統,識別和圖像處理分開進行,存在雙系統間的匹配問題,同時成本很高。
實用新型內容本實用新型所要解決的技術問題是針對現有技術中存在的問題,提供一種基於 EMIF總線的數字視頻編解碼電路,利用處理器的EMIF接口的帶寬優勢及視頻編碼和解碼晶片,讓數字視頻信號在EMIF總線接口上傳送和接收。同時通過信號總線收發器晶片對 EMIF總線上傳輸的信號進行控制,通過片選信號對接入EMIF總線的晶片進行選通控制。完全避免各信號間的幹擾。為達到上述目的,本實用新型採用的技術方案是一種基於EMIF總線的數字視頻編解碼電路,包括網絡埠、處理器、FLASH、第一信號總線收發器、視頻編碼器、第二信號總線收發器、視頻解碼器,處理器第一埠通過 EMIF總線分別與FLASH第一埠、第一信號總線收發器第一埠、第二信號總線收發器第一埠連接;處理器第十一埠、處理器第十二埠、處理器第十三埠分別與FLASH第二埠、視頻編碼器第一埠、視頻解碼器第一埠分別連接;處理器第二十一埠、處理器第二十二埠分別與第一信號總線收發器第二埠、第二信號總線收發器第二埠連接; 處理器第三十一埠、處理器第三十二埠分別與視頻編碼器第二埠、視頻解碼器第二埠連接;處理器第四i^一埠與FLASH第三埠連接;處理器第五i^一埠與網絡埠連接,視頻編碼器第三埠、視頻解碼器第三埠分別與第一信號總線收發器第三埠、第二信號總線收發器第三埠。所述第一信號總線收發器、第二信號總線收發器是SN74AVC系列晶片。從上述本實用新型的結構特徵可以看出,其優點是充分利用處理器的EMIF接口的帶寬優勢,在系統將EMIF接口應用於FLASH接口的情況下,利用專門的視頻編碼和解碼晶片,讓數字視頻信號在EMIF接口上傳送和接收。 同時通過信號總線接收器對EMIF總線上傳輸的信號方向進行控制,通過片選信號對接入 EMIF總線的晶片進行選通控制。完全避免各信號間的幹擾。
本實用新型將通過例子並參照附圖的方式說明,其中圖1是本實用新型電路原理圖。
具體實施方式
為了使本實用新型的目的、技術方案及優點更加清楚明白,
以下結合附圖及實施例,對本實用新型進行進一步詳細說明。應當理解,此處所描述的具體實施例僅用以解釋本實用新型,並不用於限定本實用新型。本實用新型採用EMIF總線技術,將FLASH,視頻編碼晶片,視頻解碼晶片同時接入到EMIF總線,FLASH保持直接連接,視頻編碼晶片和視頻解碼晶片分別通過第一信號總線控制器、第二信號總線控制器對數據傳輸方向的進行控制。本實用新型電路通過3個片選信號,2個控制信號,1個讀寫控制信號,可以保證 EMIF總線上可以按照系統設置在需要的時候選通FLASH、視頻編碼器、視頻解碼器3個晶片中的任何晶片進行設定的操作。具體選通情況見下表片選信號,1表示使能,0表示不使能;控制信號,1表示按照設定方向導通,0表示信號斷開;讀寫控制信號,1表示讀,0表示寫。具體入表一所示表一
權利要求1.一種基於EMIF總線的數字視頻編解碼電路,其特徵在於包括網絡埠、處理器、FLASH、第一信號總線收發器、視頻編碼器、第二信號總線收發器、視頻解碼器,處理器第一埠通過EMIF總線分別與FLASH第一埠、第一信號總線收發器第一埠、第二信號總線收發器第一埠連接;處理器第十一埠、處理器第十二埠、處理器第十三埠分別與FLASH第二埠、視頻編碼器第一埠、視頻解碼器第一埠分別連接;處理器第二十一埠、處理器第二十二埠分別與第一信號總線收發器第二埠、第二信號總線收發器第二埠連接;處理器第三十一埠、處理器第三十二埠分別與視頻編碼器第二埠、視頻解碼器第二埠連接;處理器第四十一埠與FLASH第三埠連接;處理器第五十一埠與網絡埠連接,視頻編碼器第三埠、視頻解碼器第三埠分別與第一信號總線收發器第三埠、第二信號總線收發器第三埠。
2.根據權利要求1所述的一種基於EMIF總線的數字視頻編解碼電路,其特徵在於所述第一信號總線收發器、第二信號總線收發器是SN74AVC系列晶片。
專利摘要本實用新型涉及數字視頻編解碼領域,尤其是一種基於EMIF總線的數字視頻編解碼電路。本實用新型針對現有技術中的問題,提供一種基於EMIF總線的數字視頻編解碼電路,利用處理器的EMIF接口的帶寬優勢及視頻編碼和解碼晶片,讓數字視頻信號在EMIF總線接口上傳送和接收。同時通過信號總線收發器晶片對EMIF總線上傳輸的信號進行控制,通過片選信號對接入EMIF總線的晶片進行選通控制。完全避免各信號間的幹擾。本實用新型通過各個電路連接完成本設計。本實用新型主要應用於數字視頻編解碼領域。
文檔編號H04N7/26GK202334784SQ20112047674
公開日2012年7月11日 申請日期2011年11月25日 優先權日2011年11月25日
發明者張徐輝, 範高生 申請人:四川九洲電器集團有限責任公司