一種穩壓電路的製作方法
2023-05-14 11:34:11 1
本實用新型涉及穩壓電路領域,具體涉及一種穩壓電路。
背景技術:
目前的穩壓電路耗用元器件過多,成本較高。因此有必須對穩壓電路進行技術革新。
技術實現要素:
本實用新型的目的在於針對現有技術的缺陷和不足,提供一種穩壓電路,使用元器件少,製造成本低,功能穩定,電路簡單。
為實現上述目的,本實用新型採用的技術方案是:
一種穩壓電路,
包括:第一集成電路晶片,第二集成電路晶片,光耦單元,三極體,取樣電阻和分壓電阻,所述第一集成電路的1腳與所述光耦單元的4腳相連接,所述第一集成電路的2腳與所述光耦單元的3腳相連接,所述光耦單元的2腳與所述三極體的2腳相連接,所述三極體的3腳與所述第二集成電路晶片的1腳相連接,所述第二集成電路晶片的3腳與取樣電阻相連接,所述取樣電阻與所述分壓電阻相連接。
進一步地,所述光耦單元包括光耦發光二極體和光電三極體。
進一步地,所述取樣電阻包括電阻R8,電阻R9和電阻R10,所述電阻R8與所述分壓電阻相連接,所述電阻R9與所述電阻R10串聯後與所述分壓電阻相連接。
進一步地,所述分壓電阻用於調節輸出電壓的電壓值。
所述穩壓電路工作時,當輸出VO升高,經取樣電阻R8、R9、R10以及分壓電阻分壓後,第二集成電路晶片3腳電壓升高,當其超過第二集成電路晶片2腳基準電壓後第二集成電路晶片1腳輸出高電平,使三極體導通,光耦發光二極體發光,光電三極體導通,第一集成電路晶片1腳電位相應變低,從而改變第一集成電路晶片6腳輸出佔空比減小,VO降低。
當輸出VO降低時,第二集成電路晶片3腳電壓降低,當其低過第二集成電路晶片2腳基準電壓後第二集成電路晶片1腳輸出低電平,三極體不導通,光耦發光二極體不發光,光電三極體不導通,第一集成電路晶片1腳電位升高,從而改變第一集成電路晶片6腳輸出佔空比增大,VO降低。周而復始,從而使輸出電壓保持穩定。調節分壓電阻可改變輸出電壓值。
採用上述結構後,本實用新型有益效果為:本實用新型的一種穩壓電路,使用元器件少,製造成本低,功能穩定,電路簡單。
附圖說明
圖1是本實用新型的多頻天線的結構示意圖。
附圖標記說明:
1、第一集成電路;2、第二集成電路;3、光耦單元;4、三極體;
5、取樣電阻;6、分壓電阻。
具體實施方式
下面結合附圖對本實用新型作進一步的說明。
如圖1所示,本實用新型所述的一種穩壓電路,
包括:第一集成電路晶片1,第二集成電路晶片2,光耦單元3,三極體4,取樣電阻5和分壓電阻6,所述第一集成電路1的1腳與所述光耦單元3的4腳相連接,所述第一集成電路1的2腳與所述光耦單元3的3腳相連接,所述光耦單元3的2腳與所述三極體4的2腳相連接,所述三極體4的3腳與所述第二集成電路晶片2的1腳相連接,所述第二集成電路晶片2的3腳與取樣電阻5相連接,所述取樣電阻5與所述分壓電阻6相連接。
其中,所述光耦單元3包括光耦發光二極體和光電三極體。
所述取樣電阻5包括電阻R8,電阻R9和電阻R10,所述電阻R8與所述分壓電阻相連接,所述電阻R9與所述電阻R10串聯後與所述分壓電阻相連接。
所述分壓電阻6用於調節輸出電壓的電壓值。
所述穩壓電路工作時,當輸出VO升高,經取樣電阻5的R8、R9、R10以及分壓電阻6分壓後,第二集成電路晶片2的3腳電壓升高,當其超過第二集成電路晶片2的2腳基準電壓後第二集成電路晶片2的1腳輸出高電平,使三極體4導通,光耦發光二極體發光,光電三極體導通,第一集成電路晶片1的1腳電位相應變低,從而改變第一集成電路晶片1的6腳輸出佔空比減小,VO降低。
當輸出VO降低時,第二集成電路晶片2的3腳電壓降低,當其低過第二集成電路晶片2的2腳基準電壓後第二集成電路晶片2的1腳輸出低電平,三極體4不導通,光耦發光二極體不發光,光電三極體不導通,第一集成電路晶片1的1腳電位升高,從而改變第一集成電路晶片1的6腳輸出佔空比增大,VO降低。周而復始,從而使輸出電壓保持穩定。調節分壓電阻6可改變輸出電壓值。
採用上述結構後,本實用新型有益效果為:本實用新型的一種穩壓電路,使用元器件少,製造成本低,功能穩定,電路簡單。
以上所述僅是本實用新型的較佳實施方式,故凡依本實用新型專利申請範圍所述的構造、特徵及原理所做的等效變化或修飾,均包括於本實用新型專利申請範圍內。