中央處理器前端總線信號量測器的製作方法
2023-04-23 05:17:06 1
專利名稱:中央處理器前端總線信號量測器的製作方法
技術領域:
中央處理器前端總線信號量測器
技術領域:
本實用新型有關一種信號量測器,特別是一種中央處理器前端總線信號 量測器。背景技術:
FSB只指CPU與北橋晶片之間的數據傳輸總線,又稱前端總線。生產工程 師在工程分析時經常會碰到開機無顯示的問題,當在要進行CPU FSB信號檢 查時,因為CPU FSB信號密集不能快速準確的找到對應的信號點進行檢查, 且一部分信號走在PCB內層,所以無法量測,往往憑經驗判斷問題點,容易造 成不良問題點誤判,時常會遇到CPU SOCKET或北橋BGA錫球與PCB PAD接 觸不良的問題,通常利用機械外力的方法,即壓CPU SOCKET或北橋來判斷是 否接觸不良,不能通過量測來找到根本原因;在進行CPU FSB量測時,因為 FSB信號密集或走在PCB內層,所以造成量測找點速度受限,有些信號無法 量測的問題。
有鑑於此,實有必要提供一種中央處理器前端總線信號量測器,利用該 信號量測器,能夠快速準確的到對應中央處理器前端總線的信號進行檢測, 縮短分析時間,提升工作效率,降低低誤判率,從而減少CPU SOCKET或北橋 BGA的維修次數並加大信號測試的覆蓋率。
發明內容
本實用新型的目的在於提供一種中央處理器前端總線信號量測器,利用 該信號量測器,能夠快速準確的到對應中央處理器前端總線的信號進行檢測, 縮短分析時間,提升工作效率,降低低誤判率,從而減少CPU SOCKET或北 橋.BGA的維修次數並加大信號測試的覆蓋率。
為達上述目的,本實用新型提供的中央處理器前端總線信號量測器,所 量測的中央處理器設置於一底座上,該中央處理器前端總線信號量測器包括
一保護座,其設於上述中央處理器和上述底座之間,該保護座一面設有 若干個引腳,該保護座另一面對應設有若干個引腳孔,各該引腳孔內設有一 上述中央處理器底部之處理器引腳,各該引腳一端和一該處理器引腳連接, 各引腳另 一端插入上述底座上的底座孔內;
一軟排線,其夾設於上述中央處理器與保護座之間,該軟排線上包含有 若干個套設孔,各該套設孔電性套設於上述一處理器引腳上,各該套設孔電 性連接一信號線,各該信號線皆引出其另一端;一測試線路板,其上設有若干個測試引腳,各測試引腳分別與上述軟排 線的一信號線另-J端電性連接。
特別地,上述測試線路板上設有各測試引腳的標號,如此測試者可以方 便的了解所測試的測試引腳所對應的前端總線信號。
與現有技術相比,利用本實用新型的中央處理器前端總線信號量測器, 能夠快速準確的到對應中央處理器前端總線的信號進行檢測,縮短分析時間,
提升工作效率,降低低誤判率,從而減少CPU SOCKET或北橋BGA的維修次 數並加大信號測試的覆蓋率。
圖1繪示為本實用新型的中央處理器前端總線信號量測器一較佳實施例 的分解結構側視圖。
圖2繪示為本實用新型的中央處理器前端總線信號量測器一較佳實施例 的組裝結構側視圖。
圖3繪示為本實用新型的中央處理器前端總線信號量測器一較佳實施例 的軟排線和測試線路板的正視圖。
具體實施方式
請共同參閱圖1、圖2、圖3,圖1繪示為本實用新型的中央處理器前端 總線信號量測器一較佳實施例的分解結構側視圖、圖2繪示為本實用新型的 中央處理器前端總線信號量測器一較佳實施例的組裝結構側視圖、圖3繪示 為本實用新型的中央處理器前端總線信號量測器一較佳實施例的軟排線和測 試線路板的正視圖。
為達上述目的,本實用新型提供的中央處理器前端總線信號量測器,所 量測的中央處理器1設置於一底座2上,該中央處理器前端總線信號量測器
包括 '
一保護座3,其設於上述中央處理器1和上述底座2之間,該保護座3 一面設有若干個引腳30,該保護座3另一面對應設有若干個引腳孔31,各該 引腳孔31內設有一上述中央處理器1底部之處理器引腳10,各該引腳30 — 端和一該處理器引腳10連接,各該引腳30另一端插入上述底座2上的底座 孔20內;
一軟排線4,其夾設於上述中央處理器1與保護座3之間,該軟排線4 上包含有若干個套設孔41,各該套設孔41電性套設於上述一處理器引腳10 上,各該套設孔41電性連接一信號線40,各該信號線40皆引出其另一端;
一測試線路板5,其上設有若干個測試引腳50,各測試引腳50分別與上 述軟排線4的一信號線40另一端電性連接。
特別地,上述測試線路板上5設有各測試引腳50的標號,如此測試者可以方便的了解所測試的測試引腳50所對應的前端總線信號。
與現有技術相比,利用本實用新型的中央處理器前端總線信號量測器,
將中央處理器1的前端總線信號通過軟排線4引出並可以在測試線路板5上 做對應的測試,從而縮短分析時間,提升工作效率,降低低誤判率,從而減 少CPU SOCKET或北橋BGA的維修次數並加大信號測試的覆蓋率。
權利要求1.一種中央處理器前端總線信號量測器,所量測的中央處理器設置於一底座上,其特徵在於,該中央處理器前端總線信號量測器包括一保護座,其設於上述中央處理器和上述底座之間,該保護座一面設有若干個引腳,該保護座另一面對應設有若干個引腳孔,各該引腳孔內設有一上述中央處理器底部之處理器引腳,各該引腳一端和一該處理器引腳連接,各引腳另一端插入上述底座上的底座孔內;一軟排線,其夾設於上述中央處理器與保護座之間,該軟排線上包含有若干個套設孔,各該套設孔電性套設於上述一處理器引腳上,各該套設孔電性連接一信號線,各該信號線皆引出其另一端;一測試線路板,其上設有若干個測試引腳,各測試引腳分別與上述軟排線的一信號線另一端電性連接。
2. 如權利要求l所述的中央處理器前端總線信號量測器,其特徵在於, 特別地,上述測試線路板上設有各測試引腳的標號。
專利摘要本實用新型提供一種中央處理器前端總線信號量測器,所量測的中央處理器設置於一底座上,該信號量測器包括一保護座,其設於上述中央處理器和上述底座之間,該保護座一面設有若干個引腳,該保護座另一面對應設有若干個引腳孔,各該引腳孔內設有一上述中央處理器底部之處理器引腳,各該引腳一端和一該處理器引腳連接,各引腳另一端插入上述底座上的底座孔內;一軟排線,其夾設於上述中央處理器與保護座之間,該軟排線上包含有若干個套設孔,各該套設孔電性套設於上述一處理器引腳上,各該套設孔電性連接一信號線,各該信號線皆引出其另一端;一測試線路板,其上設有若干個測試引腳,各測試引腳分別與上述一信號線引出之另一端電性連接。
文檔編號G01R31/02GK201311474SQ20082016097
公開日2009年9月16日 申請日期2008年11月4日 優先權日2008年11月4日
發明者胡勇斌 申請人:神訊電腦(崑山)有限公司