一種基於fpga的amoled屏幕的外圍驅動電路的製作方法
2023-08-12 14:52:01 2
專利名稱:一種基於fpga的amoled屏幕的外圍驅動電路的製作方法
【專利摘要】本實用新型公開了一種基於FPGA的AMOLED屏幕的外圍驅動電路,包括FPGA和AMOLED顯示屏,PC通過數字視頻接口DVI連接到DVI解碼晶片,DVI解碼晶片輸出的信號傳遞給FPGA,FPGA的輸出信號通過行驅動IC晶片和列驅動IC晶片傳遞到AMOLED顯示屏,電源分別與PC、DVI解碼晶片、FPGA以及AMOLED顯示屏電連接,FPGA包括數據處理模塊、狀態機和地址發生器。有益效果在於:本實用新型可以直接驅動AMOLED顯示屏,實現高分辨、高質量顯示,具有非常廣闊的應用前景。
【專利說明】
一種基於FPGA的AMOLED屏幕的外圍驅動電路
技術領域
[0001]本實用新型屬於手機屏幕技術領域,具體涉及一種基於FPGA的AMOLED屏幕的外圍驅動電路。
【背景技術】
[0002]OLED有源驅動中像素單元電路結構各種各樣,從兩管單元到五管單元都有,目前,世界上有多家公司正在從事OLED專用IC的設計工作,我國內地還沒有能生產AMOLED專用IC的公司。市場上某些廠家特定的晶片,也只能適用於其特定的OLED顯示器產品,不適用於所有的OLED屏。IXD的驅動IC經過多年發展已經很成熟且多樣,通過適當的設置可以將IXD的驅動IC用於AMOLED顯示屏上,但IXD的控制IC並不能直接用於驅動OLED顯示屏。
【實用新型內容】
[0003]本實用新型的目的就在於為了解決上述問題而提供一種基於FPGA的AMOLED屏幕的外圍驅動電路。
[0004]本實用新型通過以下技術方案來實現上述目的:
[0005]—種基於FPGA的AMOLED屏幕的外圍驅動電路,包括FPGA和AMOLED顯示屏,PC通過數字視頻接口 DVI連接到DVI解碼晶片,DVI解碼晶片輸出的信號傳遞給FPGA,FPGA的輸出信號通過行驅動IC晶片和列驅動IC晶片傳遞到AMOLED顯示屏,電源分別與PC、DVI解碼晶片、FPGA以及AMOLED顯示屏電連接,FPGA包括數據處理模塊、狀態機和地址發生器。
[0006]作為本實用新型的優選方案,行驅動IC晶片和列驅動IC晶片與OLED屏幕的封裝形式為COG封裝。
[0007]作為本實用新型的優選方案,DVI以最小差分信號傳輸技術為基礎,是對串行無壓縮的數位訊號進行高速傳輸的普遍標準。
[0008]作為本實用新型的優選方案,FPGA是現場可編程門陣列,其應用反熔絲編程技術。
[0009]本實用新型的有益效果在於:本實用新型可以直接驅動AMOLED顯示屏,實現高分辨、高質量顯示,具有非常廣闊的應用前景。
【附圖說明】
[0010]圖1是本實用新型所述一種基於FPGA的AMOLED屏幕的外圍驅動電路的總體構架圖;
[0011]圖2是本實用新型所述一種基於FPGA的AMOLED屏幕的外圍驅動電路的FPGA模塊圖。
[0012]1、DVI解碼晶片;2、FPGA;3、行驅動IC晶片;4、AM0LED顯示屏;5、列驅動IC晶片;6、電源;7、數字視頻接口 DVI; 8、PC; 9、數據處理模塊;1、狀態機;11、地址發生器。
【具體實施方式】
[0013]為了便於理解本實用新型,下面將參照相關附圖對本實用新型進行更全面的描述。附圖中給出了本實用新型的較佳的實施例。但是,本實用新型可以以許多不同的形式來實現,並不限於本文所描述的實施例。相反地,提供這些實施例的目的是使對本實用新型的公開內容的理解更加透徹全面。
[0014]下面結合附圖對本實用新型作進一步說明:
[0015]如圖1-圖2所示,一種基於FPGA的AMOLED屏幕的外圍驅動電路,包括FPGA2和AMOLED顯示屏4,PC8通過數字視頻接口 DVI7連接到DVI解碼晶片I,DVI解碼晶片I輸出的信號傳遞給FPGA2,FPGA2的輸出信號通過行驅動IC晶片3和列驅動IC晶片5傳遞到AMOLED顯示屏4,電源6分別與PC8、DVI解碼晶片1、FPGA2以及AMOLED顯示屏4電連接,FPGA2包括數據處理模塊9、狀態機10和地址發生器11。
[0016]作為本實用新型的優選方案,行驅動IC晶片3和列驅動IC晶片5與OLED屏幕的封裝形式為COG封裝,DVI以最小差分信號傳輸技術為基礎,是對串行無壓縮的數位訊號進行高速傳輸的普遍標準,FPGA2是現場可編程門陣列,其應用反熔絲編程技術。
[0017]上述結構中,PC8輸出的圖像信號通過數字視頻接口DVI7傳送給DVI解碼晶片I,由解碼晶片將信號解碼成時序控制信號和RGB數據信號,再輸送給FPGA2進行數據處理,處理完的數據經緩存後,再根據時間同步信號寫入驅動IC中,通過行驅動IC晶片3和列驅動IC晶片5來實現AMOLED顯示屏4顯示,狀態機10的任務是產生和控制時序信號,並且協調地址發生器11和數據處理模塊9的協調工作,數據處理模塊9對輸入的RGB信號進行數據處理,處理後的數據保存進入FPGA2的片內RAM內,地址發生器11產生和控制片內RAM的讀寫地址。
[0018]以上顯示和描述了本實用新型的基本原理、主要特徵和優點。本行業的技術人員應該了解,本實用新型不受上述實施例的限制,上述實施例和說明書中描述的只是說明本實用新型的原理,在不脫離本實用新型精神和範圍的前提下,本實用新型還會有各種變化和改進,這些變化和改進都落入要求保護的本實用新型範圍內。本實用新型要求保護範圍由所附的權利要求書及其效物界定。
【主權項】
1.一種基於FPGA的AMOLED屏幕的外圍驅動電路,其特徵在於:包括FPGA和AMOLED顯示屏,PC通過數字視頻接口 DVI連接到DVI解碼晶片,DVI解碼晶片輸出的信號傳遞給FPGA,FPGA的輸出信號通過行驅動IC晶片和列驅動IC晶片傳遞到AMOLED顯示屏,電源分別與PC、DVI解碼晶片、FPGA以及AMOLED顯示屏電連接,FPGA包括數據處理模塊、狀態機和地址發生器。2.根據權利要求1所述的一種基於FPGA的AMOLED屏幕的外圍驅動電路,其特徵在於:行驅動IC晶片和列驅動IC晶片與OLED屏幕的封裝形式為COG封裝。3.根據權利要求1所述的一種基於FPGA的AMOLED屏幕的外圍驅動電路,其特徵在於:DVI以最小差分信號傳輸技術為基礎,是對串行無壓縮的數位訊號進行高速傳輸的普遍標準。4.根據權利要求1所述的一種基於FPGA的AMOLED屏幕的外圍驅動電路,其特徵在於:FPGA是現場可編程門陣列,其應用反熔絲編程技術。
【文檔編號】H04M1/02GK205725901SQ201620350979
【公開日】2016年11月23日
【申請日】2016年4月25日
【發明人】陳國緒
【申請人】陳國緒