一種多通道交叉的dma的製作方法
2023-05-05 12:16:46 1
專利名稱:一種多通道交叉的dma的製作方法
技術領域:
本實用新型涉及一種數據傳輸技術,具體地說是一種多通道交叉的DMA。
背景技術:
隨著微電子跟計算機技術的發展,有越來越多的外設需要連接到系統中,像網絡、 USB、UART等。另外對處理器性能的要求也在不斷的提高,除了改進晶片的製造工藝來提高 處理器的頻率外,採用一些新的體系結構來減輕CPU的負擔也被廣泛應用,在這種情況下, DMA (Direct Memory Access直接存儲器訪問)很快發展起來。 DMA作為一個專門用於控制外設與內存進行數據傳輸的部件,可以有效的減輕
CPU的工作任務。因為在很多情況下,CPU不是用來計算而是用來傳輸數據,這樣就使的CPU
的使用效率降低,引入DMA後,外圍器件所要傳輸的數據直接通過DMA傳給內存,而CPU在
這個時間可以繼續進行相應的運算和數據處理,從而提高的CPU的利用效率。 在實現DMA傳輸時,是由DMA控制器直接掌管總線,因此,DMA傳輸前,CPU要把總
線控制權交給DMA控制器,而在結束DMA傳輸後,DMA控制器應立即把總線控制權再交回給
CPU。 隨著目前信息技術的發展,數據的傳輸量越來越大,而且需要外圍設備也逐漸增 多,這樣就會出現一個外圍設備由於數據量大而長時間佔用總線傳輸數據,其他的設備數 據無法傳輸的情況,如何解決這種情況是目前的重點。
實用新型內容本實用新型的技術任務是針對以上不足之處,提供一種採用突發的傳輸方式,使 各個外圍設備分時共享DMA數據傳輸的一種多通道交叉的DMA。 本實用新型解決其技術問題所採用的技術方案是包括DMA通道和DMA控制器, DMA通道為多個,DMA控制器包括arbiter (仲裁管理器),arbiter連接每個DMA通道並且 對各個DMA通道進行循環檢測。 DMA通道為8個,每個DMA通道均設置有FIFO (是英文First In FirstOut的縮 寫,是一種先進先出的數據緩存器)。 使用時,本實用新型的一種多通道交叉的DMA通過AHB總線與CPU相連;直接與外 部設備連接。 電路工作過程是如下首先DMA控制器的arbiter會不斷的循環檢測各個DMA通 道,根據各個DMA通道的FIFO的輸出信號來進行判斷,當arbiter檢測到某一個DMA通道 的FIFO存取的數據滿足要求,DMA控制器將會發送一個中斷請求給CPU, CPU釋放AHB總線 給DMA,然後DMA進行數據傳輸;為了防止一個DMA通道過長時間的佔用AHB總線,採用突 發的傳輸方式, 一次傳輸的數據的多少可以提前設定,當傳送完一定的數據後釋放AHB總 線給CPU,然後DMA通道將繼續進入被監測狀態;這時arbiter繼續進行循環檢測,當滿足 條件後再向CPU發送中斷請求去申請總線。[0011] 本實用新型的一種多通道交叉的DMA和現有技術相比,採用突發的傳輸方式,各 個通道有相同的機會進行DMA傳輸,實現多個不同外設分時交叉共享DMA進行數據傳輸;因 而,具有很好的推廣使用價值。
以下結合附圖對本實用新型進一步說明。 附
圖1為一種多通道交叉的DMA的使用狀態的電路連接框圖。 圖中虛線框A內為未使用本實用新型時的外設向CPU傳輸數據的電路連接框虛線框B內為使用本實用新型時的外設向CPU傳輸數據的電路連接框圖。
具體實施方式
以下結合附圖和具體實施例對本實用新型作進一步說明。 本實用新型的一種多通道交叉的DMA,其結構包括DMA通道和DMA控制器,DMA通 道為8個,DMA控制器包括arbiter (仲裁管理器),arbiter連接每個DMA通道並且對各個 DMA通道進行循環檢測。 每個DMA通道均設置有FIFO (是英文First In First Out的縮寫,是一種先進先 出的數據緩存器)。 如圖1所示,連接到本實用新型的一種多通道交叉的DMA的外設包括UART3 16550 控制器、I2S控制器等;之前這些外設是可以通過APB總線然後經過AHB總線跟CPU進行數 據通信;加入本實用新型的一種多通道交叉的DMA後,可以直接通過DMA將外設的數據送到 AHB總線上,並且不佔用CPU。 圖1中,APB MASTER是APB總線的主設備,AHB SLAVE是AHB總線的主設備,AHB MST是AHB總線的主設備。 本實用新型的一種多通道交叉的DMA其加工製作非常簡單方便,按說明書附圖所 示加工製作即可。 除說明書所述的技術特徵外,均為本專業技術人員的已知技術。
權利要求1. 一種多通道交叉的DMA,包括DMA通道和DMA控制器,其特徵在於DMA通道為多個, DMA控制器包括仲裁管理器,仲裁管理器連接每個DMA通道並且對各個DMA通道進行循環檢
2. 根據權利要求1所述的一種多通道交叉的DMA,其特徵在於DMA通道為8個,每個 DMA通道均設置有FIFO。
專利摘要本實用新型公開了一種多通道交叉的DMA,屬於數據傳輸技術領域,其結構包括DMA通道和DMA控制器,DMA通道為多個,DMA控制器包括arbiter(仲裁管理器),arbiter連接每個DMA通道並且對各個DMA通道進行循環檢測;每個DMA通道均設置有FIFO(是英文First In First Out的縮寫,是一種先進先出的數據緩存器)。本實用新型的一種多通道交叉的DMA和現有技術相比,採用突發的傳輸方式,各個通道有相同的機會進行DMA傳輸,實現多個不同外設分時交叉共享DMA進行數據傳輸。
文檔編號G06F13/28GK201465098SQ200920029548
公開日2010年5月12日 申請日期2009年7月14日 優先權日2009年7月14日
發明者於治樓, 姜凱, 李峰 申請人:浪潮電子信息產業股份有限公司