一種射頻晶片、射頻電路及電子設備的製作方法
2023-05-12 09:12:01
一種射頻晶片、射頻電路及電子設備的製作方法
【專利摘要】本發明涉及通信【技術領域】,公開了一種射頻晶片、射頻電路和電子設備,以解決現有技術中電源幹擾較高的技術問題。該射頻晶片,包括:供電管腳,通過該供電管腳接收供電電源所提供的電能;濾波頻率可調的可調濾波電路,該可調濾波電路的第一端與該供電管腳相連,該可調濾波電路的第二端連接於對該可調濾波電路進行控制的控制端;其中,在通過該供電管腳給該射頻晶片供電時,通過該可調濾波電路對該供電電源所產生的幹擾信號進行濾波,以過濾掉至少一部分該幹擾信號。由於可調濾波電路設置於射頻晶片內部,距離射頻晶片降低,故而達到了降低電源幹擾的技術效果。
【專利說明】一種射頻晶片、射頻電路及電子設備
【技術領域】
[0001 ] 本發明涉及通信【技術領域】,特別涉及一種射頻晶片、射頻電路及電子設備。
【背景技術】
[0002]隨著科學技術的不斷發展,電子技術也得到了飛速的發展,進而也產生了越來越多的電子設備,比如:手機、平板電腦、筆記本電腦等等。這些電子設備所具有的功能越來越強大,已經成為人們生活中不可或缺的一部分。
[0003]而很多電子設備都具有通信功能,進而可以接收或者發送數據,為了實現通信功能,這些電子設備中都設置有射頻晶片,而供電電源會對射頻晶片產生幹擾,故而需要通過設置濾波電路來降低幹擾。
[0004]如圖1所示,為現有技術中的射頻晶片10、濾波電路11以及供電電源12的連接關係示意圖,其中,濾波電路11設置於射頻晶片10外部,與所述射頻晶片10的供電管腳1a相連,所述供電電源12通過所述濾波電路11與所述射頻晶片10相連,進而通過所述濾波電路11降低供電電源12對所述射頻晶片10的幹擾。
[0005]其中,如圖2所示,所述濾波電路11,具體包括:
[0006]第一電容20,包括第一引腳20a和第二引腳20b,所述第一引腳20a接地;
[0007]第一電感21,包括第三引腳21a和第四引腳21b,所述第三引腳21a與所述第二引腳20b存在第一交點23,所述第一交點23連接於所述供電管腳10a,所述第四引腳21b連接於所述射頻晶片的射頻輸出端。
[0008]為了保證所述濾波電路11達到最好的濾波效果,現有技術中需要對第一電容或第一電感進行手動更換,比如將第一電感採用6.8nH、8.2nH、12nH、15nH、22nH、33nH等等多個電感進行測試,進而確定出濾波電路11的濾波效果最好的值。
[0009]本申請發明人發現現有技術中至少存在如下技術問題:
[0010]由於在現有技術中,濾波電路設置於射頻晶片外部,而在射頻晶片與濾波電路之間需要優先設置其它電路,比如:射頻走線、偏置電路、鎖相環環路濾波電路等等,故而導致濾波電路距離射頻晶片較遠,故而導致降低電源幹擾的效果差,從而導致現有技術中存在著較高的電源幹擾的技術問題;並且,由於在現有技術中,為了使濾波電路的濾波效果最好,需要多次頻繁對第一電容和第一電感進行更換,進而具有操作不方便的技術問題,也容易造成電子器件損耗。
【發明內容】
[0011]本發明實施例提供一種射頻晶片、射頻電路及電子設備,用於解決現有技術中存在著較高的電源幹擾的技術問題。
[0012]根據本發明的第一方面提供一種射頻晶片,包括:供電管腳,通過所述供電管腳接收供電電源所提供的電能;濾波頻率可調的可調濾波電路,所述可調濾波電路的第一端與所述供電管腳相連,所述可調濾波電路的第二端連接於對所述可調濾波電路進行控制的控制端;其中,在通過所述供電管腳給所述射頻晶片供電時,通過所述可調濾波電路對所述供電電源所產生的幹擾信號進行濾波,以過濾掉至少一部分所述幹擾信號。
[0013]結合第一方面,在第一種可能的實現方式中,所述可調濾波電路,具體包括:電容值在第一電容值範圍內的第一可調電容以及電感值在第一電感值範圍內的第一可調電感。
[0014]結合第一方面的第一種可能的實現方式,在第二種可能的實現方式中,所述第一可調電容包括第一引腳和第二引腳,所述第一可調電感包括第三引腳和第四引腳;所述第一引腳與供電管腳相連;所述第二引腳與所述第三引腳相連;所述第四引腳接地。
[0015]結合第一方面的第一種可能的實現方式,在第三種可能的實現方式中,所述第一電容值範圍內的任一電容值小於第一預設閾電容值。
[0016]結合第一方面的第一種可能的實現方式,在第四種可能的實現方式中,所述第一電感值範圍內的任一電感值小於第一預設閾電感值。
[0017]結合第一方面的第一至四種可能的實現方式中的任意一種可能的實現方式,在第五種可能的實現方式中,所述射頻晶片,還包括:寄存器,用於存儲所述第一可調電容的當前電容值和/或所述第一可調電感的當前電感值。
[0018]根據本發明的第二方面提供一種射頻電路,包括:根據本發明的第一方面或第一方面的第一至五種可能的實現方式中所提供的射頻晶片;基帶處理器,連接於所述射頻晶片,用於通過所述控制端向所述可調濾波電路發送第一控制信號,對可調濾波電路的濾波頻率進行調節。
[0019]結合第二方面,在第一種可能的實現方式中,在所述射頻晶片包含寄存器時,所述射頻電路,還包括:配置總線,通過所述配置總線將所述基帶處理器連接於所述寄存器,用於將所述基帶處理器所產生的所述第一控制信號傳輸至所述寄存器,以對所述濾波頻率進行調節。
[0020]結合第二方面,在第二種可能的實現方式中,所述射頻電路還包括:射頻前端,和所述射頻晶片連接。
[0021]根據本發明的第三方面提供一種電子設備,包括:外殼;處理器,設置於所述外殼內部;根據第二方面或第二方面的第一至二種可能的實現方式中的任意一種可能的實現方式所提供的射頻電路,設置於所述外殼表面或者內部,與所述處理器相連,用於發送所述處理器輸出的第一信號。
[0022]本申請實施例中提供的一個或多個技術方案,至少具有如下技術效果或優點:
[0023]( I)由於在本申請實施例中,將可調濾波電路設置於射頻晶片內部,故而可調濾波電路距離射頻晶片的供電管腳距離較近,故而濾波效果較為明顯,因而達到了降低電源幹擾的技術效果;
[0024]進一步的,由於對供電電源所產生的幹擾信號進行濾波的濾波電路為濾波頻率可調的可調濾波電路,故而不需要頻繁對濾波電路進行更換,也能夠對濾波電路的濾波頻率進行調節,進而使濾波電路達到最好的濾波效果,由於不需要頻繁更換可調濾波電路,故而具有操作更加方便的技術效果。
[0025]( 2 )由於在本發明實施例中,形成可調濾波電路的第一可調電容的電容值可調,形成可調濾波電路的第一可調電感的電感值也可調,故而,直接通過直接調節第一可調電容的電容值或第一可調電感的電感值使可調濾波電路達到最好的濾波效果,而不需要頻繁更換第一可調電容或第一可調電感,故而達到了操作更加方便的技術效果;並且防止了電子器件因為頻繁更換所造成的損耗。
[0026](3)由於在本申請實施例中,第一電容值範圍內的任一電容值小於第一預設閾電容值,進而使第一可調電容的體積較小,而現有技術中,射頻晶片的體積一般較小,故而降低了將第一可調電容設置於射頻晶片的技術難度。
[0027](4)由於在本申請實施例中,第一電感值範圍內的任一電感值小於第一預設閾電感值,進而使第一可調電感的體積較小,從而降低了將第一可調電感設置於射頻晶片的技術難度。
[0028](5)由於在本申請實施例中,所述射頻晶片還包括有寄存器,所述寄存器存儲有第一可調電容的當前電容值和/或所述第一可調電感的當前電感值,故而,可以直接對所述寄存器中的當前電容值或當前電感值進行修改,進而對第一可調電容的電容值進行調節或第一可調電感的電感值進行調節,故而達到了對第一可調電容或第一可調電感的調節更加方便的技術效果,進而能夠更加方便的將可調濾波電路調節到最佳濾波效果。
【專利附圖】
【附圖說明】
[0029]圖1為現有技術中射頻晶片、可調濾波電路以及供電電源的連接關係示意圖;
[0030]圖2為現有技術中可調濾波電路的結構圖;
[0031]圖3為本申請實施例中射頻晶片的結構圖;
[0032]圖4為本申請實施例射頻晶片中可調濾波電路的第一種結構圖;
[0033]圖5為本申請實施例射頻晶片中可調濾波電路的第二種結構圖;
[0034]圖6為通過寄存器對第一可調電容進行控制的電路圖;
[0035]圖7為本申請實施例中射頻電路的結構圖;
[0036]圖8為本申請實施例中電子設備的結構圖。
【具體實施方式】
[0037]本發明實施例提供一種射頻晶片、射頻電路及電子設備,用於解決現有技術中降低電源幹擾的效果差的技術問題。
[0038]本申請實施例中的技術方案為解決上述的技術問題,總體思路如下:
[0039]提供一種射頻晶片,包括:供電管腳,通過該供電管腳接收供電電源所提供的電能;濾波頻率可調的可調濾波電路,該可調濾波電路的第一端與該供電管腳相連,該可調濾波電路的第二端連接於對該可調濾波電路進行控制的控制端;其中,在通過該供電管腳給該射頻晶片供電時,通過該可調濾波電路對該供電電源所產生的幹擾信號進行濾波,以過濾掉至少一部分該幹擾信號。
[0040]由於在上述方案中,將可調濾波電路設置於射頻晶片內部,故而可調濾波電路距離射頻晶片的供電管腳距離較近,故而濾波效果較為明顯,因而提高了降低電源幹擾的技術效果;
[0041]進一步的,由於對供電電源所產生的幹擾信號進行濾波的濾波電路為可調濾波電路,故而不需要頻繁對濾波電路進行更換,也能夠對濾波電路的濾波參數進行調節,進而使濾波電路達到最好的濾波效果,由於不需要頻繁更換可調濾波電路,故而具有操作更加方便的技術效果。第一方面,本申請實施例提供一種射頻晶片,請參考圖3,該射頻晶片具體包括如下結構:
[0042]供電管腳30,通過該供電管腳30接收供電電源所提供的電能;
[0043]濾波頻率可調的可調濾波電路31,該可調濾波電路31的第一端33與該供電管腳30相連,該可調濾波電路的第二端34連接於對該可調濾波電路進行控制的控制端;
[0044]其中,在通過該供電管腳30給該射頻晶片供電時,通過該可調濾波電路31對該供電電源30所產生的幹擾信號進行濾波,以過濾掉至少一部分該幹擾信號。
[0045]作為進一步的優選實施例,請參考圖4和圖5,其中圖4和圖5分別為可調濾波電路31的兩種不同的結構圖,該可調濾波電路31具體包括:電容值在第一電容值範圍內的第一可調電容31a以及電感值在第一電感值範圍內的第一可調電感31b。其中,圖4為第一可調電容31a與第一可調電感31b並聯的結構圖;圖5為第一可調電容31a與第一可調電感31b串聯的結構圖。
[0046]由以上描述可知,形成可調濾波電路的第一可調電容的電容值可調,形成可調濾波電路的第一可調電感的電感值也可調,故而,直接通過直接調節第一可調電容的電容值或第一可調電感的電感值使可調濾波電路達到最好的濾波效果,而不需要頻繁更換第一可調電容或第一可調電感,故而達到了操作更加方便的技術效果;並且防止了電子器件因為頻繁更換所造成的損耗。
[0047]在具體實施過程中,該可調濾波電路31可以有多種結構,下面介紹其中的兩種,當然,在具體實施過程中,不限於以下兩種情況。
[0048]第一種,請參考圖4,該第一可調電容31a包括第一引腳40和第二引腳41,該第一可調電感31b包括第三引腳42和第四引腳43 ;該第一引腳40接地;該第二引腳41與該第三引腳42存在第一交點44 ;該第四引腳43連接於該射頻晶片的射頻輸出端。
[0049]第二種,請參考圖5,該第一可調電容31a包括第五引腳50和第六引腳51,該第一可調電感31b包括第七引腳52和第八引腳53,該第五引腳50接地;該第六引腳51連接於該第七引腳52 ;該第八引腳53連接於該供電管腳30。
[0050]另外,在具體實施過程中,該第一可調電容31a的第一電容值範圍可以為任意範圍,比如:0pf?100pf、0pf?50pf等等,對此本申請實施例不作限制;同理,該第一可調電感31b的第一電感值範圍也可以為任意範圍,例如為:0?15nH、0?33nH等等,對此本申請實施例不作限制。在需要對該可調濾波電路31的濾波參數進行調整,以使該可調濾波電路達到最好的濾波效果時,只需要對該第一可調電容31a的當前電容值和該第一可調電感31b的當前電感值進行調整,而不需要對組成該可調濾波電路31的第一可調電容31a和第一可調電感31b進行更換,故而達到了操作更加方便的技術效果;並且防止了電子器件因為頻繁更換所帶來的損耗。
[0051]在具體實施過程中,由於射頻晶片的體積都較小,故而為了降低第一可調電容31a設置於該射頻晶片的技術難度,該第一電容值範圍內的任一電容值小於第一預設閾電容值,也就是保證將第一可調電容31a設置於該射頻晶片時,不會妨礙該射頻晶片的正常工作。
[0052]在具體實施過程中,該第一預設閾電容值可以為任意電容值,比如:50pf、90pf、120pf等等,其中,作為一個優選實施例,該第一預設閾電容值為10pf,在該第一預設閾電容值為10pf時,既能夠保證能夠將該第一可調電容31a設置於該射頻晶片,又能夠保證該第一可調電容31a具有可調範圍儘量廣的電容值,從而使可調濾波電路31也有範圍儘量廣的濾波參數,從而使可調濾波電路31能夠達到較好的濾波效果。
[0053]同理,該第一電感值範圍內的任一電感值小於第一預設閾電感值,同樣是為了保證該第一可調電感31b所佔的體積較小,進而降低第一可調電感31b設置於該射頻晶片的技術難度。
[0054]在具體實施過程中,該第一預設閾電感值同樣可以為任意值,比如:15nH、30nH、40nH等等,對此本申請實施例不作限制。作為一個優選實施例,該第一預設閾電感值為33nH,在這種情況下,既能夠使該第一可調電感31b的大小能夠設置於該射頻晶片,同時又使該第一可調電感31b能夠具有較大範圍的電感值,從而使可調濾波電路31的參數選擇範圍較廣,從而使可調濾波電路31能夠儘量獲得較好的濾波效果。
[0055]進一步的,請繼續參考圖4和圖5,該射頻晶片還包括:
[0056]寄存器60,連接於該第二端34,用於存儲該第一可調電容31a的當前電容值和/或該第一可調電感31b的當前電感值。
[0057]在具體實施過程中,通過修改對第一可調電容31a進行控制的寄存器60的值,就能夠確定組成該第一可調電容31a的多個電容的開關處於開啟還是關閉狀態,進而可以確定該第一可調電容31a的當前電容值;而通過修改對第一可調電感31b進行控制的寄存器60的值,就能夠確定組成該第一可調電感31b的多個電感的開關處於開啟還是關閉狀態,進而可以確定該第一可調電容31b的當前電感值。
[0058]請參考圖6,為通過一寄存器60對第一可調電容31a進行控制的電路圖:
[0059]該第一可調電容31a包括電容61、電容62、電容63,其中,電容61和電容62大小為Ipf,電容63大小為2pf,寄存器的值為011,故而電容61的開關處於開啟狀態,電容62、電容63的開關處於打開狀態,進而當前組成該第一可調電容31a的電容為電容62和電容63,因而該第一可調電容31a的當前電容值為:3pf:
[0060]而如果寄存器的值為110,那麼電容61和電容62的開關處於閉合狀態,電容63的開關處於開啟狀態,進而該第一可調電容31a的當前電容值為2pf等等。
[0061]第二方面,本申請實施例提供一種射頻電路,請參考圖7,該射頻電路具體包括:
[0062]射頻晶片70,該射頻晶片為本申請任一實施例所介紹的射頻晶片;
[0063]基帶處理器71,連接於該射頻晶片70,
[0064]用於通過所述控制端向所述可調濾波電路發送第一控制信號,對可調濾波電路的濾波頻率進行調節。
[0065]其中,在該射頻晶片70包含寄存器60時,請繼續參考圖7,該射頻電路還包括:
[0066]配置總線72,通過該配置總線72將該基帶處理器71連接於該寄存器73,用於將該基帶處理器71所產生的該第一控制信號傳輸至該寄存器73,以對該濾波頻率進行調節。
[0067]在具體實施過程中,基帶處理器71通過配置總線72對該組成該濾波電路的的第一可調電容31a的當前電容值或第一可調電感31b的當前電感值進行修改,進而對可調濾波電路的濾波頻率進行調節,其中每修改一次,就測量一次射頻指標,在多次修改之後,就可以得到射頻性能最好時的當前電容值和當前電感值,然後將這個數據記錄下來,作為可調濾波電路31的濾波頻率的配置參數,從而可以防止頻繁對該第一可調電容31a和該第一可調電感31b進行更換。
[0068]進一步的,該射頻電路,還包括:
[0069]射頻前端,和該射頻晶片相連,該射頻前端具體包括:接收通路和發射通路。
[0070]進一步的,接收通路包括低噪聲放大器(LNA)、濾波器等器件,包括增益、靈敏度、射頻接收帶寬等指標,要根據產品特點進行設計,目的是保證有用的射頻信號能夠完整、不失真地從空間拾取出來並輸送給後級的變頻、中頻放大等電路進行處理。
[0071]發射通路具體用於功率放大、濾波等工作,將傳送過來的信號進行調製、數模轉換、功率放大等等一系列工作之後,傳送給天線進行發送。
[0072]進一步的,該射頻電路還包括:
[0073]天線,和該射頻前端相連。
[0074]該天線主要用於接收通過射頻前端進行處理信號,然後將其發送出去;或者用於接收其它電子設備發送的接收信號,並將其發送射頻前端進行處理。
[0075]根據上面的描述,上述射頻電路為設置有上述射頻晶片的射頻電路,所以,上述射頻電路的結構與上述射頻晶片的一個或多個實施例對應,在此就不一一贅述了。
[0076]第三方面,本申請實施例提供一種電子設備,該電子設備例如為:筆記本電腦、手機、平板電腦等等,本申請實施例不作限制,請參考圖8,該電子設備具體包括:
[0077]外殼80 ;
[0078]處理器81,設置於該外殼80內部;
[0079]本申請任一實施例所介紹的射頻電路82,設置於該外殼表面或者內部,與該處理器81相連,用於發送該處理器81輸出的第一信號。
[0080]根據上面的描述,上述電子設備為設置有上述射頻電路的電子設備,所以,上述電子設備的結構與上述射頻電路的一個或多個實施例對應,在此就不一一贅述了。
[0081]本申請提供的一個或多個技術方案,至少具有如下技術效果或優點:
[0082]( I)由於在本申請實施例中,將可調濾波電路設置於射頻晶片內部,故而可調濾波電路距離射頻晶片的供電管腳距離較近,故而濾波效果較為明顯,因而達到了降低電源幹擾的技術效果;
[0083]進一步的,由於對供電電源所產生的幹擾信號進行濾波的濾波電路為可調濾波電路,故而不需要頻繁對濾波電路進行更換,也能夠對濾波電路的濾波參數進行調節,進而使濾波電路達到最好的濾波效果,由於不需要頻繁更換可調濾波電路,故而具有操作更加方便的技術效果。
[0084]( 2 )由於在本發明實施例中,形成可調濾波電路的第一可調電容的電容值可調,形成可調濾波電路的第一可調電感的電感值也可調,故而,直接通過直接調節第一可調電容的電容值或第一可調電感的電感值使可調濾波電路達到最好的濾波效果,而不需要頻繁更換第一可調電容或第一可調電感,故而達到了操作更加方便的技術效果;並且防止了電子器件因為頻繁更換所造成的損耗。
[0085](3)由於在本申請實施例中,第一電容值範圍內的任一電容值小於第一預設閾電容值,進而使第一可調電容的體積較小,而現有技術中,射頻晶片的體積一般較小,故而降低了將第一可調電容設置於射頻晶片的技術難度。
[0086](4)由於在本申請實施例中,第一電感值範圍內的任一電感值小於第一預設閾電感值,進而使第一可調電感的體積較小,從而降低了將第一可調電感設置於射頻晶片的技術難度。
[0087](5)由於在本申請實施例中,該射頻晶片還包括有寄存器,該寄存器存儲有第一可調電容的當前電容值和/或該第一可調電感的當前電感值,故而,可以直接對該寄存器中的當前電容值或當前電感值進行修改,進而對第一可調電容的電容值進行調節或第一可調電感的電感值進行調節,故而達到了對第一可調電容或第一可調電感的調節更加方便的技術效果,進而能夠更加方便的將可調濾波電路調節到最佳濾波效果。
[0088]本領域的技術人員應明白,本發明的實施例可提供為方法、裝置(設備)、或電腦程式產品。因此,本發明可採用完全硬體實施例、完全軟體實施例、或結合軟體和硬體方面的實施例的形式。而且,本發明可採用在一個或多個其中包含有計算機可用程序代碼的計算機可用存儲介質(包括但不限於磁碟存儲器、CD-ROM、光學存儲器等)上實施的電腦程式產品的形式。
[0089]本發明是參照根據本發明實施例的方法、裝置(設備)和電腦程式產品的流程圖和/或方框圖來描述的。應理解可由電腦程式指令實現流程圖和/或方框圖中的每一流程和/或方框、以及流程圖和/或方框圖中的流程和/或方框的結合。可提供這些電腦程式指令到通用計算機、專用計算機、嵌入式處理機或其他可編程數據處理設備的處理器以產生一個機器,使得通過計算機或其他可編程數據處理設備的處理器執行的指令產生用於實現在流程圖一個流程或多個流程和/或方框圖一個方框或多個方框中指定的功能的
>J-U ρ?α裝直。
[0090]這些電腦程式指令也可存儲在能引導計算機或其他可編程數據處理設備以特定方式工作的計算機可讀存儲器中,使得存儲在該計算機可讀存儲器中的指令產生包括指令裝置的製造品,該指令裝置實現在流程圖一個流程或多個流程和/或方框圖一個方框或多個方框中指定的功能。
[0091]這些電腦程式指令也可裝載到計算機或其他可編程數據處理設備上,使得在計算機或其他可編程設備上執行一系列操作步驟以產生計算機實現的處理,從而在計算機或其他可編程設備上執行的指令提供用於實現在流程圖一個流程或多個流程和/或方框圖一個方框或多個方框中指定的功能的步驟。
[0092]儘管已描述了本發明的優選實施例,但本領域內的技術人員一旦得知了基本創造性概念,則可對這些實施例作出另外的變更和修改。所以,所附權利要求意欲解釋為包括優選實施例以及落入本發明範圍的所有變更和修改。
[0093]顯然,本領域的技術人員可以對本發明進行各種改動和變型而不脫離本發明的精神和範圍。這樣,倘若本發明的這些修改和變型屬於本發明權利要求及其等同技術的範圍之內,則本發明也意圖包含這些改動和變型在內。
【權利要求】
1.一種射頻晶片,其特徵在於,包括: 供電管腳,通過所述供電管腳接收供電電源所提供的電能; 濾波頻率可調的可調濾波電路,所述可調濾波電路的第一端與所述供電管腳相連,所述可調濾波電路的第二端連接於對所述可調濾波電路進行控制的控制端; 其中,在通過所述供電管腳給所述射頻晶片供電時,通過所述可調濾波電路對所述供電電源所產生的幹擾信號進行濾波,以過濾掉至少一部分所述幹擾信號。
2.如權利要求1所述的射頻晶片,其特徵在於,所述可調濾波電路,具體包括:電容值在第一電容值範圍內的第一可調電容以及電感值在第一電感值範圍內的第一可調電感。
3.如權利要求2所述的射頻晶片,其特徵在於,所述第一可調電容包括第一引腳和第二引腳,所述第一可調電感包括第三引腳和第四引腳;所述第一引腳與供電管腳相連;所述第二引腳與所述第三引腳相連;所述第四引腳接地。
4.如權利要求2所述的射頻晶片,其特徵在於,所述第一電容值範圍內的任一電容值小於第一預設閾電容值。
5.如權利要求2所述的射頻晶片,其特徵在於,所述第一電感值範圍內的任一電感值小於第一預設閾電感值。
6.如權利要求2-5任一權項所述的射頻晶片,其特徵在於,所述射頻晶片,還包括: 寄存器,連接於所述第二端,用於存儲所述第一可調電容的當前電容值和/或所述第一可調電感的當前電感值。
7.一種射頻電路,其特徵在於,包括: 如權利要求1-6任一權項所述的射頻晶片; 基帶處理器,連接於所述射頻晶片,用於通過所述控制端向所述可調濾波電路發送第一控制信號,對可調濾波電路的濾波頻率進行調節。
8.如權利要求7所述的射頻電路,其特徵在於,在所述射頻晶片包含寄存器時,所述射頻電路,還包括: 配置總線,通過所述配置總線將所述基帶處理器連接於所述寄存器,用於將所述基帶處理器所產生的所述第一控制信號傳輸至所述寄存器,以對所述濾波頻率進行調節。
9.如權利要求7所述的射頻電路,其特徵在於,所述射頻電路還包括: 射頻前端,和所述射頻晶片連接。
10.一種電子設備,其特徵在於,包括: 夕卜殼; 處理器,設置於所述外殼內部; 如權利要求7-9任一權項所述的射頻電路,設置於所述外殼表面或者內部,與所述處理器相連,用於發送所述處理器輸出的第一信號。
【文檔編號】H03H17/02GK104378086SQ201310349651
【公開日】2015年2月25日 申請日期:2013年8月12日 優先權日:2013年8月12日
【發明者】單文英 申請人:聯想(北京)有限公司