微處理器休眠及喚醒電路的製作方法
2023-05-01 23:58:26
專利名稱:微處理器休眠及喚醒電路的製作方法
技術領域:
本實用新型涉及一種休眠及喚醒電路,尤其是涉及一種微處理器休眠及喚醒電路。
背景技術:
隨著電子技術的發展,電子產品的性能越來越強大,其功耗也越來越大。在先前的 電子產品中,用戶通常通過關閉電源裝置或者通過開關手動地將電池與電子產品內部的其 它用到模塊斷開,以便在不使用時裝置不消耗電能。現有技術中已開發出很多以低功率運轉的電子產品,使得不必經用戶操作開關來 使電池完全隔離。例如,現有的電子產品通常設置有微處理器及與所述微處理器電連接的 各功能電路模塊,所述微處理器內設置有休眠程序及喚醒程序,在休眠狀態中,所述休眠程 序通過切斷對非工作的功能電路模塊的供電,從而消除所述非工作的功能電路模塊的漏電 電流,因而可實現節能的目的。喚醒時通過程序產生喚醒觸發事件來喚醒,因而可靠性低。
發明內容本實用新型是針對上述背景技術存在的缺陷提供一種電路結構簡單、成本低及可 靠性高的微處理器休眠及喚醒電路。為實現上述目的,本實用新型公開了一種微處理器休眠及喚醒電路,其包括節能 控制信號採集電路及復位控制電路,所述節能控制信號採集電路設置有相互電連接的電阻 R5及開關鍵K1,微處理器U2的中斷引腳連接於所述電阻R5及開關鍵Kl之間,所述電阻R5 的一端與高電平連接,所述開關鍵Kl的一端接地;所述復位控制電路設置有開機鍵K2,所 述開機鍵K2—端與高電平電連接,另一端電連接至微處理器U2的復位引腳,所述復位引腳 電連接有電阻R1、電容ECl及開關元件Ql,所述電阻Rl及開關元件Ql的一端接地,開關元 件Ql電連接至所述微處理器U2。進一步地,所述開關元件Ql為三極體,所述三極體的集電極與所述復位引腳電連 接,所述三極體的發射極接地,所述三極體的基極電連接至所述微處理器U2。進一步地,所述三極體的基極與所述微處理器之間設置有電阻R2。進一步地,所述開機鍵K2與所述復位引腳之間設置有電阻R4。進一步地,所述電容ECl為電解電容,該電解電容的一端與高電平電連接。綜上所述,本實用新型微處理器休眠及喚醒電路通過設置有所述節能控制信號採 集電路及復位控制電路,通過控制所述節能控制信號採集電路的開機鍵或復位控制電路的 關機鍵,便實現相應的開機及進入休眠節能/喚醒模式,因而電路結構簡單、成本低及可靠 性高。
圖1為本實用新型一種實施例與微處理器配合時的電路圖。CN 201917867 U
說明書
2/2頁
具體實施方式
為能進一步了解本實用新型的特徵、技術手段以及所達到的具體目的、功能,下面 結合附圖與具體實施方式
對本實用新型作進一步詳細描述。請參閱圖1,本實用新型微處理器休眠及喚醒電路包括節能控制信號採集電路1 及復位控制電路2,所述節能控制信號採集電路1設置有相互電連接的電阻R5及開關鍵 K1,微處理器U2的中斷引腳連接於所述電阻R5及開關鍵Kl之間,所述電阻R5的一端與高 電平連接,所述開關鍵Kl的一端接地。所述復位控制電路2設置有開機鍵K2,所述開機鍵K2—端與高電平電連接,另一 端與電阻R4電連接,所述電阻R4與所述微處理器U2的復位引腳電連接。所述復位引腳與 所述電阻R4之間電連接有電阻R1、電容ECl及開關元件Q1,所述電阻Rl的一端接地。在本實施例中,所述電容ECl為電解電容,該電解電容的一端與高電平電連接。所 述開關元件Ql為三極體,所述三極體的集電極與所述復位引腳電連接,所述三極體的發射 極接地,所述三極體的基極電連接有電阻R2,所述電阻R2的另一端與所述微處理器U2的中 斷引腳P3. 2電連接。本實用新型的工作原理如下電路上電後,所述電容ECl與電阻Rl組成一個RC延 時電路,完成微處理器U2的一個上電復位功能。此時,三極體因沒有基極電壓而處於截止 狀態,不影響上電復位RC延時電路。微處理器U2工作後,其引腳P3.0置高電平,三極體導 通,並使引腳RST保持低電平,此時,開機鍵K2無效。當用戶按下關機鍵Kl後,微處理器U2的中斷引腳P3. 2的電平由高電平變為低電 平,此時,微處理器U2引腳P3. 0置低電平,即允許開機,同時也停止運行耗電及可能耗電的 功能模塊,然後才進入停機模式,即節能模式。當想退出節能模式時,則按開機鍵K2開機, 開機鍵K2被按下後,高電平經電阻R4限流送給微處理器U2,使微處理器U2復位,微處理器 U2退出節能模式,重新進入工作模式。綜上所述,本實用新型微處理器休眠及喚醒電路通過設置有所述節能控制信號採 集電路1及復位控制電路2,通過控制所述節能控制信號採集電路1的開機鍵K2或復位控 制電路2的關機鍵K1,便實現相應的開機及進入休眠節能/喚醒模式,因而電路結構簡單、 成本低及可靠性高。以上所述實施例僅表達了本實用新型的一種實施方式,其描述較為具體和詳細, 但並不能因此而理解為對本實用新型範圍的限制。應當指出的是,對於本領域的普通技術 人員來說,在不脫離本實用新型構思的前提下,還可以做出若干變形和改進,例如,將所述 開關元件Ql設置為場效應管等,這些都屬於本實用新型的保護範圍。因此,本實用新型的 保護範圍應以所附權利要求為準。
權利要求1.一種微處理器休眠及喚醒電路,其特徵在於包括節能控制信號採集電路(1)及復 位控制電路(2 ),所述節能控制信號採集電路(1)設置有相互電連接的電阻R5及開關鍵Kl, 微處理器U2的中斷引腳連接於所述電阻R5及開關鍵Kl之間,所述電阻R5的一端與高電 平連接,所述開關鍵Kl的一端接地;所述復位控制電路(2)設置有開機鍵K2,所述開機鍵 K2 一端與高電平電連接,另一端電連接至微處理器U2的復位引腳,所述復位引腳電連接有 電阻R1、電容ECl及開關元件Ql,所述電阻Rl及開關元件Ql的一端接地,開關元件Ql電 連接至所述微處理器U2。
2.根據權利要求1所述的微處理器休眠及喚醒電路,其特徵在於所述開關元件Ql為 三極體,所述三極體的集電極與所述復位引腳電連接,所述三極體的發射極接地,所述三極 管的基極電連接至所述微處理器U2。
3.根據權利要求2所述的微處理器休眠及喚醒電路,其特徵在於所述三極體的基極 與所述微處理器之間設置有電阻R2。
4.根據權利要求1或2或3所述的微處理器休眠及喚醒電路,其特徵在於所述開機 鍵K2與所述復位引腳之間設置有電阻R4。
5.根據權利要求1或2或3所述的微處理器休眠及喚醒電路,其特徵在於所述電容 ECl為電解電容,該電解電容的一端與高電平電連接。
專利摘要本實用新型公開了一種微處理器休眠及喚醒電路,其包括節能控制信號採集電路及復位控制電路,所述節能控制信號採集電路設置有相互電連接的電阻R5及開關鍵K1,微處理器U2的中斷引腳連接於所述電阻R5及開關鍵K1之間,所述電阻R5的一端與高電平連接,所述開關鍵K1的一端接地;所述復位控制電路設置有開機鍵K2,所述開機鍵K2一端與高電平電連接,另一端電連接至微處理器U2的復位引腳,所述復位引腳電連接有電阻R1、電容EC1及開關元件Q1,所述電阻R1及開關元件Q1的一端接地,開關元件Q1電連接至所述微處理器U2。本實用新型電路結構簡單、成本低及可靠性高。
文檔編號G06F1/32GK201917867SQ20102068250
公開日2011年8月3日 申請日期2010年12月28日 優先權日2010年12月28日
發明者湯德華, 陳周萬 申請人:東莞常禾電子有限公司