一種陣列基板及其製作方法、顯示裝置的製作方法
2023-04-28 11:04:11 1
專利名稱:一種陣列基板及其製作方法、顯示裝置的製作方法
技術領域:
本發明涉及顯示技術領域,尤其涉及一種陣列基板及其製作方法、顯示裝置。
背景技術:
液晶顯示技術迅速發展,並成為目前工業界的新星和經濟發展的亮點。在液晶顯示蓬勃發展的同時,寬視角、高畫質和較快的響應速度等成為顯示裝置件的迫切要求。目前,超維場轉換技術(Advanced Super Dimension Switch, ADS)型、及平面內開關(In-Plane Switching, IPS)型,或垂直對準平面內開關(Vertical Aligment-1n-PlaneSwitching, VA-1PS)型液晶顯示等技術,具有寬視角、高畫質與較快的響應速度等特性,非常適合應用於各種動態影像用液晶顯示領域。ADS模式是平面電場寬視角核心技術,其核心技術特性描述為通過同一平面內狹縫電極邊緣所產生的電場以及狹縫電極層與板狀電極層間產生的電場形成多維電場,使液晶盒內狹縫電極間、電極正上方所有取向液晶分子都能夠產生旋轉,從而提高了液晶工作效率並增大了透光效率。ADS模式的開關技術可以提高TFT-1XD產品的畫面品質,具有高解析度、高透過率、低功耗、寬視角、高開口率、低色差、無擠壓水波紋(push Mura)等優點。針對不同應用,ADS技術的改進技術有高透過率1-ADS技術、高開口率H-ADS和高解析度S-ADS技術等。現有技術的ADS型顯示面板,如圖1所示,包括彩膜基板10和陣列基板20,以及填充於彩膜基板10和陣列基板20之間的液晶分子30。陣列基板20上包括像素電極200,位於像素電極200上方與像素電極200通過絕緣層201相絕緣的公共電極202,以及位於公共電極202上方的取向膜203,位於彩膜基板10上與液晶分子相接觸的一側設置有取向膜100。需要說明的是,公共電極和像素電極的設置位置可以互換,公共電極可以在像素電極的上方,也可以為像素電極在公共電極的上方,無論哪種電極位於上方,位於上方的電極一定為狹縫電極,位於下方的電極可以為板狀電極或狹縫電極。在具體實施過程中,陣列基板公共電極上方還設置有取向膜。現有的ADS型陣列基板結構導致陣列基板上存在直流殘留的現象,直流殘留會導致顯示圖像存在殘像的問題。具體原因如下,由於液晶分子中不可避免地存在一些可以移動的帶電殘留離子。在像素電極和公共電極施加電壓用於顯示圖像時,可移動的正負殘留離子向與自己極性相反的公共電極或像素電極移動,最後形成在取向膜表面。由於公共電極與取向膜相接觸,與公共電極極性相反的殘留離子貼附在取向膜表面,如圖1中所示,帶正電的殘留離子40貼附在取向膜表面,但是由於像素電極位於公共電極下方,與像素電極極性相反的可移動殘留離子無法移動到像素電極,也就無法移動到取向膜表面,最後殘留在液晶分子表面,該現象稱為直流殘留。在完全不施加電壓的情況下,液晶的排列會因其表面的帶電殘留離子的影響偏離了原始排列狀態,直流殘留會引圖像顯示存在殘像的問題,降低圖像的品質,不利於實現高畫質圖像顯示。發明內容
本發明實施例提供一種陣列基板及其製作方法、顯示裝置,用以分散液晶分子表 面的直流殘留,從而消除因直流殘留引起的圖像殘像的現象。
本發明實施例提供的一種陣列基板,包括基板、基板上的第一電極、第一電極上 方與第一電極相絕緣的第二電極,第二電極上的取向膜,還包括與至少一個第一電極電性 相連的至少一個用於分散液晶分子表面殘留電荷的分流電極,所述分流電極位於所述取向 膜不與液晶分子相接觸的一側。
本發明實施例還提供一種顯示裝置,包括所述陣列基板。
本發明實施例還提供一種陣列基板製作方法,包括
在基板上形成包括第一電極、第二電極、分流電極的圖形;以及
形成包括第一絕緣層和取向膜的圖形;
所述第一絕緣層位於所述第一電極與第二電極和分流電極之間,所述取向膜位於 所述第二電極和分流電極之上,所述第一電極與所述分流電極電性相連。
本發明實施例通過在像素電極上設置至少一個用於分散液晶分子表面殘留電荷 的分流電極;該分流電極位於所述取向膜不與液晶分子相接觸的一側,且與所述像素電極 電性相連。由於公共電極位於像素電極之上且與取向膜接觸,且所述分流電極與所述取向 膜相接觸。分流電極與像素電極相連,公共電極與像素電極的極性不同,也就是說與取向膜 相接觸的公共電極與分流電極極性不同,液晶分子中的殘留正負殘留電荷會分別分散到與 自己極性不同的電極附近,例如正殘留電荷由液晶分子移動到公共電極附近的取向膜上, 負殘留電荷由液晶分子移動到與像素電極相連的分流電極附近的取向膜上。實現了將液晶 分子上的正負殘餘殘留電荷分散到取向膜上,減少了殘像的發生機率,提高了圖像的品質。
圖1為現有技術的液晶顯示面板截面示意圖2為本發明實施例提供的陣列基板俯視示意圖3為圖2提供的陣列基板在A-B向的截面示意圖4為本發明實施例提供的像素電極和分流電極通過過孔相連的陣列基板截面 示意圖5為包括圖3所示的陣列基板的液晶顯示面板截面示意圖6為本發明實施例提供的設置在柵極掃描線上方的分流電極俯視示意圖7為本發明實施例提供的設置在數據信號線上方的分流電極俯視示意圖8為本發明實施例提供的與公共電極同層設置的分流電極俯視示意圖。
具體實施方式
本發明實施例提供一種陣列基板及其製作方法、顯示裝置,用以分散液晶分子表 面的直流殘留,從而消除因直流殘留引起的圖像殘像的現象。
本發明實施例通過在陣列基板的取向膜上不與液晶分子相接觸的一側設置與像素電極相連的用於分散液晶分子表面殘留電荷的分流電極。公共電極用於吸引液晶分子中 與公共電極電極性相反的殘留電荷,分流電極用於吸引液晶分子中與分流電極電極性相反 的殘留電荷,使得液晶分子中的正負殘留電荷均分散到與公共電極和分流電極對應的取向 膜區域,消除液晶分子上的殘留電荷,從而消除因直流殘留引起的圖像殘像的現象,提高圖 像顯示品質。
下面結合附圖對本發明實施例提供的技術方案進行說明。
參見圖2和圖3,分別為本發明實施例提供的陣列基板俯視圖和截面圖。參見圖 2,陣列基板包括基板1、形成在基板I上的公共電極2,以及形成在基板I上公共電極2上 方的取向膜3 (圖3中體現)。位於取向膜3下方與取向膜3相接觸的與至少一個像素電極 相接觸的分流電極4。
其中,所述基板可以為玻璃、塑料等,優選為玻璃。所述像素電極和公共電極可以 為透明金屬氧化物膜層,優選為銦錫氧化物ITO或銦鋅氧化物IZO膜層,取向膜可以為聚醯 亞胺。
公共電極2為狹縫電極,即與每一子像素單元對應的區域具有多條狹縫21,同時, 像素電極為板狀電極。與像素電極相連的分流電極4可以與公共電極同層設置,若公共電 極2和分流電極4設置在同一層,可以通過絕緣層5絕緣。
需要說明的是,陣列基板上每一像素單元包括三個子像素單元(或者也稱亞像素 單元),該三個子像素單元分別為紅色子像素單元(Red),綠色子像素單元(Green)和藍色 子像素單元(Blue)。
參見圖3,為圖2在A-B向的截面圖。圖中所示的像素電極和公共電極均為狹縫電 極。
本發明實施例提供的陣列基板包括基板1,基板I上的像素電極6,像素電極6上 方的公共電極2,公共電極2上方的取向膜3,以及公共電極2和像素電極6之間的絕緣層 5 ;
還包括,與像素電極6相連且與公共電極2同層設置的分流電極4,像素電極6與 分流電極4通過過孔連接。
需要說明的是,可以按照需求或經驗值,為陣列基板上的所有像素電極設置一個 或多個分流電極或為陣列基板上的部分像素電極設置一個或多個分流電極。
為每一像素電極設置的分流電極的個數可以按照顯示裝置的大小和實際需求設 置,為每一像素電極設置的分流電極的個數可以為1-5個。
參見圖4,為本發明實施例提供的像素電極6和分流電極4通過過孔相連的局部示 意圖。
下面結合液晶顯示面板具體說明本發明實現分散液晶分子表面的直流殘留,從而 消除因直流殘留引起的圖像殘像的原因。
參見圖5,為本發明實施例提供的液晶顯示面板,包括
彩膜基板7、陣列基板8,以及彩膜基板7和陣列基板8之間的液晶分子9 ;
陣列基板8為圖3所示的陣列基板;
在圖像顯示過程中,像素電極和公共電極各自施加有一定的電壓,形成橫向電場, 與像素電極相連的分流電極與公共電極之間也形成一定電場。
液晶分子9周圍或表面的帶電殘留離子,也為殘留電荷,沿著分流電極與公共電極之間形成的電場移動,最後,正負殘留電荷移動到取向膜3貼附於取向膜3表面,部分殘留電荷12聚集在與公共電極2對應的取向膜3表面,另一部分與公共電極2附近的殘留電荷極性相反的殘留電荷聚集在與分流電極4對應的取向膜3表面。使得液晶分子表面聚集的正負殘留電荷均分散到與公共電極和分流電極對應的取向膜區域,消除液晶分子上的殘留電荷,從而消除因直流殘留引起的圖像殘像的現象,提聞圖像顯不品質。
下面具體說明本發明實施例提供的分流電極在陣列基板上的設置方式。
參見圖2,分流電極4設置在子像素單元顯示區域之外的非顯示區域。例如,可以設置在陣列基板上相鄰的子像素單元之間的非顯示區域,具體地,可以設置在數據信號線和/或柵極掃描線相對應的相鄰兩個子像素單元之間的區域,但是保證分流電極與柵極掃描線或數據信號線相絕緣。
參見圖6,陣列基板包括橫向設置的柵極掃描線13,和縱向設置的數據信號線14。 位於柵極掃描線13和數據信號線14圍成的區域內的像素電極6。
分流電極4位於柵極掃描線13所在區域,且通過絕緣層與柵極掃描線13相絕緣 (圖6中未體現絕緣層)。
為了與分流電極4順利通過過孔相連,像素電極6,還包括位於子像素單元之間的非顯示區域部分,非顯示區域的像素電極與分流電極4在基板上的投影有重疊區域。
分流電極4與所述像素電極6通過過孔電性相連。
或者,分流電極4位於如圖7所示的數據信號線14所在區域,也就是設置在與公共電極同層且投影與數據信號線14有重疊區域。在具體實施過程中,數據信號線14與分流電極4之間通過絕緣層相絕緣。
較佳地,分流電極的寬度小於柵極掃描線13或數據信號線14的寬度;分流電極的長度略大於其寬度。
由於不同尺寸的顯示裝置,柵極掃描線13或數據信號線14的寬度有所不同,具體實施過程中,可以設置分流電極的寬度為柵極 掃描線13或數據信號線14的寬度的三分之二較佳。
分流電極的寬度可以為3 μ m-20 μ m ;分流電極的長度為3 μ m-30 μ m ;
一般柵極掃描線或數據信號線的寬度也在3 μ m-30 μ m。
在具體實施過程中,柵極掃描線或數據信號線的寬度約為3 μ m-30 μ m,一個分流電極4的面積也不超過30*50 (μπι)2。一個子像素單元的長度和寬度在幾百微米範圍內。 因此,分流電極相對於像素電極很小,不會影響圖像顯示效果。
本發明實施例提供的分流電極,在兩個相鄰的子像素單元之間可以設置一個或者多個,圖2所示的陣列基板,在兩個相鄰的子像素單元之間設置有一個分流電極。
在具體實施過程中,分流電極的個數和設置位置視情況而定,在所有相鄰的兩個子像素單元之間的非顯示區域設置有分流電極,或者在部分相鄰的子像素單元之間的非顯示區域設置分流電極。
較佳地,分流電極在陣列基板上均勻分布,有利於殘留電荷分布均勻,不會因某一區域堆積過多,影響陣列基板的性能。
在具體實施過程中,分流電極的大小可以按照數據信號線或柵極掃描線的寬度決定,分流電極的寬度最好小於數據信號線或柵極掃描線的寬度。分流電極不能太大,分流電 極太大會引起分流電極與正下方的柵線之間的寄生電容較大,該寄生電容不利於高畫質圖 像顯示。
較佳地,分流電極與公共電極同層設置,可以在同一次構圖工藝中完成,節約工藝 流程。
參見圖8,為本發明實施例提供的陣列基板,位於基板I上同層設置的公共電極2 和分流電極4。公共電極2和分流電極4之間不連接,也就是二者保持絕緣,公共電極2和 分流電極4之間通過位於其下方的絕緣層5相絕緣。
如圖8所示,分流電極4下方設置有過孔18。圖8中的過孔18用於連接分流電 極4和位於分流電極4正下方的像素電極6的部分區域。圖8中的過孔18僅表示過孔所在位置。
本發明實施例提供的公共電極2包括子像素單元覆蓋的區域,以及子像素單元之 間非顯示區域(該區域為不包括分流電極所在的區域)。
需要說明的是,本發明實施例提供的陣列基板,公共電極和像素電極的設置位置 可以互換,公共電極可以在像素電極的上方,也可以為像素電極在公共電極的上方,無論哪 種電極位於上方,位於上方的電極一定為狹縫電極,位於下方的電極可以為板狀電極或狹 縫電極。圖2所示的公共電極為狹縫狀電極。圖6所示的公共電極為板狀電極。
陣列基板工藝流程製作過程中,本發明像素電極為分流電極提供電壓的情況下, 並不增加工藝流程。
在製作公共電極下方的絕緣層時製作相應位置上的過孔。保證像素電極漏出來以 便和絕緣層上方的分流電極相接觸。
製作完過孔後製作公共電極和分流電極。公共電極和分流電極在同一次製作工藝 中完成。具體如下
通過鍍膜工藝在形成有圖4所示的絕緣層5和過孔上沉積一層一定厚度的導電膜 層,對該導電膜層進行曝光、顯影、光刻和刻蝕處理,形成如圖8所示的公共電極2和分流電 極4,刻蝕使用溼法刻蝕,使得公共電極2和分流電極4之間的導電膜層去除,露出位於公共 電極2下方的絕緣層5。相對於現有技術,僅是形成的功能膜層的圖形不同,沒有增加任何 工藝流程。
在具體實施過程中,該過程是和陣列基板上的薄膜電晶體TFT —起形成。下面具 體介紹本發明形成陣列基板的工藝流程。
(I)在玻璃基板上鍍膜沉積一層一定厚度的金屬膜層,經掩膜、曝光、顯影、光刻和 刻蝕等工藝形成包括柵極和柵極掃描線的圖形。
( 2 )在步驟(I)的基礎上繼續沉積一層絕緣層以及絕緣層上的金屬氧化物層,經掩 膜、曝光、顯影、光刻和刻蝕等工藝形成包括半導體層圖形。
(3)在步驟(2)的基礎上繼續沉積一層一定厚度的金屬膜層,經掩膜、曝光、顯影、 光刻和刻蝕等工藝形成包括源漏極層和數據信號線圖形。
(4)在步驟(3)的基礎上沉積金屬膜層,經掩膜、曝光、顯影、光刻和刻蝕等工藝形 成包括像素電極的圖形。
(5)在步驟(4)的基礎上沉積鈍化層,經掩膜、曝光、顯影、光刻和刻蝕等工藝形成過孔。
(6)在步驟(5)的基礎上沉積金屬膜層,經掩膜、曝光、顯影、光刻和刻蝕等工藝形 成包括公共電極和分流電極的圖形。
需要說明的是,上述製作方法只是舉例說明,只要可以實現本結構的製作方法即 可,並不因此而作限定。
下面具體說明本發明實施例提供的一種形成上述陣列基板的製作方法,包括
在基板上形成包括第一電極、第二電極、分流電極的圖形;以及
形成包括第一絕緣層和取向膜的圖形;
所述第一絕緣層位於所述第一電極與第二電極和分流電極之間,所述取向膜位於 所述第二電極和分流電極之上,所述第一電極與所述分流電極電性相連。
較佳地,所述第一電極與所述分流電極通過第一絕緣層上的過孔電性相連;
在基板上形成包括第一電極、第二電極、分流電極的圖形;以及形成第一絕緣層和 取向膜的圖形,具體為
通過構圖工藝在基板上形成包括第一電極的圖形;
通過構圖工藝在形成有所述第一電極的基板上形成至少覆蓋所述第一電極的第 一絕緣層的圖形;
通過構圖工藝在所述第一絕緣層上與所述第一電極相對應的區域形成包括過孔 的圖形;
通過一次構圖工藝在形成有所述第一絕緣層和過孔的基板上形成第二電極和分 流電極的圖形,分流電極位於所述過孔之上與過孔下方的第一電極電性相連;
通過包括塗覆、固化,摩擦的工藝或者通過包括塗覆和光取向的工藝在形成有所 述第二電極和分流電極的基板上形成包括取向膜的圖形。
所述取向膜的製作過程與現有技術類似,上述取向膜的形成方式僅是其中的兩 種,還可以通過印刷等工藝形成,這裡就不再一一列舉。
較佳地,所述第一電極為像素電極,所述第二電極為公共電極;
通過構圖工藝在基板上形成第一電極的圖形,具體為
通過構圖工藝在基板上任一子像素單元的像素區域和與該子像素單元相鄰的至 少一個子像素單元之間的非顯示區域形成第一電極的圖形;
通過構圖工藝在第一絕緣層上形成過孔,具體為
通過構圖工藝在基板上與位於非顯示區域的像素電極部分對應的區域形成過 孔;
通過構圖工藝在基板上形成分流電極的圖形,具體為
通過構圖工藝在基板上的過孔之上形成分流電極。
較佳地,所述通過構圖工藝在基板上的過孔之上形成分流電極,具體為通過構圖 工藝在基板上的過孔之上,與相鄰兩個子像素單元之間的數據信號線和/或柵極掃描線相 對應的區域形成分流電極。
上述形成陣列基板的製作方法僅是以ADS模式的陣列基板為例說明,至於HADS、1-ADS、S-ADS、IPS或VA-1PS模式的陣列基板的製作方法與上述陣列基板的製作方法類似, 這裡不再贅述。
本發明實施例還提供一種顯示裝置,包括上述的陣列基板。該顯示裝置可以為液 晶顯示器、液晶電視、數碼相框、手機、PAD等顯示裝置。
本發明實施例提供的顯示裝置不僅適用於ADS-1XD,還適用於HADS-1XD、 IADS-1XD、SADS-1XD、IPS-1XD,或VA-1PS-1XD領域。解決陣列基板的結構設置方式無法分 散液晶分子上的帶電殘留離子的問題。例如,可以適用於與取向膜相接觸的電極僅為公共 電極或僅為像素電極,液晶分子中的殘留離子一部分(例如帶正電的離子)聚集在與取向膜 相接觸的公共電極或像素電極附近的取向膜上,另一部分(例如帶負電的離子)還殘留在液 晶分子上。
本發明實施例通過在陣列基板上設置至少一個用於分散液晶分子表面殘留電荷 的分流電極;該分流電極位於所述取向膜不與液晶分子相接觸的一側,且與所述像素電極 電性相連。由於公共電極位於像素電極之上且與取向膜接觸,且所述分流電極與所述取向 膜相接觸。分流電極與像素電極相連,公共電極與像素電極的極性不同,也就是說與取向膜 相接觸的公共電極與分流電極極性不同,液晶分子中的殘留正負殘留電荷會分別分散到與 自己極性不同的電極附近,例如正殘留電荷由液晶分子移動到公共電極附近的取向膜上, 負殘留電荷由液晶分子移動到與像素電極相連的分流電極附近的取向膜上。實現了將液晶 分子上的正負殘餘殘留電荷分散到取向膜上,減少了殘像的發生機率,提高了圖像的品質。
顯然,本領域的技術人員可以對本發明進行各種改動和變型而不脫離本發明的精 神和範圍。這樣,倘若本發明的這些修改和變型屬於本發明權利要求及其等同技術的範圍 之內,則本發明也意圖包含這些改動和變型在內。
權利要求
1.一種陣列基板,包括基板、基板上的第一電極、第一電極上方與第一電極相絕緣的第二電極,第二電極上的取向膜,其特徵在於,還包括與至少一個第一電極電性相連的至少一個用於分散液晶分子表面殘留電荷的分流電極,所述分流電極位於所述取向膜不與液晶分子相接觸的一側。
2.根據權利要求1所述的陣列基板,其特徵在於,所述分流電極與所述第一電極同層設置。
3.根據權利要求1所述的陣列基板,其特徵在於,所述第二電極與所述分流電極通過過孔電性連接。
4.根據權利要求1所述的陣列基板,其特徵在於,所述分流電極位於相鄰兩個子像素單元之間的非顯示區域。
5.根據權利要求4所述的陣列基板,其特徵在於,所述分流電極位於相鄰兩個子像素單元之間與數據信號線和/或柵極掃描線相對應的區域。
6.根據權利要求1所述的陣列基板,其特徵在於,與任一第一電極電性相連的分流電極為1-5個。
7.根據權利要求1所述的陣列基板,其特徵在於,所述分流電極為矩形狀,該分流電極的寬度為3-20 μ m,長度為3-30 μ m。
8.根據權利要求1-7任一所述的陣列基板,其特徵在於,所述第一電極為狹縫電極或板狀電極,所述第二電極為狹縫電極。
9.根據權利要求1-7任一所述的陣列基板,其特徵在於,所述第一電極為像素電極,所述第二電極為公共電極;或者 所述第一電極為公共電極,所述第二電極為像素電極。
10.一種顯示裝置,其特徵在於,包括權利要求1-9任一所述的陣列基板。
11.一陣陣列基板的製作方法,其特徵在於,包括 在基板上形成包括第一電極、第二電極、分流電極的圖形;以及 形成包括第一絕緣層和取向膜的圖形; 所述第一絕緣層位於所述第一電極與第二電極和分流電極之間,所述取向膜位於所述第二電極和分流電極之上,所述第一電極與所述分流電極電性相連。
12.根據權利要求11所述的方法,其特徵在於,所述第一電極與所述分流電極通過過孔電性相連; 在基板上形成包括第一電極、第二電極、分流電極的圖形;以及形成第一絕緣層和取向膜的圖形,具體為 通過構圖工藝在基板上形成包括第一電極的圖形; 通過構圖工藝在形成有所述第一電極的基板上形成至少覆蓋所述第一電極的第一絕緣層的圖形; 通過構圖工藝在所述第一絕緣層上與所述第一電極相對應的區域形成包括過孔的圖形; 通過一次構圖工藝在形成有所述第一絕緣層和過孔的基板上形成第二電極和分流電極的圖形,分流電極位於所述過孔之上與過孔下方的第一電極電性相連; 通過包括塗覆、固化,摩擦的工藝或者通過包括塗覆和光取向的工藝在形成有所述第二電極和分流電極的基板上形成包括取向膜的圖形。
13.根據權利要求12所述的方法,其特徵在於,所述第一電極為像素電極,所述第二電極為公共電極; 通過構圖工藝在基板上形成第一電極的圖形,具體為 通過構圖工藝在基板上任一子像素單元的像素區域和與該子像素單元相鄰的至少一個子像素單元之間的非顯示區域形成第一電極的圖形; 通過構圖工藝在第一絕緣層上形成過孔,具體為 通過構圖工藝在基板上與位於非顯示區域的像素電極部分對應的區域形成過孔; 通過構圖工藝在基板上形成分流電極的圖形,具體為 通過構圖工藝在基板上的過孔之上形成分流電極。
14.根據權利要求13所述的方法,其特徵在於,所述通過構圖工藝在基板上的過孔之上形成分流電極,具體為通過構圖工藝在基板上的過孔之上,與相鄰兩個子像素單元之間的數據信號線和/或柵極掃描線相對應的區域形成分流電極。
全文摘要
本發明公開了一種陣列基板及其製作方法、顯示裝置,用以分散液晶分子表面的直流殘留,從而消除因直流殘留引起的圖像殘像的現象。本發明提供的陣列基板包括基板、基板上的像素電極、像素電極上方與像素電極相絕緣的公共電極,公共電極上的取向膜,還包括與至少一個像素電極電性相連的至少一個用於分散液晶分子表面殘留電荷的分流電極,所述分流電極位於所述取向膜不與液晶分子相接觸的一側。
文檔編號G02F1/1333GK102998856SQ20121046971
公開日2013年3月27日 申請日期2012年11月19日 優先權日2012年11月19日
發明者操彬彬, 白明基, 黃寅虎, 徐向陽 申請人:京東方科技集團股份有限公司, 合肥京東方光電科技有限公司