壓控振蕩電路及相關的偏壓電路的製作方法
2023-07-10 02:09:36 1
壓控振蕩電路及相關的偏壓電路的製作方法
【專利摘要】本發明公開一種壓控振蕩電路及相關的偏壓電路。本發明一個實施例的壓控振蕩電路,包含有第一電晶體、第二電晶體、環狀振蕩電路、反饋電路及偏壓電路。環狀振蕩電路耦接於第一電晶體和第二電晶體之間,以產生振蕩信號。反饋電路會依據振蕩信號和參考信號而產生第一控制信號,以設置第二電晶體的運作狀態。偏壓電路會依據第一控制信號而產生第二控制信號,以調整第一電晶體的運作狀態。在上述的實施例中,壓控振蕩電路不但能夠降低供電端所造成的噪聲,並且能夠藉由調整第一電晶體和第二電晶體的運作狀態,而降低振蕩信號的振幅所受到的限制。
【專利說明】壓控振蕩電路及相關的偏壓電路
【技術領域】
[0001]本發明有關壓控振蕩電路,尤指一種可降低輸出噪聲的壓控振蕩電路及相關的偏壓電路。
【背景技術】
[0002]壓控振蕩電路(voltage controlled oscillator,VC0)可以藉由調整輸入電壓的方式,而產生所需頻率的振蕩信號。因此,壓控振蕩電路常常用來提供其他電路所需的振蕩信號,例如,鎖相迴路(phase lock loop)等。
[0003]然而,供電端的噪聲常會耦合至壓控振蕩電路,使得壓控振蕩電路所產生的振蕩信號具有不必要的噪聲,而造成後級電路受到噪聲的影響而降低運作的效能。
[0004]在某些技術方案中,藉由在供電端與壓控振蕩電路之間耦接電晶體,以降低供電端耦合至壓控振蕩電路的噪聲。然而,當使用固定的電壓控制電晶體時,會使振蕩信號的振幅受到限制。另一方面,當使用變動的電壓控制電晶體時,雖然能夠使振蕩信號的振幅能夠較不受到限制,但是卻會產生額外的噪聲。
【發明內容】
[0005]有鑑於此,如何降低壓控振蕩電路輸出的振蕩信號的噪聲,並且能夠降低振蕩信號的振幅所受到的限制,實為業界有待解決的問題。
[0006]本發明提供一種壓控振蕩電路的實施例,其包含:一第一電晶體,包含用於稱接一第一電位的一第一端;一第二電晶體,包含用於耦接一第二電位的一第一端;一環狀振蕩電路,耦接於該第一電晶體的一第二端與該第二電晶體的一第二端之間,以產生一振蕩信號;一反饋電路,耦接於該環狀振蕩電路及該第二電晶體的一控制端,設置成依據一參考信號以及該振蕩信號而產生一第一控制信號,並且以該第一控制信號設置該第二電晶體的運作狀態;以及一偏壓電路,耦接於該反饋電路及該第一電晶體的一控制端,設置成依據該第一控制信號而產生一第二控制信號,以設置該第一電晶體的運作狀態;其中當該反饋電路調升該第一控制信號時,該偏壓電路調降該第二控制信號;並且該第一電晶體的該控制端通過一電容而稱接於該第一電位。
[0007]本發明另提供一種偏壓電路的實施例,其包含:一第一電晶體,包含用於耦接一第一電位的一第一端;一第二電晶體,包含用於稱接一第二電位的一第一端;一環狀振蕩電路,耦接於該第一電晶體的一第二端與該第二電晶體的一第二端之間,以產生一振蕩信號;一反饋電路,耦接於該環狀振蕩電路及該第二電晶體的一控制端,設置成依據一參考信號以及該振蕩信號而產生一第一控制信號,以設置該第二電晶體的運作狀態;以及一偏壓電路,耦接於該反饋電路及該第一電晶體的一控制端,設置成依據該第一控制信號而產生一第二控制信號,以設置該第一電晶體的運作狀態;其中當該反饋電路調升該第一控制信號時,該偏壓電路調降該第二控制信號;當該反饋電路調降該第一控制信號時,該偏壓電路調升該第二控制信號;並且該第一電晶體的該控制端通過一電容而耦接於該第一電位。[0008]本發明另提供一種偏壓電路的實施例,用以設置一壓控振蕩電路的運作狀態,該壓控振蕩電路包含一第一電晶體、一第二電晶體、一環狀振蕩電路及一反饋電路,該第一電晶體包含用於耦接一第一電位的一第一端,該第二電晶體包含用於耦接一第二電位的一第一端,該環狀振蕩電路耦接於該第一電晶體的一第二端與該第二電晶體的一第二端之間,以產生一振蕩信號,該反饋電路耦接於該環狀振蕩電路及該第二電晶體的一控制端,設置成依據一參考信號以及該振蕩信號而產生一電壓調升信號以及一第一控制信號,並且以該第一控制信號設置該第二電晶體的運作狀態,該偏壓電路包含:一第一跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第一跨導運算放大電路的該第一輸入端用於接收一共模信號,該第一跨導運算放大電路的該第二輸入端耦接於該第一電晶體的一控制端,該第一跨導運算放大電路的該輸出端通過一第一開關而耦接於該第一電晶體的該控制端;以及一第二跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第二跨導運算放大電路的該第一輸入端用於接收該共模信號,該第二跨導運算放大電路的該第二輸入端耦接於該反饋電路以接收該第一控制信號,該第二跨導運算放大電路的該輸出端通過一第二開關而耦接於該第二電晶體的一控制端;其中該第一開關及該第二開關依據該電壓調升信號而呈現導通或不導通狀態,而於該第一電晶體的該控制端產生該第二控制信號;當該反饋電路調升該第一控制信號時,該偏壓電路調降該第二控制信號;並且該第一電晶體的該控制端通過一電容而耦接於該第一電位。
[0009]本發明另提供一種偏壓電路的實施例,用以設置一壓控振蕩電路的運作狀態,該壓控振蕩電路包含一第一電晶體、一第二電晶體、一環狀振蕩電路及一反饋電路,該第一電晶體包含用於耦接一第一電位的一第一端,該第二電晶體包含用於耦接一第二電位的一第一端,該環狀振蕩電路耦接於該第一電晶體的一第二端與該第二電晶體的一第二端之間,以產生一振蕩信號,該反饋電路耦接於該環狀振蕩電路及該第二電晶體的一控制端,設置成依據一參考信號以及該振蕩信號而產生一第一控制信號,並且以該第一控制信號設置該第二電晶體的運作狀態,該偏壓電路包含:一第三跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第三跨導運算放大電路的該第一輸入端用於接收一共模信號,該第三跨導運算放大電路的該第二輸入端通過一第三開關耦接於該第一電晶體的該控制端、且通過一第四開關耦接於該反饋電路以接收該第一控制信號,該第三跨導運算放大電路的該輸出端通過一第五開關耦接於該第一電晶體的該控制端、且通過一第六開關耦接於該第二電晶體的一控制端;以及一第四跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第四跨導運算放大電路的該第一輸入端用於接收該共模信號,該第四跨導運算放大電路的該第二輸入端通過一第七開關耦接於該反饋電路以接收該第一控制信號、且通過一第八開關耦接於該第一電晶體的該控制端,該第四跨導運算放大電路的該輸出端通過一第九開關耦接於該第二電晶體的該控制端、且通過一第十開關耦接於該第一電晶體的該控制端;其中該第三開關、該第五開關、該第七開關及該第九開關會依據一第一開關控制信號而呈現導通或不導通狀態,且該第四開關、該第六開關、該第八開關及該第十開關會依據一第二開關控制信號而呈現導通或不導通狀態;當該反饋電路調升該第一控制信號時,該偏壓電路調降該第二控制信號,當該反饋電路調降該第一控制信號時,該偏壓電路調升該第二控制信號;並且該第一電晶體的該控制端通過一電容而耦接於該第一電位。
[0010]上述實施例的優點之一是壓控振蕩電路不但能夠降低振蕩信號的噪聲,並且還能降低振蕩信號的電壓範圍所受到的限制。本發明的其他優點將藉由以下的說明和附圖進行更詳細的解說。
【專利附圖】
【附圖說明】
[0011]此處所說明的附圖用來提供對本申請的進一步理解,構成本申請的一部分,本申請的示意性實施例及其說明用於解釋本申請,並不構成對本申請的不當限定。
[0012]圖1為本發明一實施例的壓控振蕩電路簡化後的功能方塊圖。
[0013]圖2為圖1的偏壓電路的一實施例簡化後的電路圖。
[0014]圖3為本發明另一實施例的壓控振蕩電路簡化後的功能方塊圖。
[0015]圖4是圖3的偏壓電路的一實施例簡化後的電路圖。
【具體實施方式】
[0016]以下將配合相關附圖來說明本發明的實施例。在附圖中,相同的標號表示相同或類似的元件或流程步驟。
[0017]圖1為本發明一實施例的壓控振蕩電路100簡化後的功能方塊圖。壓控振蕩電路100包含有第一電晶體110、第二電晶體120、環狀振蕩電路(ring oscillator) 130、反饋電路140、偏壓電路150及電容160。為了使圖面簡明而易於說明,壓控振蕩電路100中的其他元件和連接關係並未繪示於圖1中。
[0018]在本實施例中,電晶體110的第一端用於稱接於第一電位VI,電晶體120的第一端用於耦接於第二電位V2,環狀振蕩電路130耦接於電晶體110的第二端與電晶體120的第二端之間。反饋電路140耦接於環狀振蕩電路130、偏壓電路150及電晶體120的控制端(例如,BJT電晶體的基極或MOS電晶體的柵極等)。偏壓電路150耦接於反饋電路140及電晶體110的控制端。此外,電容160耦接於電位Vl及電晶體110的控制端之間,以降低電位Vl耦合至振蕩信號OSC的噪聲。
[0019]電晶體110和120會分別依據第一控制信號VLPF及第二控制信號VBASP的信號位準而運作於所需的狀態,使環狀振蕩電路130的兩端能夠接收到所需的電壓信號及/或使環狀振蕩電路130導通所需的電流信號。因此,環狀振蕩電路130能夠依據電晶體110和120的運作狀態而產生所需頻率的振蕩信號0SC。在某些實施例中,環狀振蕩電路130可採用奇數個反相器(inverter)組合而成,環狀振蕩電路130也可以採用全差動式(fullydifferential)壓控振蕩電路等架構實施。
[0020]在本實施例中,反饋電路140包含有相位頻率偵測電路(phase frequency detectcircuit) 141、第一電荷泵電路(charge pump circuit) 143、以及由電阻 145、電容 147 和149所組成的濾波電路。
[0021]相位頻率偵測電路141會依據參考信號Ref與振蕩信號OSC的差值(例如,相位差值及/或頻率差值等)而產生電壓調升信號dUP和電壓調降信號dDN。例如,相位頻率偵測電路141可以採用信號處理器、濾波電路及/或數字或模擬的電路元件的方式實施,以產生所需的電壓調升信號dUP和電壓調降信號dDN。
[0022]電荷泵電路143耦接於相位頻率偵測電路141,會依據電壓調升信號dUP以及電壓調降信號dDN而產生控制信號VLPF,以設置電晶體120的運作狀態。例如,在一實施例中,當振蕩信號OSC的頻率低於所需的頻率時,相位頻率偵測電路141會依據參考信號Ref與振蕩信號OSC而產生所需的電壓調升信號dUP和電壓調降信號dDN,以調升控制信號VLPF的信號位準,而能夠增加環狀振蕩電路130所產生的振蕩信號OSC的頻率。在另一實施例中,當電荷泵電路143調降控制信號VLPF的信號位準時,則能降低環狀振蕩電路130所產生的振蕩信號OSC的頻率。
[0023]在上述的實施例中,相位頻率偵測電路141所產生的電壓調升信號dUP和電壓調降信號dDN可以米用各種合適的格式實施。例如,在一實施例中,相位頻率偵測電路141可以將電壓調升信號dUP設置為有效(active,例如,高電位),並將電壓調降信號dDN設置為無效(active,例如,低電位),而使電荷泵電路143調升控制信號VLPF的信號位準。相位頻率偵測電路141還可以將電壓調升信號dUP設置為無效,並將電壓調降信號dDN設置為有效,而使電荷泵電路143調降控制信號VLPF的信號位準
[0024]在另一實施例中,相位頻率偵測電路141可以將電壓調升信號dUP的有效時間設置為大於電壓調降信號dDN的有效時間,使電荷泵電路143調升控制信號VLPF的信號位準。相位頻率偵測電路141還可以將電壓調升信號dUP的有效時間設置為小於電壓調降信號dDN的有效時間,使電荷泵電路143調降控制信號VLPF的信號位準。
[0025]在本實施例中,電阻145、電容147和149所組成的濾波電路耦接於電位V3、電荷泵電路143及電晶體120的控制端之間,而能降低控制信號VLPF的噪聲。在其他實施例中,濾波電路也可以採用其他的主動及/或被動的電路元件實施。
[0026]偏壓電路150會依據電壓調升信號dUP以及控制信號VLPF,而於電晶體110的控制端調整控制信號VBASP的信號位準,以設置電晶體110的運作狀態。
[0027]圖2為圖1的偏壓電路150簡化後的電路圖。在圖2的實施例中,偏壓電路150為共模反饋電路的架構。偏壓電路150包含有第一跨導運算放大電路(operationaltransconductance amplifier circuit) 210 和第二跨導運算放大電路 230。
[0028]跨導運算放大電路210包含有第一輸入端、第二輸入端及一輸出端,跨導運算放大電路210的第一輸入端用於接收共模信號VCM,跨導運算放大電路210的第二輸入端耦接於電晶體110的控制端,且跨導運算放大電路210的輸出端通過第一開關201耦接於電晶體110的控制端。
[0029]跨導運算放大電路230包含有第一輸入端、第二輸入端及一輸出端,跨導運算放大電路230的第一輸入端用於接收共模信號VCM,跨導運算放大電路230的第二輸入端耦接於反饋電路140以接收控制信號VLPF,且跨導運算放大電路230的輸出端通過第二開關202而耦接於電晶體120的控制端。
[0030]在本實施例中,開關201和202會依據電壓調升信號dUP而呈現導通或不導通狀態。在其他實施例中,開關201和202也可以設置為依據電壓調降信號dDN而呈現導通或不導通狀態。
[0031]在一實施例中,當電壓調升信號dUP使開關201和202導通時(例如,電壓調升信號dUP為高電位),控制信號VBASP=2XVCM-VLPF。因此,當反饋電路140調升控制信號VLPF時,偏壓電路150也會對應地調降控制信號VBASP。此外,在另一實施例中,當反饋電路140調降控制信號VLPF時,偏壓電路150也會對應地升降控制信號VBASP。
[0032]在上述的本實施例中,壓控振蕩電路100藉由將電晶體110耦接於電位Vl和環狀振蕩電路130之間,以降低電位Vl耦合至振蕩信號OSC的噪聲。此外,壓控振蕩電路100會依據控制信號VLPF和電壓調升信號dUP來調整控制信號VBASP,使控制信號VBASP隨著控制信號VLPF的信號位準而進行對應的調整。壓控振蕩電路100分別使用控制信號VBASP和VLPF來設置電晶體110和120的運作狀態,而能夠使振蕩信號OSC的振幅不會因為電晶體110耦接於固定的電位而受到限制。
[0033]圖3為本發明另一實施例的壓控振蕩電路300簡化後的功能方塊圖。壓控振蕩電路300與前述的壓控振蕩電路100類似,主要差別在於偏壓電路350會依據第一開關控制信號dCK、第二開關控制信號dCKB及控制信號VLPF而產生控制信號VBASP。
[0034]在前述壓控振蕩電路100中,相同標號的功能方塊的實施方式、運作方式、以及相關功效的說明,也適用於壓控振蕩電路300的各個對應的功能方塊,為簡明起見,在此不重複敘述。以下將以圖3搭配圖4來進一步說明偏壓電路350的運作方式。
[0035]圖4是圖3的偏壓電路350簡化後的電路圖。在圖4的實施例中,偏壓電路350設置成依據共模信號VCM、開關控制信號dCK、開關控制信號dCKB以及控制信號VLPF而調整產生控制信號VBASP。偏壓電路350包含有第三跨導運算放大電路410、第四跨導運算放大電路430及開關401?408。
[0036]跨導運算放大電路410包含有第一輸入端、第二輸入端及一輸出端,跨導運算放大電路410的第一輸入端用於接收共模信號VCM。跨導運算放大電路410的第二輸入端通過第三開關401耦接於電晶體110的控制端,並且通過第四開關402耦接於反饋電路140以接收控制信號VLPF。跨導運算放大電路410的輸出端通過第五開關403耦接於電晶體110的控制端,並且通過第六開關404耦接於電晶體120的控制端。
[0037]跨導運算放大電路430包含有第一輸入端、第二輸入端及一輸出端,跨導運算放大電路430的第一輸入端用於接收共模信號VCM。跨導運算放大電路430的第二輸入端通過第七開關405耦接於反饋電路140以接收控制信號VLPF,並且通過第八開關406耦接於電晶體110的控制端。跨導運算放大電路430的輸出端通過第九開關407耦接於電晶體120的控制端,並且通過第十開關408耦接於電晶體110的控制端。
[0038]在本實施例中,開關401、403、405和407會依據開關控制信號dCK而呈現導通或不導通狀態,且開關402、404、406和408會依據開關控制信號dCKB而呈現導通或不導通狀態。
[0039]在一實施例中,將開關控制信號dCK和dCKB設置為互為反相的信號,例如,當開關控制信號dCK為高電位時,開關控制信號dCK為低電位,而當開關控制信號dCK為低電位時,開關控制信號dCK為高電位。例如,可以使用參考信號產生電路(未繪示於圖3和4)產生適當頻率的開關控制信號dCK,再使用反相電路(未繪示於圖3和4)將開關控制信號dCK進行反相而產生開關控制信號dCKB。在另一實施例中,也可以使用參考信號產生電路(未繪示於圖3和4)分別產生適當頻率的開關控制信號dCK和dCKB。
[0040]在偏壓電路350中,跨導運算放大電路410、跨導運算放大電路430及/或開關401?408可能因為製程上的瑕疵或是電路不匹配等原因,而造成控制信號VBASP具有偏差,而影響系統的效能。在圖4的實施例中,可以藉由使用開關控制信號dCK導通開關401、403,405和407以調整控制信號VBASP,並且藉由使用開關控制信號dCKB導通開關402、404、406和408以調整控制信號VBASP。因此,可以降低因為製程瑕疵或是電路不匹配等原因所造成的偏差,而能更準確地提供所需的控制信號VBASP。在較佳的實施例中,開關控制信號dCK和dCKB的工作周期(duty cycle)皆設置為50%,而能更準確地提供所需的控制信號 VBASP。
[0041]在一實施例中,當開關控制信號dCK使開關401、403、405和407導通時(例如,開關控制信號dCK為高電位),控制信號VBASP=2XVCM-VLPF。此外,當開關控制信號dCKB使開關402、404、406和408導通時(例如,開關控制信號dCKB為高電位),控制信號VBASP=2XVCM-VLPF。因此,當反饋電路140調升控制信號VLPF時,偏壓電路150也會對應地調降控制信號VBASP,而當反饋電路140調降控制信號VLPF時,偏壓電路150也會對應地調升控制信號VBASP。
[0042]在上述的本實施例中,壓控振蕩電路300藉由將電晶體110耦接於電位Vl和環狀振蕩電路130之間,以降低電位Vl耦合至振蕩信號OSC的噪聲。此外,壓控振蕩電路300會依據控制信號VLPF、開關控制信號dCK及開關控制信號dCKB來產生控制信號VBASP,使控制信號VBASP隨著控制信號VLPF的信號位準而進行對應的調整。壓控振蕩電路300分別使用控制信號VBASP和VLPF來設置電晶體110和120的運作狀態,而能夠使振蕩信號OSC的振幅不會因為電晶體110耦接於固定的電位而受到限制。
[0043]在上述的實施例中,壓控振蕩電路100和300中的功能模塊可分別使用多個電路元件來實施,或者多個功能模塊也可整合於單一電路元件。例如,可將反饋電路140或電容160等兀件分別設置於壓控振蕩電路100和300的內部或外部。
[0044]在上述的實施例中,電位Vl?V3可以依據不同的設計考慮而分別設置為相同或不同的適當的電位。例如,將電位Vl設置為5V,並將電位V2和V3則設置為接地端的電位。
[0045]在上述的實施例中,共模信號VCM可以設置為電位Vl的1/2,使振蕩信號OSC的振幅能夠有較大的範圍。
[0046]在上述的實施例中,電晶體110和120可以分別設置為相同或不同的電晶體。例如,電晶體110可以採用PMOS電晶體,而電晶體120可以採用NMOS電晶體。
[0047]在說明書及申請專利範圍中使用的「電壓信號」一詞在實作上可用電流形式來實施,而「電流信號」一詞在實作上也可用電壓形式來實施。
[0048]在上述的實施例中,不但採用電晶體110和電容160來降低電位Vl所造成的噪聲,並且當用來設置電晶體120的控制信號VLPF改變時,偏壓電路150和350會對應地調整用來設置電晶體110的控制信號VBASP,而對應地調整電晶體110及120的運作狀態,因此能夠降低振蕩信號OSC的電壓範圍所受到的限制。
[0049]此外,在圖4的實施例中,藉由使用開關控制信號dCK和dCKB的方式設置跨導運算放大電路410和430的連接方式,而能夠提供更準確的控制信號VBASP。
[0050]在說明書及申請專利範圍中使用了某些詞彙來指稱特定的元件。然而,所屬【技術領域】的技術人員應可理解,同樣的元件可能會用不同的名詞來稱呼。說明書及申請專利範圍並不以名稱的差異作為區分元件的方式,而是以元件在功能上的差異來作為區分的基準。在說明書及申請專利範圍所提及的「包含」為開放式的用語,故應解釋成「包含但不限定於」。另外,「耦接」在此包含任何直接及間接的連接手段。因此,若文中描述第一元件耦接於第二元件,則代表第一元件可通過電性連接或無線傳輸、光學傳輸等信號連接方式而直接地連接於第二元件,或者通過其他元件或連接手段間接地電性或信號連接至該第二元件。
[0051]在此所使用的「及/或」的描述方式,包含所列舉的其中之一或多個項目的任意組合。另外,除非說明書中特別指明,否則任何單數格的用語都同時包含複數格的涵義。
[0052]以上所述僅為本申請的實施例而已,並不用於限制本申請,對於本領域的技術人員來說,本申請可以有各種更改和變化。凡在本申請的精神和原則之內,所作的任何修改、等同替換、改進等,均應包括在本申請的權利要求範圍之內。
【權利要求】
1.一種壓控振蕩電路,其特徵在於,包含: 一第一電晶體,包含用於耦接一第一電位的一第一端; 一第二電晶體,包含用於耦接一第二電位的一第一端; 一環狀振蕩電路,耦接於該第一電晶體的一第二端與該第二電晶體的一第二端之間,以產生一振蕩信號; 一反饋電路,耦接於該環狀振蕩電路及該第二電晶體的一控制端,設置成依據一參考信號以及該振蕩信號而產生一第一控制信號,並且以該第一控制信號設置該第二電晶體的運作狀態;以及 一偏壓電路,耦接於該反饋電路及該第一電晶體的一控制端,設置成依據該第一控制信號而產生一第二控制信號,以設置該第一電晶體的運作狀態; 其中當該反饋電路調升該第一控制信號時,該偏壓電路調降該第二控制信號;並且該第一電晶體的該控制端通過一電容而耦接於該第一電位。
2.如權利要求1的壓控振蕩電路,其特徵在於,該反饋電路另產生一電壓調升信號,並且該反饋電路依據該電壓調升信號及該第一控制信號而產生該第二控制信號,以設置該第一電晶體的運作狀態。
3.如權利要求1或2的壓控振蕩電路,其特徵在於,該偏壓電路另包含: 一第一跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第一跨導運算放大電路的該第一輸入端用於接收一共模信號,該第一跨導運算放大電路的該第二輸入端耦接於該第一電晶體的該控制端,該第一跨導運算放大電路的該輸出端通過一第一開關而耦接於該第一電晶體的該控制端;以及 一第二跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第二跨導運算放大電路的該第一輸入端用於接收該共模信號,該第二跨導運算放大電路的該第二輸入端耦接於該反饋電路以接收該第一控制信號,該第二跨導運算放大電路的該輸出端通過一第二開關而耦接於該第二電晶體的一控制端; 其中該第一開關及該第二開關依據該電壓調升信號而呈現導通或不導通狀態,而於該第一電晶體的該控制端產生該第二控制信號。
4.如權利要求3的壓控振蕩電路,其特徵在於,該第二控制信號等於兩倍的該共模信號減去該第一控制信號。
5.—種壓控振蕩電路,其特徵在於,包含: 一第一電晶體,包含用於耦接一第一電位的一第一端; 一第二電晶體,包含用於耦接一第二電位的一第一端; 一環狀振蕩電路,耦接於該第一電晶體的一第二端與該第二電晶體的一第二端之間,以產生一振蕩信號; 一反饋電路,耦接於該環狀振蕩電路及該第二電晶體的一控制端,設置成依據一參考信號以及該振蕩信號而產生一第一控制信號,並且以該第一控制信號設置該第二電晶體的運作狀態;以及 一偏壓電路,耦接於該反饋電路及該第一電晶體的一控制端,設置成依據該第一控制信號而產生一第二控制信號,以設置該第一電晶體的運作狀態; 其中當該反饋電路調升該第一控制信號時,該偏壓電路調降該第二控制信號;當該反饋電路調降該第一控制信號時,該偏壓電路調升該第二控制信號;並且該第一電晶體的該控制端通過一電容而稱接於該第一電位。
6.如權利要求5的壓控振蕩電路,其特徵在於,該反饋電路另產生一第一開關控制信號及一第二開關控制信號,並且該反饋電路依據該該第一開關控制信號、該第二開關控制信號及該第一控制信號而產生該第二控制信號,以設置該第一電晶體的運作狀態。
7.如權利要求6的壓控振蕩電路,其特徵在於,該第一開關控制信號與該第二開關控制信號互為反相,並且該第一開關控制信號與該第二開關控制信號的工作周期皆為50%。
8.如權利要求5、6或7的壓控振蕩電路,其特徵在於,該偏壓電路另包含: 一第三跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第三跨導運算放大電路的該第一輸入端用於接收一共模信號,該第三跨導運算放大電路的該第二輸入端通過一第三開關耦接於該第一電晶體的該控制端、且通過一第四開關耦接於該反饋電路以接收該第一控制信號,該第三跨導運算放大電路的該輸出端通過一第五開關耦接於該第一電晶體的該控制端、且通過一第六開關耦接於該第二電晶體的一控制端;以及 一第四跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第四跨導運算放大電路的該第一輸入端用於接收該共模信號,該第四跨導運算放大電路的該第二輸入端通過一第七開關耦接於該反饋電路以接收該第一控制信號、且通過一第八開關耦接於該第一電晶體的該控制端,該第四跨導運算放大電路的該輸出端通過一第九開關耦接於該第二電晶體的該控制端、且通過一第十開關耦接於該第一電晶體的該控制端; 其中該第三開關、該第五開關、該第七開關及該第九開關會依據該第一該關控制信號而呈現導通或不導通狀態,且該第四開關、該第六開關、該第八開關及該第十開關會依據該第二開關控制信號而呈現導通或不導通狀態。
9.如權利要求8的壓控振蕩電路,其特徵在於,該第二控制信號等於兩倍的該共模信號減去該第一控制信號。
10.一種偏壓電路,用以設置一壓控振蕩電路的運作狀態,其特徵在於,該壓控振蕩電路包含一第一電晶體、一第二電晶體、一環狀振蕩電路及一反饋電路,該第一電晶體包含用於率禹接一第一電位的一第一端,該第二電晶體包含用於稱接一第二電位的一第一端,該環狀振蕩電路耦接於該第一電晶體的一第二端與該第二電晶體的一第二端之間,以產生一振蕩信號,該反饋電路耦接於該環狀振蕩電路及該第二電晶體的一控制端,設置成依據一參考信號以及該振蕩信號而產生一電壓調升信號以及一第一控制信號,並且以該第一控制信號設置該第二電晶體的運作狀態,該偏壓電路包含: 一第一跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第一跨導運算放大電路的該第一輸入端用於接收一共模信號,該第一跨導運算放大電路的該第二輸入端耦接於該第一電晶體的一控制端,該第一跨導運算放大電路的該輸出端通過一第一開關而耦接於該第一電晶體的該控制端;以及 一第二跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第二跨導運算放大電路的該第一輸入端用於接收該共模信號,該第二跨導運算放大電路的該第二輸入端耦接於該反饋電路以接收該第一控制信號,該第二跨導運算放大電路的該輸出端通過一第二開關而耦接於該第二電晶體的一控制端; 其中該第一開關及該第二開關依據該電壓調升信號而呈現導通或不導通狀態,而於該第一電晶體的該控制端產生該第二控制信號;當該反饋電路調升該第一控制信號時,該偏壓電路調降該第二控制信號;並且該第一電晶體的該控制端通過一電容而耦接於該第一電位。
11.一種偏壓電路,用以設置一壓控振蕩電路的運作狀態,其特徵在於,該壓控振蕩電路包含一第一電晶體、一第二電晶體、一環狀振蕩電路及一反饋電路,該第一電晶體包含用於率禹接一第一電位的一第一端,該第二電晶體包含用於稱接一第二電位的一第一端,該環狀振蕩電路耦接於該第一電晶體的一第二端與該第二電晶體的一第二端之間,以產生一振蕩信號,該反饋電路耦接於該環狀振蕩電路及該第二電晶體的一控制端,設置成依據一參考信號以及該振蕩信號而產生一第一控制信號,並且以該第一控制信號設置該第二電晶體的運作狀態,該偏壓電路包含: 一第三跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第三跨導運算放大電路的該第一輸入端用於接收一共模信號,該第三跨導運算放大電路的該第二輸入端通過一第三開關耦接於該第一電晶體的該控制端、且通過一第四開關耦接於該反饋電路以接收該第一控制信號,該第三跨導運算放大電路的該輸出端通過一第五開關耦接於該第一電晶體的該控制端、且通過一第六開關耦接於該第二電晶體的一控制端;以及 一第四跨導運算放大電路,包含一第一輸入端、一第二輸入端及一輸出端,該第四跨導運算放大電路的該第一輸入端用於接收該共模信號,該第四跨導運算放大電路的該第二輸入端通過一第七開關耦接於該反饋電路以接收該第一控制信號、且通過一第八開關耦接於該第一電晶體的該控制端,該第四跨導運算放大電路的該輸出端通過一第九開關耦接於該第二電晶體的該控制端、且通過一第十開關耦接於該第一電晶體的該控制端; 其中該第三開關、該第五開關、該第七開關及該第九開關會依據一第一開關控制信號而呈現導通或不導通狀態 ,且該第四開關、該第六開關、該第八開關及該第十開關會依據一第二開關控制信號而呈現導通或不導通狀態;當該反饋電路調升該第一控制信號時,該偏壓電路調降該第二控制信號,當該反饋電路調降該第一控制信號時,該偏壓電路調升該第二控制信號;並且該第一電晶體的該控制端通過一電容而耦接於該第一電位。
12.如權利要求11的偏壓電路,其特徵在於,該第一開關控制信號與該第二開關控制信號互為反相,並且該第一開關控制信號與該第二開關控制信號的工作周期皆為50%。
【文檔編號】H03B5/04GK103973222SQ201310037738
【公開日】2014年8月6日 申請日期:2013年1月31日 優先權日:2013年1月31日
【發明者】張紹銘 申請人:立錡科技股份有限公司