模擬信號發生器的製作方法
2023-05-27 12:03:36
專利名稱:模擬信號發生器的製作方法
技術領域:
本發明涉及一種信號發生器,特別是涉及一種大型交通運輸設備 的自動安全防護裝置在地面靜止試驗時所採用的模擬信號發生器。
背景技術:
各種大型運輸設備如太空飛行器、船舶、鐵道機車和動車組,它們在 新造出廠或者大修出廠或者常規例行檢驗,都需要做靜止試驗,各類 運輸設備的靜止試驗是模擬該設備在投入運行時有可能遇到的各種 情況。以鐵道機車為例,其靜止試驗的項目包括機車本身的狀態信號、 鐵道線路的信號和其它必須考慮的安全信號。目前完成鐵道機車的靜 止試驗需要多個設備聯合工作才能完成,雖然在某種情況下能夠滿足 試驗要求,但存在明顯的不足之處多臺設備聯合工作,安裝調試試 驗設備花費大量的準備時間,操作複雜,測試的可靠性不高,設備投 入和維護費用高。
發明內容
本發明的目的在於克服現有技術中的不足,提供一種一體化便攜 式模擬信號發生器。
本發明的目的通過下述技術方案予以實現包括中央處理器及其 存貯單元和工況信息發生單元,所述中央處理器及其存貯單元電連接
頻率信號發生單元、電壓信號發生單元、電流信號發生單元、速度信
號發生單元、工況信息發生單元、信號調理單元、對外接口和顯示器; 所述信號調理單元還與頻率信號發生單元、電壓信號發生單元、電流 信號發生單元、速度信號發生單元和對外接口電連接。
所述頻率信號發生單元的FPGA波形發生電路電電連接中央處理 器及其存貯單元後順序與隔離放大電路、變壓器隔離電路和信號調理 單元電連接。
所述電壓信號發生單元的電壓產生電路電連接中央處理器及其存 貯單元後順序與隔離電路、電壓轉電流電路、電壓輸出保護電路和信 號調理單元電連接。
所述電流信號發生單元的電壓產生電路電連接中央處理器及其存 貯單元後順序與隔離放大電路、電流輸出保護電路和信號調理單元電 連接。
所述速度信號發生單元的高速方波產生電路電連接中央處理器及 其存貯單元後順序光耦隔離電路、速度信號輸出電路和信號調理單元 電連接。
與現有技術相比,本發明具有以下優點 一體化程度高,安裝方 便,操作簡單,可靠性程度高。適合於各種大型運輸設備的生產企業 和科研單位使用。
圖1為本發明一實施例的電氣原理框圖2為圖1頻率信號發生單元的電氣原理框圖3為圖1電壓信號發生單元的電氣原理框圖; 圖4為圖1電流信號發生單元的電氣原理框圖; 圖5為圖1速度信號發生單元的電氣原理框圖;
具體實施例方式
下面結合附圖和實施例對本發明作進一步說明 參照附圖,本發明包括中央處理器及其存貯單元1和工況信息發 生單元6,所述中央處理器及其存貯單元1電連接頻率信號發生單元 2、電壓信號發生單元3、電流信號發生單元4、速度信號發生單元5、 工況信息發生單元6、信號調理單元7、對外接口 8和顯示器9;所 述信號調理單元7還與頻率信號發生單元2、電壓信號發生單元3、 電流信號發生單元4、速度信號發生單元5和對外接口 8電連接。
所述頻率信號發生單元2的FPGA波形發生電路電21電連接中央 處理器及其存貯單元1後順序與隔離放大電路22、變壓器隔離電路 23和信號調理單元7電連接。
所述電壓信號發生單元3的電壓產生電路31電連接中央處理器 及其存貯單元1後順序與隔離電路22、電壓轉電流電路32、電壓輸 出保護電路32和信號調理單元7電連接。
所述電流信號發生單元4的電壓產生電路31電連接中央處理器 及其存貯單元1後順序與隔離放大電路22、電流輸出保護電路41和 信號調理單元7電連接。
所述速度信號發生單元5的高速方波產生電路51電連接中央處 理器及其存貯單元1後順序光耩隔離電路52、速度信號輸出電路53
和信號調理單元7電連接。
對外接口8為多種接口,如串口、並口、 USB接口和其它電纜接 口,這些接口有的連接被檢測設備,有的連接鍵盤滑鼠,有的與其它 計算機通訊等。
工況信息發生單元6採用己知技術實現。
中央處理器及其存貯單元1的存貯器中安裝專用軟體,事先設置 各工況的參數。在本實施例中,設置牽引和制動兩個工況。對外接口 8連接被測試設備後,啟動主機和專用程序,選擇工況,然後按照工 況設置參數開始檢測,顯示器9顯示檢測狀態和相關信息,檢測數據 保存在中央處理器及其存貯單元1的存貯器中。
權利要求
1.一種模擬信號發生器,包括中央處理器及其存貯單元(1)和工況信息發生單元(6),其特徵在於所述中央處理器及其存貯單元(1)電連接頻率信號發生單元(2)、電壓信號發生單元(3)、電流信號發生單元(4)、速度信號發生單元(5)、工況信息發生單元(6)、信號調理單元(7)、對外接口(8)和顯示器(9);所述信號調理單元(7)還與頻率信號發生單元(2)、電壓信號發生單元(3)、電流信號發生單元(4)、速度信號發生單元(5)和對外接口(8)電連接。
2. 根據權利要求1所述的模擬信號發生器,其特徵在於所述 頻率信號發生單元(2)的FPGA波形發生電路電(21)電連接中央處 理器及其存t單元(l)後順序與隔離放大電路(22)、變壓器隔離電 路(23)和信號調理單元(7)電連接。
3. 根據權利要求1或2所述的模擬信號發生器,其特徵在於 所述電壓信號發生單元(3)的電壓產生電路(31)電連接中央處理 器及其存貯單元(1)後順序與隔離電路(22)、電壓轉電流電路(32)、 電壓輸出保護電路(32)和信號調理單元(7)電連接。
4. 根據權利要求1或2所述的模擬信號發生器,其特徵在於 所述電流信號發生單元(4)的電壓產生電路(31)電連接中央處理 器及其存貯單元(l)後順序與隔離放大電路(22)、電流輸出保護電 路(41)和信號調理單元(7)電連接。
5. 根據權利要求3所述的模擬信號發生器,其特徵在於所述 電流信號發生單元(4)的電壓產生電路(31)電連接中央處理器及 其存貯單元(1)後順序與隔離放大電路(22)、電流輸出保護電路(41)和信號調理單元(7)電連接。
6. 根據權利要求1或2所述的模擬信號發生器,其特徵在於所述速度信號發生單元(5)的高速方波產生電路(51)電連接中央 處理器及其存貯單元(1)後順序光耦隔離電路(52)、速度信號輸出 電路(53)和信號調理單元(7)電連接。
7. 根據權利要求3所述的模擬信號發生器,其特徵在於所述 速度信號發生單元(5)的高速方波產生電路(51)電連接中央處理 器及其存貯單元(1)後順序光耦隔離電路(52)、速度信號輸出電路(53)和信號調理單元(7)電連接。
8. 根據權利要求4所述的模擬信號發生器,其特徵在於所述 速度信號發生單元(5)的高速方波產生電路(51)電連接中央處理 器及其存貯單元(1)後順序光耦隔離電路(52)、速度信號輸出電路(53)和信號調理單元(7)電連接。
9. 根據權利要求5所述的模擬信號發生器,其特徵在於所述 速度信號發生單元(5)的高速方波產生電路(51)電連接中央處理 器及其存貯單元(1)後順序光耦隔離電路(52)、速度信號輸出電路(53)和信號調理單元(7)電連接。
全文摘要
本發明公開了一種模擬信號發生器,它包括中央處理器及其存貯單元(1)和工況信息發生單元(6),所述中央處理器及其存貯單元(1)電連接頻率信號發生單元(2)、電壓信號發生單元(3)、電流信號發生單元(4)、速度信號發生單元(5)、工況信息發生單元(6)、信號調理單元(7)、對外接口(8)和顯示器(9);所述信號調理單元(7)還與頻率信號發生單元(2)、電壓信號發生單元(3)、電流信號發生單元(4)、速度信號發生單元(5)和對外接口(8)電連接。本發明一體化程度高,安裝方便,操作簡單,可靠性程度高。適合於各種大型運輸設備的生產企業和科研單位使用。
文檔編號G01M99/00GK101349615SQ200810032159
公開日2009年1月21日 申請日期2008年8月27日 優先權日2008年8月27日
發明者劉志水, 唐愛斌, 孫澤勇, 申竹林 申請人:株洲南車時代電氣股份有限公司