爆音消除電路的製作方法
2023-09-18 19:27:25 1
專利名稱:爆音消除電路的製作方法
技術領域:
本實用新型是有關於一爆音消除電路,且特別是有關於一種可消除系統主機開關機時,音訊編碼與解碼(Audio code-decode,簡稱Audio Codec)電路所產生的爆音的電路。
背景技術:
目前一般Audio Codec電路中,於開機或關機時,由於電源的迅速供給與消失,因此,在Audio Codec電路中的音訊放大器部分,會產生一突波脈衝經過其運算放大器(op amplifier),並透過其對外輸出之喇叭輸出,即產生一極大之噪音噪聲,也就是所謂的爆音(pop)現象。此為Audio Codec電路在設計上的一擾人缺點。
請先參考圖1,圖1為已知的音訊編碼與解碼電路的電路方塊圖,此音訊編碼與解碼電路100由音訊編碼與解碼器101與音訊放大器103所構成,其中,音訊放大器103更包括分別在第一聲道輸出端的電容105、運算放大器109與第二聲道輸出端上的電容107、運算放大器111。
當音訊編碼與解碼電路100在系統主機(如個人電腦、筆記本電腦或是個人數字助理(Personal Digital Assistant)等)的一般操作時,對電容105而言,運算放大器109會送出一直流電壓給電容105的+端,而在電容105的+端產生一直流電壓準位,此時電容105為儲存電荷的狀態。
而當音訊編碼與解碼電路100在系統主機的關機操作時,因系統主機電源停止對音訊編碼與解碼器101供電,音訊編碼與解碼電路100會產生一個突波脈衝,運算放大器109輸出此突波脈衝後停止動作。但電容105因其接收的直流電壓迅速消失,而開始有放電的動作。此時,電容105並沒有接地之放電迴路,且由於運算放大器109停止動作,因此電容105的+端為虛擬接地的狀態,也就是電容105的+端的直流電壓準位為零直流電壓準位。根據電容原理Q(電荷)=C(電容值)·V(電容的跨電壓),在電容105中的電荷沒有被放掉,且電容值C不變之情況下(假設一般操作時的電容105的+端為正直流電壓準位,容105的一端為零直流電壓準位),電容105的+端卻由正直流電壓準位變為零直流電壓準位,因此,電容105的一端立即變為負直流電壓準位的狀態。
同理,電容105在系統主機的開機操作時,電容105的一端亦立即由負直流電壓準位拉至零直流電壓準位。此電容105的+一端的直流電壓準位於系統主機開關機時的迅速改變,即是音訊編碼與解碼電路100產生脈衝的原因,亦是音訊編碼與解碼電路100中,爆音現象的來源。同樣地,此情況亦會發生在電容107上。
因此,當音訊編碼與解碼電路100於開關機時,無法通過其音訊輸出端上的電容,將其所產生的突波脈衝濾除。故,如何使電容105、107僅於系統主機開關機時,具有一放電迴路,即為本實用新型設計的重點。
發明內容
本實用新型提出一種爆音消除電路,用以消除主機上的音訊編碼與解碼電路中的爆音現象,此電路包括第一電晶體、第二電晶體、第三電晶體以及電阻。其中,第一電晶體具有集極端、基極端以及射極端,而第一電晶體的集極端耦接音訊編碼與解碼電路的音訊輸出端上的電容的第一連接端,第一電晶體的射極端耦接地。第二電晶體具有集極端、基極端以及射極端,而第二電晶體的集極端耦接電容的第二連接端,第二電晶體的射極端耦接地。電阻具有第一連接端以及第二連接端,而電阻的第一連接端耦接主機的待機預備電壓。第三電晶體具有集極端、基極端以及射極端,而第三電晶體的射極端耦接電阻的第二連接端,第三電晶體的基極端耦接主機的電源重置電壓,第三電晶體的集極端耦接第一電晶體的基極端與第二電晶體的基極端。
本實用新型另外提出一種爆音消除電路,用以消除主機上的音訊編碼與解碼電路中的爆音現象,此電路包括第一電晶體、第二電晶體、第三電晶體、第四電晶體、第五電晶體以及電阻。其中,第一電晶體具有集極端、基極端以及射極端,而第一電晶體的集極端耦接音訊編碼與解碼電路的第一音訊輸出端上的第一電容的第一連接端,第一電晶體的射極端耦接地。第二電晶體具有集極端、基極端以及射極端,而第二電晶體的集極端耦接此第一電容的第二連接端,第二電晶體的射極端耦接地。第三電晶體具有集極端、基極端以及射極端,而第三電晶體的集極端耦接音訊編碼與解碼電路的第二音訊輸出端上的第二電容的第一連接端,第一電晶體的射極端耦接地。第四電晶體具有集極端、基極端以及射極端,而第四電晶體的集極端耦接此第二電容的第二連接端,第四電晶體的射極端耦接地。電阻具有第一連接端以及第二連接端,而電阻的第一連接端耦接主機的一待機預備電壓。第五電晶體具有集極端、基極端以及射極端,而第五電晶體的射極端耦接電阻的第二連接端,第五電晶體的基極端耦接主機的電源重置電壓,第五電晶體的集極端耦接第一電晶體的基極端、第二電晶體的基極端、第三電晶體的基極端以及第四電晶體的基極端。
本實用新型另外又提出一種爆音消除電路,用以消除主機上的音訊編碼與解碼電路中的爆音現象,此電路包括第一電子開關、第二電子開關以及一控制器。其中,第一電子開關具有輸入端、輸出端以及致能端,而第一電子開關的輸入端耦接音訊編碼與解碼電路的音訊輸出端上的電容的第一連接端,第一電子開關的輸出端耦接地。第二電子開關具有輸入端、輸出端以及致能端,而第二電子開關的輸入端耦接電容的第二連接端,第二電子開關的輸出端耦接地。控制器具有第一輸入端、第二輸入端以及輸出端,第三電子開關之第一輸入端耦接主機的待機預備電壓,第三電子開關之第二輸入端耦接主機的電源重置電壓,第三電子開關的輸出端耦接第一電子開關之致能接端與第二電子開關之致能端,且控制器當電源重置電壓為一低準位電壓時,致能第一電子開關以及第二電子開關。
綜上所述,本實用新型提供一種爆音消除電路,通過一控制器控制位於音訊編碼與解碼電路的音訊輸出端電容的兩連接端上的一組電子開關,使其在音訊編碼與解碼電路產生脈衝時,將脈衝導通至地,以避免爆音現象產生。
圖1為是已知的音訊編碼與解碼電路的電路方塊圖。
圖2為本實用新型較佳實施例中的爆音消除電路的電路方塊圖。
具體實施方式
請參考圖2,圖2繪示的是根據本實用新型較佳實施例中的爆音消除電路的電路方塊圖。
在此較佳實施例中,此爆音消除電路具有NPN接面的電晶體209-215、PNP接面的電晶體217與電阻223,其中,電晶體209、211分別耦於第一聲道輸出端上的電容205的+一端,以作為電容205於系統主機開關機時之接地開關。電晶體213、215分別耦接於第二聲道輸出端上的電容207的+一端,以作為電容207於系統主機開關機時之接地開關。電晶體217的射極端E經由電阻223耦接系統主機的待機預備電壓3V-SB,PNP接面的電晶體217的基極耦接系統主機的電源重置電壓AC REST#,以根據電源重置電壓AC REST#作為電晶體209-215於系統主機開關機時的開關控制。
此爆音消除電路的工作原理如下首先要了解的是,待機預備電壓3V-SB通常為系統主機的待機電源所提供,而此待機電源通常於系統主機關機時仍存在,故待機預備電壓3V-SB不論在系統主機開機或關機時均存在,且一般為3伏特。另外要了解的是,電源重置電壓AC REST#為系統主機的供應電源所提供,且於系統開機時,被系統主機重置於零直流電壓準位。
當系統主機關機時,待機預備電壓3V-SB為正直流電壓準位,電源重置電壓AC REST#為零直流電壓準位,即電晶體217的射極端E為正直流電壓準位,電晶體217的基極端B為零直流電壓準位,熟悉此技藝者可知,電晶體217操作在主動模式,即電晶體217導通(ON),因此電晶體217的集極端C的輸出信號DE POP為正直流電壓準位,且信號DE POP的正直流電壓準位因電阻223消耗待機預備電壓3V-SB的關係,其直流電壓準位小於待機預備電壓3V-SB。熟悉此技藝者可知,此時電晶體209-215的基極端B的直電壓準位為正,但分別小於電容205,207+一端的直流電壓準位。換句話說,此時電晶體209-215的集極端C的直流電壓準位為正且大於電晶體209-215的基極端B的直流電壓準位,加上電晶體209-215的射極端E均接地,故,此時的電晶體209-215為操作在主動模式,即電晶體209-215導通,而電容205,207得以將其所儲存的電荷由電晶體209,211以及電晶體213,215導入至地。此外,音訊編碼與解碼電路200產生的突波脈衝亦可通過此導入至地。
同樣地,當系統主機開機時,待機預備電壓3V-SB仍為正直流電壓準位,而電源重置電壓AC REST#會先重置為零直流電壓準位,即電晶體217的射極端E為正直流電壓準位,電晶體217的基極端B為零直流電壓準位。此時,電晶體217導通,電晶體209-215導通,而電容205,207得以將其所儲存的電荷以及音訊編碼與解碼電路200產生的突波脈衝由電晶體209,211以及電晶體213,215導入至地。
故,此爆音消除電路可有效於系統主機開關機時,消除音訊編碼與解碼電路的爆音現象。
至於當系統主機開機後,待機預備電壓3V-SB仍為正直流電壓準位,而電源重置電壓AC REST#由零直流電壓準位轉為正直流電壓準位,即電晶體217的射極端E為正直流電壓準位,電晶體217的基極端B為正直流電壓準位,熟悉此技藝者可知,電晶體217操作在截止模式,即電晶體217關閉(OFF),因此電晶體217的集極端C的輸出信號DE POP為零直流電壓準位。此時,電晶體209-215的基極端B的直電壓準位為零直流電壓準位,電晶體209-215的集極端C的直電壓準位為正直流電壓準位。雖電晶體209-215的集極端C的直流電壓準位大於電晶體209-215的基極端B的直流電壓準位,但因電晶體209-215的射極端E均接地,即電晶體209-215的基極端B與射極端E的直流電壓準位均為零,故,此時的電晶體209-215為操作在截止模式,即電晶體209-215關閉,且電晶體209-215不影響音訊編碼與解碼電路200的正常操作。
綜合上述,本實用新型提供一種爆音消除電路,通過一PNP電晶體分別控制位於音訊編碼與解碼電路的多音訊輸出端電容的兩連接端上的各組NPN電晶體,使得此各組NPN電晶體僅於系統主機開關機時導通,而將系統主機於電源迅速消失或產生時,在音訊編碼與解碼電路上所造成的脈衝導通至地,以避免爆音現象產生。
權利要求1.一種爆音消除電路,用以消除一主機上的一音訊編碼與解碼電路中的一爆音現象,其特徵在於該電路包括一第一電晶體,具有集極端、基極端以及射極端,該第一電晶體的集極端耦接該音訊編碼與解碼電路的一音訊輸出端上的一電容的第一連接端,該第一電晶體的射極端耦接地;一第二電晶體,具有集極端、基極端以及射極端,該第二電晶體的集極端耦接該電容的第二連接端,該第二電晶體的射極端耦接地;一電阻,具有第一連接端以及第二連接端,該電阻的第一連接端耦接該主機的一待機預備電壓;以及一第三電晶體,具有集極端、基極端以及射極端,該第三電晶體的射極端耦接該電阻的第二連接端,該第三電晶體的基極端耦接該主機的一電源重置電壓,該第三電晶體的集極端耦接該第一電晶體的基極端與該第二電晶體的基極端。
2.如權利要求1所述的爆音消除電路,其特徵在於該第一電晶體為一NPN電晶體。
3.如權利要求1所述的爆音消除電路,其特徵在於該第二電晶體為一NPN電晶體。
4.如權利要求1所述的爆音消除電路,其特徵在於該第三電晶體為一PNP電晶體。
5.一種爆音消除電路,用以消除一主機上的一音訊編碼與解碼電路中的一爆音現象,其特徵在於該電路包括一第一電晶體,具有集極端、基極端以及射極端,該第一電晶體的集極端耦接該音訊編碼與解碼電路的一第一音訊輸出端上的一第一電容的第一連接端,該第一電晶體的射極端耦接地;一第二電晶體,具有集極端、基極端以及射極端,該第二電晶體的集極端耦接該第一電容的第二連接端,該第一電晶體的射極端耦接地;一第三電晶體,具有集極端、基極端以及射極端,該第三電晶體的集極端耦接該音訊編碼與解碼電路的一第二音訊輸出端上的一第二電容的第一連接端,該第三電晶體的射極端耦接地;一第四電晶體,具有集極端、基極端以及射極端,該第四電晶體的集極端耦接該第二電容的第二連接端,該第四電晶體的射極端耦接地;一電阻,具有第一連接端以及第二連接端,該電阻的第一連接端耦接該主機的一待機預備電壓;以及一第五電晶體,具有集極端、基極端以及射極端,該第五電晶體的射極端耦接該電阻的第二連接端,該第五電晶體的基極端耦接該主機的一電源重置電壓,該第五電晶體的集極端耦接該第一電晶體的基極端、該第二電晶體的基極端、該第三電晶體的基極端以及該第四電晶體的基極端。
6.如權利要求5所述的爆音消除電路,其特徵在於該第一電晶體為一NPN電晶體。
7.如權利要求5所述的爆音消除電路,其特徵在於該第二電晶體為一NPN電晶體。
8.如權利要求5所述的爆音消除電路,其特徵在於該第三電晶體為一NPN電晶體。
9.如權利要求5所述的爆音消除電路,其特徵在於該第四電晶體為一NPN電晶體。
10.如權利要求5所述的爆音消除電路,其特徵在於該第五電晶體為一PNP電晶體。
11.一種爆音消除電路,用以消除一主機上的一音訊編碼與解碼電路中的一爆音現象,其特徵在於該電路包括一第一電子開關,具有輸入端、輸出端以及致能端,該第一電子開關的輸入端耦接該音訊編碼與解碼電路的一音訊輸出端上的一電容的第一連接端,該第一電子開關的輸出端耦接地;一第二電子開關,具有輸入端、輸出端以及致能端,該第二電子開關的輸入端耦接該電容的第二連接端,該第二電子開關的輸出端耦接地;以及一控制器,具有第一輸入端、第二輸入端以及輸出端,該第三電子開關之第一輸入端耦接該主機的一待機預備電壓,該第三電子開關之第二輸入端耦接該主機的一電源重置電壓,該第三電子開關的輸出端耦接該第一電子開關之致能接端與該第二電子開關之致能端,其中該控制器當該電源重置電壓為一低準位電壓時,致能該第一電子開關以及該第二電子開關。
12.如權利要求11所述的爆音消除電路,其特徵在於該控制器包括一電阻,具有第一連接端以及第二連接端,該電阻的第一連接端耦接該待機預備電壓;以及一PNP電晶體,具有集極端、基極端以及射極端,該PNP電晶體的射極端耦接該電阻的第二連接端,該PNP電晶體的基極端耦接該電源重置電壓,該PNP電晶體的集極端耦接該第一電晶體的基極端與該第二電晶體的基極端。
13.如權利要求12所述的爆音消除電路,其特徵在於該第一電晶體為一NPN電晶體。
14.如權利要求12所述的爆音消除電路,其特徵在於該第二電晶體為一NPN電晶體。
15.如權利要求11所述的爆音消除電路,其特徵在於該主機為一桌上型個人電腦。
16.如權利要求11所述的爆音消除電路,其特徵在於該主機為一筆記本電腦。
17.如權利要求11所述的爆音消除電路,其特徵在於該主機為一個人數字助理。
18.如權利要求15所述的爆音消除電路,其特徵在於該音訊編碼與解碼電路為內置於該桌上型個人電腦的主板上。
19.如權利要求15所述的爆音消除電路,其特徵在於該音訊編碼與解碼電路為內置於該桌上型個人電腦中的一音效卡上。
專利摘要本實用新型揭示了一種爆音消除電路,用以消除主機上的音訊編碼與解碼電路中的爆音現象,此電路具有第一電晶體、第二電晶體、第三電晶體以及電阻。其中,第一電晶體、第二電晶體以及第三電晶體均具有集極端、基極端以及射極端,電阻則具有第一連接端與第二連接端。其中,第一電晶體的集極端耦接音訊編碼與解碼電路的音訊輸出端上的電容的第一連接端,第一電晶體的射極端耦接地。第二電晶體的集極端耦接電容的第二連接端,第二電晶體的射極端耦接地。電阻的第一連接端耦接主機的待機預備電壓。第三電晶體的射極端耦接電阻的第二連接端,第三電晶體的基極端耦接主機的電源重置電壓,第三電晶體的集極端耦接第一與第二電晶體的基極端。
文檔編號H03K17/60GK2792025SQ200520042109
公開日2006年6月28日 申請日期2005年6月2日 優先權日2005年6月2日
發明者連德立 申請人:上海環達計算機科技有限公司, 神達電腦股份有限公司