Ddc接口電路的製作方法
2023-09-16 09:55:50 1
專利名稱:Ddc接口電路的製作方法
技術領域:
本發明涉及一種接口電路,特別涉及一種主板上的DDC (Display Data Channel,顯示 數據通道)接口電路。
背景技術:
對於視頻顯示設備,DDC用來在輸出視頻信號的設備(如主機)與視頻顯示設備(如電 腦顯示器)之間交換顯示器的屬性信息(最優解析度等),從而使主機能夠根據顯示器的屬 性自動地執行設置。在DDC中,以EDID (Extended Display IDentification,擴展顯示標識 )數據的格式化的形式交換顯示器的屬性信息。由於EDID數據與顯示器的解析度有關,所以 當主機無法獲取顯示器的EDID數據時會造成顯示器黑屏。現有技術中,常常是因為顯示器發 送給主板的ACK (Automatic Color Killer,自動消色)信號的電平太高,超過規定的低電 平範圍而被主板判定為無效電平,從而導致主板無法讀取顯示器的EDID數據。
發明內容
鑑於上述內容,有必要提供一種DDC接口電路,可確保主板能夠獲取顯示器的EDID數據
一種DDC接口電路,包括一第一NMOS場效應管、 一第二NMOS場效應管、 一第一電阻、一 第二電阻、 一第三電阻、 一第四電阻以及一第五電阻,所述第一NMOS場效應管的柵極通過所 述第一電阻接一3. 3V系統電壓,其源極接主板北橋的數據顯示通道時鐘引腳,其漏極通過所 述第二電阻接一5V系統電壓,並通過所述第四電阻接主板上的視頻圖形陣列接口電路的串行 時鐘引腳;所述第二NM0S場效應管的柵極通過所述第一電阻接所述3. 3V系統電壓,其源極接 主板北橋的數據顯示通道數據引腳,其漏極通過所述第三電阻接所述5V系統電壓,並通過所 述第五電阻接所述視頻圖形陣列接口電路的串行數據引腳,所述視頻圖形陣列接口電路還與 一顯示器的自動消色電路相連以接收一 自動消色信號並通過所述DDC接口電路將其傳輸給所 述主板北橋。
相較於現有技術,上述DDC接口電路通過將3. 3V系統電壓和5V系統電壓通過電阻分壓後 提供給連接在主板北橋和顯示器之間的兩個NMOS場效應管,使其正常導通,確保顯示器發送 的自動消色信號能夠達到主板,從而使主板獲取顯示器的EDID數據。
下面參照附圖結合具體實施方式
對本發明作進一步的描述。
圖1為本發明DDC接口電路的較佳實施方式的電路圖。
具體實施例方式
請參照圖l,本發明DDC接口電路的較佳實施方式包括兩NM0S場效應管Q1和Q2、以及五電 阻R1、 R2、 R3、 R4禾服5。
所述NM0S場效應管Q1的柵極通過所述電阻R1接一3. 3V—SYS (3. 3V System, 3. 3V系統) 電壓,其源極接一北橋100的DDC—CLK (Display Data Channel Clock,數據顯示通道時鐘) 引腳,其漏極通過所述電阻R2接一5V—SYS (5V System, 5V系統)電壓,並通過所述電阻R4 接主板上的VGA (Video Graphics Array,視頻圖形陣列)接口電路300的SCL (Serial Clock,串行時鐘)引腳;所述NM0S場效應管Q2的柵極通過所述電阻R1接所述3. 3V—SYS電壓 ,其源極接所述北橋100的DDC—DATA (Display Data Channel Data,數據顯示通道數據)引 腳,其漏極通過所述電阻R3接所述5V—SYS電壓,並通過所述電阻R5接所述VGA接口電路300的 SDA (Serial Data,串行數據)引腳,所述VGA接口電路300還連接一顯示器400的ACK ( Automatic Color Killer,自動消色)電路10以接收一ACK信號並將其傳輸給所述DDC接口電 路200。
本發明DDC接口電路200中所述3. 3V—SYS電壓通過所述電阻R1提供給所述NM0S場效應管 Ql、 Q2的柵極使所述NM0S場效應管Q1、 Q2保持導通;所述5V—SYS電壓通過所述電阻R2、 R3分 壓後提供給所述NM0S場效應管Q1、 Q2的漏極,所述電阻R2、 R3的電阻值均介於9. 5k Q-10. 5k Q之間。所述顯示器400內部的ACK電路10發出的ACK信號通過所述VGA接口電路300與所述DDC 接口電路200後傳送到所述北橋100。所述北橋100判定收到的ACK信號處於有效的低電平範圍 後,通過所述DDC接口電路200和VGA接口電路100向所述顯示器400發出讀取指令,所述顯示 器400即通過所述VGA接口電路300的SDA引腳和DDC接口電路200將EDID數據傳送給所述北橋 100的DDC—DATA引腳,所述北橋100獲得所述顯示器400的EDID數據後便可控制所述顯示器400 正常顯示。所述VGA接口電路300用於將所述北橋100輸出的數位訊號轉換為模擬信號給所述 顯示器400或將所述顯示器400輸出的模擬信號轉換為數位訊號給所述北橋100。
上述DDC接口電路200通過將3. 3V—SYS電壓和5V—SYS電壓分別通過電阻R1、 R2、 R3提供給 北橋100和顯示器400之間的NM0S場效應管Q1、 Q2,使其正常導通,確保顯示器400發送的 ACK信號能夠達到北橋IOO,從而使主板獲取顯示器400的EDID數據。
權利要求
1.一種DDC接口電路,包括一第一NMOS場效應管、一第二NMOS場效應管、一第一電阻、一第二電阻、一第三電阻、一第四電阻以及一第五電阻,所述第一NMOS場效應管的柵極通過所述第一電阻接一3.3V系統電壓,其源極接主板北橋的數據顯示通道時鐘引腳,其漏極通過所述第二電阻接一5V系統電壓,並通過所述第四電阻接主板上的視頻圖形陣列接口電路的串行時鐘引腳;所述第二NMOS場效應管的柵極通過所述第一電阻接所述3.3V系統電壓,其源極接主板北橋的數據顯示通道數據引腳,其漏極通過所述第三電阻接所述5V系統電壓,並通過所述第五電阻接所述視頻圖形陣列接口電路的串行數據引腳,所述視頻圖形陣列接口電路還與一顯示器的自動消色電路相連以接收一自動消色信號並通過所述DDC接口電路將其傳輸給所述主板北橋。
2 如權利要求1所述的DDC接口電路,其特徵在於所述第二電阻、 第三電阻的電阻值均介於9. 5kQ-10. 5kQ之間。
全文摘要
一種DDC接口電路,包括一第一NMOS場效應管、一第二NMOS場效應管、一第一電阻、一第二電阻、一第三電阻、一第四電阻以及一第五電阻,所述第一NMOS場效應管的柵極通過所述第一電阻接一3.3V系統電壓,其源極接主板北橋的數據顯示通道時鐘引腳,其漏極通過所述第二電阻接一5V系統電壓,並通過所述第四電阻接主板上的視頻圖形陣列接口電路的串行時鐘引腳以接收一自動消色信號;所述第二NMOS場效應管的柵極通過所述第一電阻接所述3.3V系統電壓,其源極接主板北橋的數據顯示通道數據引腳,其漏極通過所述第三電阻接所述5V系統電壓,並通過所述第五電阻接所述視頻圖形陣列接口電路的串行數據引腳以接收所述自動消色信號。
文檔編號G09G5/00GK101625846SQ20081030265
公開日2010年1月13日 申請日期2008年7月8日 優先權日2008年7月8日
發明者胡可友 申請人:鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司